基于32位低端嵌入式系統(tǒng)的圖像采集模塊_第1頁(yè)
基于32位低端嵌入式系統(tǒng)的圖像采集模塊_第2頁(yè)
基于32位低端嵌入式系統(tǒng)的圖像采集模塊_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、    基于32位低端嵌入式系統(tǒng)的圖像采集模塊摘要:本文介紹了一個(gè)在低端嵌入式系統(tǒng)中增加圖像采集功能的實(shí)現(xiàn)方案。MT9V011CMOS數(shù)字圖像傳感器應(yīng)用于基于飛利浦低端ARM7處理器的嵌入式系統(tǒng)中,系統(tǒng)通過1片CPLD讀取MT9V011采集的圖像,并緩存到存儲(chǔ)器中以備后續(xù)處理,系統(tǒng)的圖像采集功能在PC平臺(tái)上得到了驗(yàn)證。關(guān)鍵詞:CMOS數(shù)字圖像傳感器;嵌入式系統(tǒng);可編程邏輯器件;圖像采集引言目前,在嵌入式系統(tǒng)中,圖像采集可以采用模擬攝像頭、CCD圖像傳感器或CMOS數(shù)字圖像傳感器來實(shí)摘  要:本文介紹了一個(gè)在低端嵌入式系統(tǒng)中增加圖像采集功能的實(shí)現(xiàn)

2、方案。MT9V011CMOS數(shù)字圖像傳感器應(yīng)用于基于飛利浦低端ARM7處理器的嵌入式系統(tǒng)中,系統(tǒng)通過1片CPLD讀取MT9V011采集的圖像,并緩存到存儲(chǔ)器中以備后續(xù)處理,系統(tǒng)的圖像采集功能在PC平臺(tái)上得到了驗(yàn)證。關(guān)鍵詞:CMOS數(shù)字圖像傳感器;嵌入式系統(tǒng);可編程邏輯器件;圖像采集引言    目前,在嵌入式系統(tǒng)中,圖像采集可以采用模擬攝像頭、CCD圖像傳感器或CMOS數(shù)字圖像傳感器來實(shí)現(xiàn)。CMOS數(shù)字圖像傳感器由于其高性價(jià)比和直接輸出數(shù)字圖像數(shù)據(jù)而得到最為廣泛的應(yīng)用。MT9V011就是一個(gè)這樣的CMOS數(shù)字圖像傳感器。本文將介紹MT9V011 CMOS數(shù)字圖像傳感

3、器在一個(gè)低端ARM7處理器系統(tǒng)中的應(yīng)用。在低端嵌入式系統(tǒng)中增加圖像采集系統(tǒng)    實(shí)時(shí)圖像采集系統(tǒng)已經(jīng)廣泛應(yīng)用于手機(jī)、PDA、實(shí)時(shí)監(jiān)控系統(tǒng)等高端嵌入式系統(tǒng)中。在這類系統(tǒng)中,處理器具有以下特點(diǎn):具有較高的處理速度可以實(shí)時(shí)處理采集回來的大量圖像數(shù)據(jù);具有較大的內(nèi)存可以存放若干幀完整的圖像數(shù)據(jù);具有豐富的外設(shè)接口可以比較容易地?cái)U(kuò)展大容量的存儲(chǔ)設(shè)備如CF卡、SD存儲(chǔ)卡等來備份一些圖像數(shù)據(jù)。然而在一些測(cè)控領(lǐng)域也需要采集圖像,以使管理人員能夠直觀地監(jiān)控被測(cè)對(duì)象。由于被測(cè)量的變化比較緩慢,因此不需要實(shí)時(shí)采集圖像,每隔一段時(shí)間傳回監(jiān)控中心一幅圖像就能滿足要求。在這類系統(tǒng)中,處理器

4、主要面向控制領(lǐng)域,它們的特點(diǎn)是內(nèi)存比較小,處理速度比較慢,外設(shè)接口也不多。因此在這類低端嵌入式系統(tǒng)中增加圖像采集功能要面臨處理器處理能力有限和硬件資源受限制的問題。圖1 CMOS攝像頭芯片MT9V011工作時(shí)序CMOS圖像傳感器MT9V011    基于創(chuàng)新的CMOS活躍像素技術(shù),美光的超低功耗MT9V011圖像傳感器融合了VGA分辨率和CCD所不具備的很多優(yōu)越功能。它能以高達(dá)30fps的幀頻輸出高質(zhì)量的逐行掃描圖像,同時(shí),與CCD產(chǎn)品相比,其電池壽命得到了大幅度延長(zhǎng),因此成為手機(jī)、PDA和PC機(jī)USB攝像頭的理想選擇。MT9V011將多種相機(jī)功能(包括窗口化、行

5、鏡像變換、左右和上下圖像翻轉(zhuǎn)、電子旋轉(zhuǎn)快門(ERS)、列鏡像變換)直接集成到芯片上,從而減少了CCD通常需要的額外組件,最大程度地縮小了產(chǎn)品尺寸和主板空間。其變量功能如可編程增益、幀頻和曝光控制等可以在默認(rèn)模式下操作,也可由最終用戶通過一個(gè)簡(jiǎn)單的兩線I2C接口進(jìn)行編程實(shí)現(xiàn)。   MT9V011默認(rèn)輸出的是一幅640×480像素的圖像。MT9V011芯片的工作時(shí)序如圖1所示。其中,LINE_VALID是行有效信號(hào),PIXCLK是像素時(shí)鐘信號(hào),DOUT9DOUT0是10位的圖像數(shù)據(jù),F(xiàn)RAME_VALID是幀有效信號(hào)。LINE_VALID有效期間共有640個(gè)P

6、IXCLK時(shí)鐘周期,F(xiàn)RAME_VALID有效期間共有480個(gè)LINE_VALID有效信號(hào)。默認(rèn)情況下圖像數(shù)據(jù)從第1行第1列開始在PIXCLK信號(hào)的上升沿順序輸出。MT9V011輸出的圖像格式是RGB Bayer類型。系統(tǒng)設(shè)計(jì)方案    本圖像采集系統(tǒng)基于飛利浦的低端ARM7嵌入式微處理器LPC2104,CMOS攝像頭芯片采用美光公司的MT9V011。MT9V011的圖像輸出速率最大可達(dá)30fps,而LPC2104處理器的I/O口讀寫速度遠(yuǎn)遠(yuǎn)不夠,循環(huán)將它的某一個(gè)I/O口置為高后,隨即置低,輸出的方波頻率也不超過4MHz。另外,傳輸圖像的數(shù)據(jù)量相對(duì)于資源有限的嵌入

7、式系統(tǒng)來說太大了,MT9V011默認(rèn)情況下輸出一幅圖像的數(shù)據(jù)量大小為300KB,而LPC2104處理器的內(nèi)存大小僅為16KB,而且沒有開放存儲(chǔ)器擴(kuò)展總線,在處理器外部擴(kuò)展存儲(chǔ)器很不方便。其它的低端控制處理器如AVR單片機(jī)、MCS51單片機(jī)等都存在這樣的問題,但是由于它們具有較高的性價(jià)比、開發(fā)調(diào)試比較方便和能夠比較快速地組建應(yīng)用系統(tǒng),因此它們?cè)谠S多領(lǐng)域都有廣泛的應(yīng)用。    針對(duì)此類處理器的一些資源和性能限制,可以采取一些輔助措施來解決。由于可編程邏輯器件具有處理速度快和能夠在線編程等諸多優(yōu)點(diǎn),十分適合與此類低端處理器相結(jié)合來解決一些純處理器系統(tǒng)無法解決的問題。隨著

8、可編程邏輯器件技術(shù)的發(fā)展和相關(guān)技術(shù)的進(jìn)步,此類系統(tǒng)得到了越來越廣泛的應(yīng)用。本文就是采用這種方案來解決單一處理器無法完成圖像采集的問題。具體方案是由一片可編程邏輯器件來與MT9V011接口,控制圖像數(shù)據(jù)緩存到一片SRAM中,然后通知處理器讀取數(shù)據(jù)。這樣就同時(shí)解決了處理器I/O傳輸速度慢和內(nèi)存不足兩個(gè)問題,能夠組建系統(tǒng),完成圖像采集功能。圖像采集系統(tǒng)框圖如圖2所示。系統(tǒng)由四大部分組成:CMOS攝像頭電路、攝像緩存控制邏輯電路、SRAM存儲(chǔ)器和32位嵌入式系統(tǒng)總線接口。系統(tǒng)攝像緩存控制邏輯電路由CPLD EPM7128S實(shí)現(xiàn)。圖2 嵌入式圖像采集系統(tǒng)框圖CPLD控制邏輯設(shè)計(jì)  &

9、#160; 因?yàn)槭艿絀/O傳輸速率和內(nèi)存的限制,系統(tǒng)主處理器LPC2104無法完成采集圖像并存儲(chǔ)的功能。因而,只能借助于在系統(tǒng)中擴(kuò)展1片CPLD來協(xié)作完成系統(tǒng)功能。由CPLD片內(nèi)的控制邏輯電路完成讀取圖像數(shù)據(jù)并緩存到SRAM中的功能。因?yàn)橄到y(tǒng)不是實(shí)時(shí)圖像采集與處理,可以改變輸入時(shí)鐘,來降低CMOS數(shù)字圖像傳感器輸出圖像的速率。系統(tǒng)中CPLD的時(shí)鐘采用40MHz,將經(jīng)過10分頻后的時(shí)鐘作為CMOS圖像傳感器的時(shí)鐘。這樣降低了圖像輸出的速率,減輕了處理器進(jìn)行圖像數(shù)據(jù)處理的負(fù)擔(dān),使處理器有空閑時(shí)間進(jìn)行其它控制操作。由于CPLD要讀取CMOS圖像傳感器輸出的圖像數(shù)據(jù)并緩存到SRAM中,因此CPLD的片

10、內(nèi)邏輯主要是根據(jù)圖像傳感器輸出圖像數(shù)據(jù)的時(shí)序和SRAM的讀寫時(shí)序來編寫。CPLD片內(nèi)的控制邏輯電路主要由Verilog語言編寫的狀態(tài)機(jī)實(shí)現(xiàn)。另外還有一些附加的門電路、多路選擇器和加法器,它們和狀態(tài)機(jī)共同組成了系統(tǒng)的攝像頭緩存控制邏輯電路。CPLD控制邏輯流程圖如圖3所示。圖3 CPLD控制邏輯流程圖功能驗(yàn)證    為了驗(yàn)證系統(tǒng)的圖像采集功能,需要對(duì)CPLD緩存的數(shù)據(jù)進(jìn)行處理及顯示。由于PC機(jī)具有豐富的軟硬件資源,因此本文利用PC機(jī)來顯示圖像,驗(yàn)證圖像采集功能的正確性。具體方法是:系統(tǒng)主處理器LPC2104讀取SRAM中的圖像數(shù)據(jù)并通過串口傳送給PC機(jī),在PC機(jī)上編寫軟件接收數(shù)據(jù)并做簡(jiǎn)單的處理就可以在PC機(jī)屏幕上顯示出圖像,從而能夠驗(yàn)證系統(tǒng)的功能。結(jié)語    本文通過在一個(gè)低端的嵌入式處理器系統(tǒng)中添加CMOS數(shù)字圖像傳感器,并編寫硬件描述語言程序、嵌入式處理器程序,實(shí)現(xiàn)了采集圖像的功能。文中給出了一個(gè)在低端嵌入式系統(tǒng)中增加圖像采集功能的實(shí)現(xiàn)方案,該方案具有性價(jià)比高,通用性強(qiáng)等優(yōu)點(diǎn),可廣泛應(yīng)用于各種基于低端嵌入式處理器的監(jiān)控系統(tǒng)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論