基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn)_圖文_第1頁
基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn)_圖文_第2頁
基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn)_圖文_第3頁
基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn)_圖文_第4頁
基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn)_圖文_第5頁
已閱讀5頁,還剩10頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

一RAM(1一一K從l一一一Ith42一kM:圖3.9蝶形運算單元總體框圖3.6.4交叉開關切換單元根據(jù)b的不同,可以把蝶形運算所需要的4個操作數(shù)映射到不同的存儲體,以保證每個周期取出的4個操作數(shù)不發(fā)生沖突。b的順序并不等于蝶形運算的順序,因此在實現(xiàn)時需要加入一個交叉開關佇引,使得蝶形運算所需的4個操作數(shù)能正確輸入到運算單元。圖3.10是交叉丌關的示意圖。b=00b=01b=10b=ll圖3.10交叉開關示意圖3.6.5塊浮點單元設計若輸入數(shù)據(jù)的實部和虛部分別為N位字長,為防止蝶形運算結果溢出仁21必須用N+3位表示。在實現(xiàn)時有兩種解決方法,第一種使每一級運算結果都增加3位,這樣精度較高,但當點數(shù)較大時位寬的增加會很大,消耗的資源較多。另一種方法是每一級運算后將運算結果右移3位,這樣保證了下一級運算時不會溢出,但直接舍棄后3位對計算結果的精度會產(chǎn)生影響。浮點算法有較大的動態(tài)范圍和較高的精度,但使用浮點運算不僅會消耗更多的資源還會使蝶形運算單元的運算速度降低。本節(jié)在實現(xiàn)時采用的是塊浮點算法,具體實現(xiàn)過程如下:檢測蝶形運算結果的高四位,有以下幾種情況:(10000或11ll(無溢出(20001或1110(溢出一位(3001x或110x(溢出兩位一單一單

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論