東南大學(xué)電子技術(shù)基礎(chǔ)復(fù)習(xí)題cn_第1頁
東南大學(xué)電子技術(shù)基礎(chǔ)復(fù)習(xí)題cn_第2頁
東南大學(xué)電子技術(shù)基礎(chǔ)復(fù)習(xí)題cn_第3頁
東南大學(xué)電子技術(shù)基礎(chǔ)復(fù)習(xí)題cn_第4頁
東南大學(xué)電子技術(shù)基礎(chǔ)復(fù)習(xí)題cn_第5頁
已閱讀5頁,還剩37頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、上進(jìn)組織找大牛復(fù)習(xí)題1數(shù)字邏輯基礎(chǔ)把 10010110 B 二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)為 9()A. 150B. 96C.82D. 159)將 4FBH 轉(zhuǎn)換為十進(jìn)制數(shù)(A. 011101110101BB. 011100111011BC. 010011111011D. 100010000101將數(shù) 1101.11B 轉(zhuǎn)換為十六進(jìn)制數(shù)為()A.D.CHB. 15.3HC. 12.EHD. 21.3H將十進(jìn)制數(shù) 130 轉(zhuǎn)換為對應(yīng)的八進(jìn)制數(shù):A.202B. 82C. 120D. 230)D. 120分別用 842lBCD 碼表示(10011000)2 為(A.230B. 98C. 980下圖所示各電路

2、中三極管的工作狀態(tài),()圖工作在截止區(qū)。圖 1-2一脈沖電路的占空比 q=2/3,該電路的 Tw=()AT/3B2T/3C3T/2:1ACA A A 2邏輯門電路1電路如圖(a),(b)所示,設(shè)開關(guān)閉合為 1、斷開為 0;燈亮為 1、燈滅為 0。F對開關(guān) A、B、C 的邏輯函數(shù)表()。 F1 = ABC F1 = ABCF = C( A + B)F = C( A + B)22:yentocn官方:網(wǎng)上進(jìn)組織找大牛 F2 = ABCF2 = C( A + B)某 TTL 反相器的主要參數(shù)為 IIH20A;IIL1.4A;IOH400A;水 IOL14A,帶同樣的()。在 TTL 門電路的一個輸入

3、端與地之間開路,則相當(dāng)于在該輸入端輸入()。A高阻態(tài)B高電平C低電平邏 輯 電 路 為(在 正 邏 輯 條 件下,B“ 或”) 。D“ 與非”A“與 ”C“ 非” 門門門門+12VRAFB5CMOS(a)小 得門 電多路的 扇 出 系數(shù)比TTL 門 電 路(c)大 得 多)。(b)小5第三章邏輯代數(shù)基礎(chǔ)、邏輯函數(shù)化簡用邏輯代數(shù)的基本公式和常用公式化簡下列邏輯函數(shù):F1 = AB + AB + AF2 = ABC + ABC + ABC + ABC + ABF3 = A + B + C + D + ABCD F4 = AB + AC + BC + A + C解:F1 = AB + AB + A

4、= A(B + 1) + AB = A + BF2 = ABC + ABC + ABC + ABC + AB = AC(B + B) + AC(B + B) + AB = A + B F3 = A + B + C + D + ABCD = ABCD + ABCD = 1F4 = AB + AC + BC + A + C = A(B + 1) + AC + BC + C = A + C + B + C = 1證明下列異或運算公式。A 0 = A; A 1 = A; A A = 0; A A = 1; AB AB = A; A B = A B解:A 0 = A 0 + A 0 = A;A 1 =

5、A 1 + A 1 = A;A A = A A + A A = 0A A = A A + A A = A + A = 1AB AB = AB AB + AB AB = AB + AB = A;用卡諾圖化簡下列函數(shù)。1.F ( A, B, C) = (0,1,2,4,5,7)2.F ( A, B, C, D) = (2,3,6,7,8,10,12,14)3.F ( A, B, C, D) = (0,1,2,3,4,6,8,9,10,11,12,14)2A B = AB + AB = A B:yentocn官方:網(wǎng)上,并化簡寫出最簡與或表。進(jìn)組織找大牛解:分別將題中給定的邏輯函數(shù)卡諾圖畫出試用 7

6、4138 和邏輯門實現(xiàn)下表所示邏輯函數(shù)。表 3-4 例 3-4 真值表&F0F5F1F2F3 F4F6 F774138S1S2S3A0 A1 A25V解:用 74138 和與非門實現(xiàn):由真值表可直接寫出邏輯函數(shù) F 的表F = ABC + ABC + ABC + ABC如下:F = ABC ABC ABC ABC將 F 變換得令 A2=A,A1=B,A0=C,得F = A2 A1 A0 A2 A1 A0 A2 A1 A0 A2 A1 A0 = F4 F5 F6 F75人類有四種基本血型A、B、AB、O 型。輸血者與受血者的血型必須符合下述原則:O 型血可以輸給任意血型的人,但 O 型血只能接受

7、 O 型血;AB 型血只能輸給 AB 型,但 AB 型能接受所有血型;A 型血能輸給 A 型和 AB 型,但只能接受 A 型或 O 型血;B 型血能輸給 B 型和 AB 型,但只能接受 B 型或 O 型血。試用與非門設(shè)計一個檢驗輸血者與受血者血型是否符合上述規(guī)定的邏輯電路。如果輸血者與受血者的血型符合規(guī)定電路輸出“1”(提示:電路只需要四個輸入端。它們組成一組二進(jìn)制代碼,每組代碼代表一對輸血受血的血型對)。解:用變量 A、B、C、D 表示輸血者、受血者的血型對作為輸入變量,用 F 表示血型是否符合作為輸出變量。得到血型與二進(jìn)制數(shù)間的對應(yīng)表 3-2 血型與二進(jìn)制數(shù)對應(yīng)如表 3-2 所示,從而得到

8、真值表如表 3-3 所示。30001111000:yentocn官方:網(wǎng)0111111101100010O00ABCF00000101001110010111011100001111上進(jìn)組織找大牛表 3-3 輸血、受血是否符合的真值表由真值表畫出卡諾圖如右圖所示。由卡諾圖得表如下:F = AB + AD + CD + BC = AB AD CD BC畫出邏輯圖如下圖所示:由表F&11ABCD試分析下圖所示邏輯圖的功能?!?”F0 F1 F2 F3 F4F5D0D1ES1S3DEMUXMUXD2 D3 D4D5FGS24:yentocn官方:網(wǎng)A BC DF說明0 00 00 00 00 00

9、11 01 11111OO OA OAOAB0 10 10 10 10 00 11 01 10101A 禁送 O AAA 禁送 BAAB1 01 01 01 00 00 11 01 10011B 禁送 O B 禁送 A BBBAB1 11 11 11 10 00 11 01 10001AB 禁送 O AB 禁送 A AB 禁送 BABABA01B10AB11上進(jìn)組織 找大牛7415174138F6F7D6D7A2 A1 A0A2 A1 A0A2 A1A0解:E =0 時,八選一數(shù)據(jù)選擇器 74151、三態(tài)緩沖器 G、3 線-8 線譯碼器 74138 均處于“工作狀態(tài)”。= F = D0 。當(dāng)

10、A2A1A0=000 時,74151 選擇 D0 作為輸入數(shù)據(jù)通道。74138 選擇 0 作為輸出通道。此時, S2若 D0=0,即 74138 的 S 2 =0,74138 譯碼,F(xiàn)0=0,與 D0 狀態(tài)相同。若 D0=1,即 74138 的 S 2 =1,74138 不譯碼,所有輸出全為 1,F(xiàn)0=1,也與 D0 狀態(tài)相同??梢?,在 A2A1A0=000 時,F(xiàn)=D0;A2A1A0=001 時,F(xiàn)=D1;A2A1A0=111 時,F(xiàn)=D7;當(dāng) E =1 時,八選一數(shù)據(jù)選擇器 74151“不選擇”、 3 線-8 線譯碼器 74138“不譯碼”、三態(tài)緩沖器 G輸出為高阻態(tài),將輸入與輸出開,數(shù)據(jù)

11、不能傳輸。從上述分析可見,74138 在電路中起數(shù)據(jù)分配器的作用。74151 和 74138 一起輸系統(tǒng)。了八路數(shù)據(jù)分時傳第四章 習(xí)題一、 選擇題 1、如果對鍵盤上 108 個符號進(jìn)行二進(jìn)制編碼,則至少要()位二進(jìn)制數(shù)碼。(a) 5(b) 6(c) 7, 當(dāng) A=“1”,B=“1”時,C和 S2、半 加 器 邏(輯 符 號分別為)。(a) C= 0S= 0(b) C= 0S= 1(c) C= 1S = 0ABSC的 邏 輯 式 為()。3、二 進(jìn) 制 編 碼 表如下所 示, 指 出 它B=Y 2 Y 3A=Y 1 Y 3(a)B=Y o Y 1A=Y 2 Y 3(b)B=Y 2 Y 3Y 1

12、Y 2A=(c)5:yentocn官方:網(wǎng) CO上進(jìn)組織找大牛4、(a)(b)(c)編 碼 器 的 邏 輯 功 能 是() 。把 某 種 二 進(jìn) 制 代 碼 轉(zhuǎn) 換 成 某 種輸代出 狀碼態(tài)將某 種把 二 進(jìn)狀制的態(tài) 轉(zhuǎn) 換 成 相 應(yīng) 的二 進(jìn) 制數(shù) 轉(zhuǎn) 換 成 十進(jìn) 制 數(shù)5、譯 碼 器邏 輯 功 能 是 ()。(a)(b)(c)把 某 種 二 進(jìn) 制 代 碼 轉(zhuǎn) 換 成 某 種把 某 種 狀 態(tài) 轉(zhuǎn) 換 成 相 應(yīng) 的二 進(jìn) 制把 十 進(jìn) 制 數(shù) 轉(zhuǎn) 換 成 二進(jìn) 制 數(shù)輸代出 狀碼態(tài)6、采 用 共 陽 極 數(shù) 碼 管 的 譯 碼 顯 示 電 路, 若 顯 示 碼 數(shù) 是 4,譯 碼 器

13、輸 出 端 應(yīng) 為()。(a)(b)(c)a=b=e=“0”b=c=f =g=“1” a=b=e=“1”b=c=f =g=“0” a=b=c=“0”b=e=f =g=“1”UR+ 5VD C BA b d f g7 、 74 LS138 是 3線-8 線譯碼器, 譯碼輸出為低電平有效,若輸入 A 2 A 1 A 0 =100時, 輸出 =。 .00010000 ,B. 11101111C. 11110111二、 綜合題 1 、 試用 3 線-8 線譯碼器實現(xiàn)一組多輸出邏輯函數(shù):F2 = BC + ABCF4 = ABC + BC + ABC6F1 = AC + ABC + ABCF3 = A

14、+ ABC:yentocn官方:網(wǎng)輸入輸出BAY0 Y1 Y2 Y300011011上進(jìn)組織 找大牛2、用數(shù)據(jù)選擇器實現(xiàn)三變量多數(shù)表決器。3、 試用輸出低電平有效的 3 線-8 線譯碼器和邏輯門設(shè)計一組合電路。該電路輸入 X,輸出 F 均為三位二進(jìn)制數(shù)。二者之間2X5 時X5 時如下: F=X+2 F=1 F=04、 8 線-3 線優(yōu)先譯碼器 74148 和與非門的電路如圖 3-24 所示。試說明該電路的邏輯功能。5、試分析圖 3-11 所示邏輯圖的功能?!?” F0F1D0 D1 D2 D3D4ES1S3DEMUX MUXF2 F3F4FGS2 F5 D5 D6 D77415174138F6

15、F7A2 A1 A0A2 A1 A0A2 A1A0圖 3-11 邏輯圖7:yentocn官方:網(wǎng)上進(jìn)組織 找大牛第四章習(xí)題一、選擇題ccaba ac 二綜合題1、 解:將 F1F4 化為最小項之和形式:F1 = AC + ABC + ABC = ABC + ABC + ABC + ABC = m4 + m6 + m3 + m5 F2 = BC + ABC = ABC + ABC + ABC = m3 + m7 + m1F3 = A + ABC = ABC + ABC + ABC + ABC + ABC = m7 + m6 + m5 + m4 + m3F4 = ABC + BC + ABC =

16、ABC + ABC + ABC + ABC = m2 + m0 + m4 + m7令 A2=A,A1=B,A0=C,則譯碼器中的 m0 m7 即為 Fi 中的 m0 m7 ,把 m0 m7 變成 m0 - m7。F1 = m3 m4 m5 m6 = F3 F4 F5 F6F2 = m1 m3 m7 = F1 F3 F7F3 = m3 m4 m5 m6 m7 = F3 F4 F5 F6 F7F4 = m0 m2 m4 m7 = F0 F2 F4 F7F1F2F3F4&5V圖 3-12邏輯圖2、解:三變量多數(shù)表決器在例 1 中已分析, 其邏輯表Y=AB+BC+AC為= ABC + ABC + AB

17、C + ABC= m3 + m5 + m6 + m7則有:D0 = D1 = D2 = D4 =0 D3 = D5 = D6 = D7 =1 8:yentocn官方:網(wǎng)F0F1F2F3F4F5F6F7 74138S1S2S3A0A1A2CBA上進(jìn)組織找大牛畫出邏輯圖如圖 4.24 所示YEA2AB C74LS151A1A0D0 D1 D2 D3 D4 D5 D6 D701圖 4.24邏輯圖3、解:根據(jù)題意列出真值表 3-12。由真值表 3-12 可直接畫出邏輯圖 3-30。表 3-12 題 3-12 真值表F1&F0&F2&F0F1F2F3F4 F5F6 F774138S1S2S3A0A1A2

18、X05V圖 3-30 邏輯圖4、解:74148 的輸出為輸入信號下角標(biāo)的二進(jìn)制數(shù)的反碼。例如,對 I 7 編碼得 A2 A1 A0 = 000 (111 的反碼)。但是經(jīng)非門取反后,便得到原碼。例如對 I 7 編碼得 F2F1F0=111。74148 輸入低電平有效, S =0 時編碼, S =1 時不編碼,輸出 A2 A1 A0 = 111 , I 7 的優(yōu)先級最高, I 0 的優(yōu)先級最低。按照輸出為原碼的分析,可以得出對 I9 編碼時,輸出 F3F2F1F0 應(yīng)等于 1001;對 I8 編碼時,輸出 F3F2F1F0 應(yīng)等于 1000;由圖看出,當(dāng) I 9 I8 = 0 時,F(xiàn)3=1,F(xiàn)0

19、=1。由于 S使 F2=F1=0。達(dá)到了 F3F2F1F0 等于 1001 的要求。當(dāng) I 9 I8 = 0 時,F(xiàn)3=1,S= 111 ,= 111 ,=1,74148 不編碼,A2 A1 A0=1,74148 不編碼,A2 A1 A0F3F2F1F0=1000。 I 9 I 8 = 11 時,F(xiàn)3=0, S =0,74148 編碼。74148 和與非門了十線-四線編碼器。5、解:E =0 時,八選一數(shù)據(jù)選擇器 74151、三態(tài)緩沖器 G、3 線-8 線譯碼器 74138 均處于“工作狀態(tài)”。當(dāng) A2A1A0=000= F = D0 。若時,74151 選擇 D0 作為輸入數(shù)據(jù)通道。7413

20、8 選擇 0 作為輸出通道。此時,S2的 S 2 =0,74138 譯碼,F(xiàn)0=0,D0=0,即74138與 D0 狀態(tài)相同。若 D0=1,即 74138 的 S 2 =1,74138 不譯碼,所有輸出全為 1,F(xiàn)0=1,也與 D0 狀態(tài)相同??梢姡?A2A1A0=000 時,F(xiàn)=D0;A2A1A0=001 時,F(xiàn)=D1;A2A1A0=111 時,F(xiàn)=D7;9:yentocn官方:網(wǎng)X2X1X0F2F1F0000001010011100101110111001001100101110111000000上進(jìn)組織 找大牛當(dāng) E =1 時,八選一數(shù)據(jù)選擇器 74151“不選擇”、 3 線-8 線譯

21、碼器 74138“不譯碼”、三態(tài)緩沖器 G輸出為高阻態(tài),將輸入與輸出開,數(shù)據(jù)不能傳輸。從上述分析可見,74138 在電路中起數(shù)據(jù)分配器的作用。74151 和 74138 一起輸系統(tǒng)。了八路數(shù)據(jù)分時傳第五章 習(xí)題1 、 RS 觸發(fā)器當(dāng) R=S=0 時, Qn+1 =。A 0B. 1C. QnD. Q析 RD ,SD的 波 形,當(dāng) 初 始 狀 態(tài) 為“0”時,t1 瞬2、邏 輯Q 為(電路, 分間輸出)。(a)“0”(b)“1”1 (c)不 定RDSDt1, 當(dāng) R = “0”,S=“1”(b) 置“1”控 RS 觸 發(fā) 器()。3、邏 輯 電(a)置“0”路時,可(c)保 持 原狀 態(tài)1 SD

22、SC RRDQCQ1,A=“0” 時,CD4、邏 輯觸 發(fā) 器()。電 路脈沖 來 到后(a)能(b)置“0”(c)置“1”具 有 計 數(shù)器 功&DQACQ5、當(dāng) K= SD(a)“0” 態(tài)= RD =“1”(b)J=“0” 時,C脈沖來到后 JK為()。觸發(fā)器 的 新狀 態(tài)“1”(c)態(tài)不 定10:yentocn官方:網(wǎng)SDQRDQ上進(jìn)組織 找大牛二綜合題 1、基 本 RS 觸 發(fā) 器 Q 的 初 始 狀 態(tài) 為“0”, 根的 波形, 并 列 出 狀 態(tài) 表。據(jù) 給 出 的RD 和SD的 波 形, 試 畫 出 QSDRDQ 2、邏 輯 電 路 圖 及 A ,B,C 狀 態(tài) 為“0”)。出 Q

23、(設(shè)Q 的的波 形, 試畫的波 形初始CAB&AJCKQBCQQ3、已輯 式A畋 及 A ,B,D和 C, 試 寫 出 J,K知 邏 輯電 路脈沖的波 形的邏出 Q 的&,并列狀態(tài) 表。CA1QJC KB&BQDD1C, 寫 出 D式, 列 出 Q輸 入 A 變 化 的 狀 態(tài) 表, 說4、邏輯 電 路的邏輯隨明 該 圖 相 當(dāng)于 何種觸發(fā)器。&1&QQAD&CQC11:yentocn官方:網(wǎng) SDQRDQ上進(jìn)組織 找大牛為“0”,C 脈 沖 及 各 輸 入 的5、設(shè) 觸 發(fā)器 輸 出 Q器 的 初 始 狀態(tài)為已觸知發(fā)波觸形, 試 畫出為觸主發(fā)從波 形。圖 1控 RS器,圖 2阻 塞 D器 圖

24、 3的可為維持發(fā)JK 觸發(fā)器。圖1圖3圖2CC JCDSR QKQQ第五章習(xí)題一、選擇題cabba二、綜合題1、狀態(tài)表SDRDQ2、C ABQ3、邏 輯 式J = K = AD + BD狀態(tài) 表12:yentocn官方:網(wǎng) SD RDQ10001111不變100 DQCQJ QCK QSQCRQ上進(jìn)組織找大牛4、邏 輯 式: D = AQ AQ = AQ + AQ有 T具 觸發(fā)器的 功能。狀態(tài) 表5、CCCDJSKRQ圖2QQ圖3圖1第七章(選擇、共 30 題)一、選擇題1同步計數(shù)器和異步計數(shù)器比較,同步計數(shù)器的顯著優(yōu)點是。A . 工作速度高 B . 觸發(fā)器利用率高 C . 電路簡單 D .

25、不受時鐘 C P。2 把一個五進(jìn)制計數(shù)器與一個四進(jìn)制計數(shù)器串聯(lián)可得到進(jìn)制計數(shù)器。 A .4 B .5 C. 9D. 20 3 下列邏輯電路中為時序邏輯電路的是。A . 變量譯碼器 B . 加法器 C . 數(shù)碼寄存器 D . 數(shù)據(jù)選擇器 4 . N 個觸發(fā)器可以 最大計數(shù)長度(進(jìn)制數(shù))為的計數(shù)器。 C .N 2D. 2 NA. NB .2 N5 . N 個觸發(fā)器可以 能寄存位二進(jìn)制數(shù)碼的寄存器。 A .N- 1B. NC. N+1 D. 2N 13:yentocn官方:網(wǎng)AQn+10Qn1QnCABDJ= KQ0100101100112111011上進(jìn)組織 找大牛環(huán)形計數(shù)器,其計數(shù)長度為。6 五

26、個 D 觸發(fā)器 A .5 B .10 C. 25 D .32 7 同步時序電路和異步時序電路比較,其差異在于后者。A . 沒有觸發(fā)器 B . 沒有統(tǒng)一的時鐘脈沖 C . 沒有 狀態(tài) D . 輸出只與內(nèi)部狀態(tài)有關(guān) 8 一位 8 4 2 1 B C D 碼計數(shù)器至少需要個觸發(fā)器。 A .3 B .4 C .5 D .10 9 . 欲設(shè)計 0 , 1 , 2 , 3 , 4 , 5 , 6 ,7 這幾個數(shù)的計數(shù)器,如果設(shè)計合理,采用同步 二進(jìn)制計數(shù)器,最少應(yīng)使用級觸發(fā)器。 A. 2B. 3C. 4D. 81 0 8 位移位寄存器,串行輸入時經(jīng)個脈沖后,8 位數(shù)碼全部移入寄存器中。 A. 1B. 2C

27、. 4D. 81 1 用二進(jìn)制異步計數(shù)器從 0 做加法,計到十進(jìn)制數(shù) 1 7 8 ,則最少需要個觸 發(fā)器。 A .2 B. 6C. 7D .8 E.1 01 2 某電視機水平 - 垂直掃描發(fā)生器需要一個分頻器將 3 1 5 0 0 H Z 的脈沖轉(zhuǎn)換為 6 0 H Z此分頻器至少需要個觸發(fā)器。 的脈沖,欲 A .10 B. 60 C .52 5D. 315 00 1 3 某移位寄存器的時鐘脈沖頻率為 1 00KH Z ,欲將存放在該寄存器中的數(shù)左移 8位,完成該操作需要時間。 A .10 SB .80 SC.1 0 0 SD .80 0m s1 4 . 若用 J K 觸發(fā)器來實現(xiàn)特性方程為 Q

28、n+1 = AQn + AB ,則 J K 端的方程為。A . J =AB , K = A + BC. J = A + B , K=A BB . J=A B , K= ABD. J= AB , K =AB 15要產(chǎn)生 10 個順序脈沖,若用四位雙向移位寄存器 CT74LS194 來實現(xiàn),需要片。A .3 B .4 C. 5D .10 1 6 若要設(shè)計一個脈沖序列為 1 10100111 0 的序列脈沖發(fā)生器,應(yīng)選用個觸發(fā) 器。 A .2 B .3 C. 4D. 10 二、題(正確打,錯誤的打)1同步時序電路由組合電路和器兩部分組成。()2組合電路不含有記憶功能的器件。()3時序電路不含有記憶功

29、能的器件。()4同步時序電路具有統(tǒng)一的時鐘CP。()5異步時序電路的各級觸發(fā)器類型不同。()14:yentocn官方:網(wǎng)上進(jìn)組織 找大牛6環(huán)形計數(shù)器在每個時鐘脈沖CP 作用時,僅有一位觸發(fā)器發(fā)生狀態(tài)更新。()7環(huán)形計數(shù)器如果不作自啟動修改,則總有孤立狀態(tài)。()8計數(shù)器的模是指計數(shù)器的觸發(fā)器的個數(shù)。()9計數(shù)器的模是指對輸入的計數(shù)脈沖的個數(shù)。()10D 觸發(fā)器的特征方程Q n+ 1 = D ,而與 Q n 無關(guān),所以,D 觸發(fā)器不是時序電路 。(1 1 在同步時 序 電 路 的 設(shè)計中 , 若 最 簡 狀態(tài)表中的 狀 態(tài) 數(shù)為 2 N ,而又是用 N)級觸 發(fā)器來實現(xiàn)其電路,則不需檢查電路的自啟

30、動性 。()12把一個 5 進(jìn)制計數(shù)器與一個 1 0 進(jìn)制計數(shù)器串聯(lián)可得到 1 5 進(jìn)制計數(shù)器 。()1 3 同步二進(jìn)制計數(shù)器的電路比異步二進(jìn)制計數(shù)器復(fù)雜 ,所以實際應(yīng)用中較少使用 同步二進(jìn)制計數(shù)器 。()1 4 利 用反饋歸 零法 獲得 N 進(jìn)制 計 數(shù)器時 ,若為異 步 置零方 式 ,則 狀態(tài) S N 只是 短暫的過渡狀態(tài),不能 而是立刻變?yōu)?0 狀態(tài) 。()三、填空題1寄存器按照功能不同可分為兩類:寄存器和寄存器。 2 數(shù)字電路按照是否有記憶功能通??煞譃閮深悾?、。的順序脈沖發(fā)生器可產(chǎn)生個順序脈沖。 3 由四位移位寄存器 分為時序電路和 4 時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時鐘 時序

31、電路。 四、簡答題1說明時序電路和組合電路在邏輯功能和電路結(jié)構(gòu)上有何不同。解:包含觸發(fā)器的數(shù)字電路稱為時序電路,任何時刻的輸出不僅取決于當(dāng)前的輸入,同時也取決于過去的輸入序列,即時序電路具有對過去僅取決于當(dāng)前的輸入。的記憶能力;僅包含門電路的數(shù)字電路稱為組合電路,其輸出2. 為什么組合電路用邏輯函數(shù)就可以表示其邏輯功能,而時序電路則用驅(qū)動方程、狀態(tài)方程、輸出方程才能表示其功能?解:因為組合電路的輸出只與當(dāng)前的輸入有關(guān),因此用邏輯函數(shù)就可以表示其邏輯功能;而時序電路任何時刻的輸出不僅取決于當(dāng)前的輸入,同時也取決于過去的輸入序列,因此需要用驅(qū)動方程、狀態(tài)方程、輸出方程才能表示其功能。3. 試分析圖

32、下所示的兩個電路,哪一個為時序電路?為什么?15:yentocn官方:網(wǎng)上進(jìn)組織 找大牛解:根據(jù)上圖可以寫出F1 = AB + A + C = AB + A + AC B = AB A AC B = AB( A + C)B = ABCF = ABF n ABF n AB A B = ABF n + ABF n AB + A B = ABF n + AB + A B222222= AB(F n + 1) + A B = AB + AB2看出圖從 F1、F2 表(a)圖的輸出 F1 不僅和輸入有關(guān),而且和中間變量 C 有關(guān),所以(a)圖為時序電路。F2 只與輸入 A、B 有關(guān),故圖(b)為組合電路

33、。4試分析下圖所示電路的功能。要求寫出驅(qū)動方程、狀態(tài)方程、輸出方程,畫出狀態(tài)轉(zhuǎn)換圖并對邏輯功能作出說明。解:由圖可以寫出Qn+1= D = Qn000Qn+1= D = Qn QnF = QnQn1根據(jù)狀態(tài)方程列出狀態(tài)表如 6-1 所示。表 6-1 題 4 狀態(tài)裝換表10101根據(jù)上式畫出的狀態(tài)轉(zhuǎn)換圖。其功能為同步四進(jìn)制加法計數(shù)器。5試分析下圖所示電路的功能。要求寫出驅(qū)動方程、狀態(tài)方程、輸出方程,畫出狀態(tài)轉(zhuǎn)換圖并對邏輯功能做出說明。解:由題圖 6-16 所示電路可以寫出J = QnQn XK = 100 10J = QnK = Qn101016:yentocn官方:網(wǎng)nnQ1 Q0n+1n+1Q1Q0F00011011011011000001

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論