數(shù)字電子技術(shù)內(nèi)容提要_第1頁
數(shù)字電子技術(shù)內(nèi)容提要_第2頁
數(shù)字電子技術(shù)內(nèi)容提要_第3頁
數(shù)字電子技術(shù)內(nèi)容提要_第4頁
數(shù)字電子技術(shù)內(nèi)容提要_第5頁
已閱讀5頁,還剩3頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)內(nèi)容提要、前言、目錄、參考文獻內(nèi)容提要本書是浙江省高等教育重點建設(shè)教材,由多所高校多年從事數(shù)字電子技術(shù)教學和研究的教師合作完成。以“精心組織、保證基礎(chǔ)、精選內(nèi)容、面向應(yīng)用”為編寫原則,強調(diào)基礎(chǔ)性、系統(tǒng)性和實用性。全書共分九章,內(nèi)容包括邏輯代數(shù)基礎(chǔ)、門電路、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、可編程邏輯器件、Verilog HOL硬件描述語言、脈沖的產(chǎn)生和整形電路、數(shù)模(D/A)和模數(shù)(A/D)轉(zhuǎn)換電路。分章均有小節(jié)和與內(nèi)容相適應(yīng)的習題。本書可以作為高等院校信息電子類、自動化類、計算機類、通信工程、測控技術(shù)與儀器等專業(yè)的教材,也供其他從事電子技術(shù)工作的工程技術(shù)人員參考。前言為了滿

2、足當今社會對應(yīng)用型人才的要求,許多高校都増置了許多相關(guān)的專業(yè),如信息電子類、自動化類、計算機類、通信工程、測控技術(shù)與儀器等,但與應(yīng)用型人才培養(yǎng)相適應(yīng)的教材卻很缺乏,大多仍在沿用以往適合于研究型人才培養(yǎng)的教材。為此,浙江大學出版社組織了浙江大學城市學院、寧波理工學院、浙江工業(yè)大學之江學院、浙江理工大學、杭州電子科技大學、寧波大學、中國計量學院、浙江科技學院、浙江萬里學院、紹興文理學院、廣東茂名學院等等院校具有豐富教學經(jīng)驗的教師專門為應(yīng)用型本科學生編寫了這套教材,以達到“因材施教”的目的。數(shù)字電子技術(shù)是這套規(guī)劃教材之一,同時作為浙江省高等教育重點建設(shè)教材。在這本教材的編寫過程中,我們重點關(guān)注當前學

3、科發(fā)展的現(xiàn)狀、市場需求方向以及應(yīng)用型本科學生的特點,“精心組織、保證基礎(chǔ)、精選內(nèi)容、面向應(yīng)用”的編寫原則,努力編寫出適合應(yīng)用型本科學生使用的數(shù)字電子技術(shù)教材。本教材在編寫過程種,主要突出了以下三方面的特色:1、 強調(diào)基礎(chǔ)性。2、 強調(diào)系統(tǒng)性。3、 強調(diào)實用性。本書共分9章,第1章由浙江科技學院瞿曉編寫,第2章和第3章由浙江大學寧波理工學院范勤儒編寫,第4章由浙江大學城市學院朱紅麗編寫,第5章由浙江大學城市學院黃瑞祥編寫,第6章和第7章由浙江大學信息科學與工程學院屈民軍編寫,第8章由浙江工業(yè)大學之江學院王董編寫,第9章由浙江理工大學包曉敏編寫。全書由黃瑞祥擔任主編,負責全書的統(tǒng)稿工作。浙江大學信

4、電系向小艇教授反復(fù)認真審閱了全書,提出了許多寶貴意見,在此表示衷心的感謝。本書在編寫過程中得到了浙江很多高校和浙江大學出版社的大力支持,在此表示感謝,同時對本書參考文獻的作者表示感謝。由于編寫時間倉促,編寫水平有限,書中難免由疏漏和不足之處,懇請廣大讀者予以批評指正。 編者 2007年8月數(shù)字電子技術(shù)目錄第一章 邏輯代數(shù)基礎(chǔ)1.1 概述 數(shù)字信號和數(shù)字化 二進制數(shù)和編碼1.2 邏輯代數(shù)的運算規(guī)則 三種基本運算 基本公式和常用公式 基本定理1.3 邏輯函數(shù)及其表示方法 邏輯函數(shù) 邏輯函數(shù)的幾種表示方法 幾種表示方法之間的轉(zhuǎn)換 邏輯函數(shù)的兩種標準形式1.4 邏輯函數(shù)的公式化簡法 邏輯函數(shù)的最簡形式

5、 邏輯函數(shù)的公式化簡法1.5 邏輯函數(shù)的卡諾圖化簡法 卡諾圖的結(jié)構(gòu)和特點 邏輯函數(shù)的卡諾圖 用卡諾圖化簡邏輯函數(shù)1.6 具有約束的邏輯函數(shù)及其化簡 約束和約束條件 具有約束項的邏輯函數(shù)的化簡第二章 門電路2.1 概述 什么是門電路? 高電平、低電平與正、負邏輯 數(shù)字集成電路的集成度及分類2.2 半導(dǎo)體二極管、三極管和MOS管的開關(guān)特性 理想開關(guān)的開關(guān)特性 半導(dǎo)體二極管的開關(guān)特性 半導(dǎo)體三極管的開關(guān)特性 MOS管的開關(guān)特性2.3 簡單的門電路 二極管與門和或門 三極管和MOS管非門2.4 CMOS門電路 CMOS反相器 CMOS與非門、或非門、與門和或門 CMOS與或非門和異或門 CMOS傳輸門

6、、三態(tài)門和漏極開路門 CMOS電路產(chǎn)品簡介及使用中應(yīng)注意的問題2.5 TTL集成門電路 TTL反相器 TTL與非門、或非門、與門、或門、與或非門和異或門 TTL集電極開路門和三態(tài)門 TTL集成電路2.6 TTL電路與CMOS電路的接口 用TTL電路驅(qū)動CMOS電路 用CMOS電路驅(qū)動TTL電路第三章 組合邏輯電路3.1 概述 什么是組合邏輯電路? 組合邏輯電路的方框圖及特點 組合邏輯電路邏輯功能表示方法 組合邏輯電路分類3.2 組合邏輯電路的分析方法3.3 組合邏輯電路的設(shè)計方法3.4 常用中規(guī)模標準組合模塊電路 什么是中規(guī)模標準組合模塊電路? 加法器 乘法器 數(shù)字比較器 編碼器 譯碼器 數(shù)據(jù)

7、選擇器 數(shù)據(jù)分配器3.5 用中規(guī)模集成電路實現(xiàn)組合邏輯函數(shù) 用集成數(shù)據(jù)選擇器實現(xiàn)組合邏輯函數(shù) 用譯碼器實現(xiàn)組合邏輯函數(shù) 用加法器實現(xiàn)組合邏輯函數(shù)3.6 組合電路中的競爭冒險 組合電路中的競爭冒險現(xiàn)象 組合電路中的競爭冒險判別方法 組合電路中的競爭冒險消除方法第四章 集成觸發(fā)器4.1 RS觸發(fā)器及鎖存器 基本RS觸發(fā)器 鎖存器 時鐘控制RS觸發(fā)器4.2 JK觸發(fā)器 主從JK觸發(fā)器 邊沿JK觸發(fā)器4.3 D觸發(fā)器和T觸發(fā)器 D觸發(fā)器 T觸發(fā)器 觸發(fā)器之間的轉(zhuǎn)換 觸發(fā)器的實用電路4.4 觸發(fā)器的應(yīng)用 移位寄存器 異步計數(shù)器第五章 時序邏輯電路5.1 同步時序電路分析 時序電路的結(jié)構(gòu)和分類 時序電路的

8、基本分析方法 時序電路的分析舉例5.2 同步時序電路的設(shè)計 同步時序電路設(shè)計的一般步驟 同步時序電路設(shè)計舉例5.3 中規(guī)模標準時序模塊電路 寄存器和移位寄存器 同步計數(shù)器 異步計數(shù)器5.4 用中規(guī)模標準模塊電路構(gòu)成時序電路 任意進制計數(shù)器 移位寄存器型計數(shù)器 序列信號發(fā)生器和檢測器 控制器第六章 可編程邏輯器件6.1 概述6.2 可編程只讀存儲器 只讀存儲器(ROM) 可編程只讀存儲器 用ROM實現(xiàn)組合邏輯電路6.3 低密度的可編程邏輯器件(SPLD) 可編程邏輯陣列(PLA) 可編程陣列邏輯(PAL) 通用陣列邏輯(GAL)6.4 高密度的可編程邏輯器件(HDPLD) CPLD 現(xiàn)場可編程門

9、陣列FPGA6.5 隨機存取存儲器(RAM)第七章 Verilog HDL硬件描述語言7.1 概述7.2 Verilog HDL的程序結(jié)構(gòu)模塊的概念和結(jié)構(gòu)模塊的描述方法7.3 詞法 間隔符與注釋符 數(shù)值 字符串 標識符和關(guān)鍵字7.4 數(shù)據(jù)類型及常量、變量 參數(shù)常量 變量7.5 運算符和表達式 運算符 運算符優(yōu)先級排序7.6 編譯預(yù)處理指令7.7 數(shù)據(jù)流描述風格:assign語句7.8 行為描述風格及主要描述語句 過程結(jié)構(gòu) 過程賦值語句 條件分支語句 循環(huán)控制語句 任務(wù)(task)與函數(shù)(function)7.9 結(jié)構(gòu)描述風格 內(nèi)置基本門級元件 門級建模的例子7.10 設(shè)計舉例和設(shè)計技巧 常用組

10、合電路的設(shè)計 常用時序電路的設(shè)計 綜合實例7.11 MAX+PLUSII軟件不支持的的數(shù)據(jù)類型和語句第八章 脈沖的產(chǎn)生和整形電路8.1 概述 脈沖信號及特性參數(shù)8.2 多諧振蕩器 石英晶體多諧振蕩器 環(huán)形振蕩器 多諧振蕩器的應(yīng)用8.3 施密特觸發(fā)器 集成施密特觸發(fā)器 施密特觸發(fā)器的應(yīng)用8.4 單穩(wěn)態(tài)觸發(fā)器 集成單穩(wěn)態(tài)觸發(fā)器 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用第九章 數(shù)模(D/A)和模數(shù)(A/D)轉(zhuǎn)換電路9.1 概述9.2 D/A轉(zhuǎn)換器(DAC) D/A轉(zhuǎn)換器的工作原理 D/A轉(zhuǎn)換器的轉(zhuǎn)換精度、速度和主要參數(shù) 集成DAC電路9.3 A/D轉(zhuǎn)換器(ADC) 模數(shù)轉(zhuǎn)換基本原理 并聯(lián)比較型ADC 逐次漸近型ADC 雙

11、積分型ADC DC的轉(zhuǎn)換精度和轉(zhuǎn)換速度 集成ADC參考文獻1 向小艇主編,數(shù)字電路,杭州,浙江大學出版社,1995年2 向小艇,章守苗便朱,脈沖電路(第二版),杭州,浙江大學出版社,2001年34 清華大學電子學教研組編,余孟嘗主編,數(shù)字電子技術(shù)基礎(chǔ)簡明教程(第二版),北京,高等教育出版社,1999年5 清華大學電子學教研組編,閻石主編,數(shù)字電子技術(shù)基礎(chǔ)(第四版),北京,高等教育出版社,1998年6 華中理工大學電子學教研室編,康華光主編,電子技術(shù)基礎(chǔ)數(shù)字部分(第四版),北京,高等教育出版社,2000年7 王毓銀主編,數(shù)字電路邏輯設(shè)計,北京,高等教育出版社,1999年8 楊頌華等編著,數(shù)字電子技術(shù)基礎(chǔ),西安,西安電子科技大學出版社,2000年9 王金明編著,數(shù)字系統(tǒng)設(shè)計與Verilog HOL(第二版),北京,電子工業(yè)出版社,2005年10 劉寶琴,數(shù)字電路與系統(tǒng),北京,清華大學出版社,1993年11 王爾乾等編著,數(shù)字邏輯與數(shù)字集成電路(第二版),北京,清華大學出版社,2002年1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論