數(shù)控 分 頻 器_第1頁(yè)
數(shù)控 分 頻 器_第2頁(yè)
數(shù)控 分 頻 器_第3頁(yè)
數(shù)控 分 頻 器_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、EDA實(shí)驗(yàn)報(bào)告 實(shí)驗(yàn)三數(shù)控分頻器實(shí)驗(yàn)?zāi)康?. 掌握數(shù)控分頻器的工作原理并能夠用virlog語(yǔ)言編寫(xiě)代碼,熟悉EDA6000實(shí)驗(yàn)箱的使用方法。2. 進(jìn)一步熟悉quartusII建立程序編譯、仿真及下載的操作流程并學(xué)會(huì)數(shù)控分頻器的Verilog硬件設(shè)計(jì)實(shí)驗(yàn)步驟1. 新建Verilog工程,編寫(xiě)代碼并保存至與模塊名對(duì)應(yīng)的文件夾。注意:項(xiàng)目應(yīng)存為系統(tǒng)盤(pán)以外的盤(pán)內(nèi),路徑中不含中文字符。2. 編譯程序,編譯無(wú)誤后,在【tools】里面選擇RTL視,觀察電路結(jié)構(gòu)。3. 新建波形文件進(jìn)行仿真。保存時(shí)要和源程序存放在同一目錄下。設(shè)置好輸入波形參數(shù)后,開(kāi)始仿真。在仿真后輸入輸出波形中觀察邏輯關(guān)系是否正確。4. 將

2、實(shí)驗(yàn)箱和PC合理連接起來(lái)。打開(kāi)EDA6000軟件,設(shè)置好芯片類型為ACEX1K(EP1K30),載入模式95. 根據(jù)界面內(nèi)管腳對(duì)應(yīng)芯片的實(shí)際管腳在II里面設(shè)定管腳號(hào)并檢查無(wú)誤。6. 將程序下載至內(nèi),并在軟件界面內(nèi)進(jìn)行驗(yàn)證測(cè)試。程序代碼module divf(clk,din,pfull,clkout);input clk;input 7:0 din;output clkout,pfull;reg full,divclk;reg 7:0 count;always (posedge clk)beginif(count=8'HFF)begincount<=din; full<=1;endelse if(count<255)begincount<=count+8'B1;full<=0;endendalways (posedge full)begindivclk<=divclk;endassign clkout=divclk;assign pfull=full;endmod

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論