電子教案電子技術(shù)(第5版)教學(xué)資源51134第7章半導(dǎo)體存儲器和可編程邏輯器件電子課件_第1頁
電子教案電子技術(shù)(第5版)教學(xué)資源51134第7章半導(dǎo)體存儲器和可編程邏輯器件電子課件_第2頁
電子教案電子技術(shù)(第5版)教學(xué)資源51134第7章半導(dǎo)體存儲器和可編程邏輯器件電子課件_第3頁
電子教案電子技術(shù)(第5版)教學(xué)資源51134第7章半導(dǎo)體存儲器和可編程邏輯器件電子課件_第4頁
電子教案電子技術(shù)(第5版)教學(xué)資源51134第7章半導(dǎo)體存儲器和可編程邏輯器件電子課件_第5頁
已閱讀5頁,還剩24頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、1第七章半導(dǎo)體存儲器和可編程邏輯器件電子技術(shù)第四節(jié)、可編程邏輯器件第三節(jié)、隨機(jī)存取存儲器第二節(jié)、只讀存儲器第一節(jié)、存儲器概述第七章半導(dǎo)體存儲器和可編程邏輯器件第一節(jié) 存儲器概述一、存儲器的分類二、存儲器的主要技術(shù)指標(biāo)4第一節(jié)、存儲器概述存儲器磁存儲器半導(dǎo)體存儲器只讀存儲器(ROM)隨機(jī)存取存儲器(RAM)一、存儲器的分類二、存儲器的主要技術(shù)指標(biāo)第一節(jié)、存儲器概述1、存儲容量存儲器含有存儲單元的數(shù)量稱為存儲容量。通常用位(bit,縮寫為小寫字母b)或字節(jié)(Byte,縮寫為大寫字母B)表示。2、存取周期連續(xù)兩次讀(寫)操作間隔的最短時間稱為存取周期。第二節(jié) 只讀存儲器一、固定ROM二、可編程ROM

2、二、ROM的應(yīng)用實(shí)例7第二節(jié)、只讀存儲器ROM的結(jié)構(gòu)框圖存儲矩陣地址譯碼器讀出電路8一、固定ROM第二節(jié)、只讀存儲器1、二極管掩模ROM9第二節(jié)、只讀存儲器10第二節(jié)、只讀存儲器2、MOS管掩模ROM11二、可編程ROM(PROM)第二節(jié)、只讀存儲器12第二節(jié)、只讀存儲器1、光可擦除可編程只讀存儲器(PROM)EPROM 271613第二節(jié)、只讀存儲器2、電可擦除可編程只讀存儲器(E2PROM)3、快閃存儲器(Flash)可進(jìn)行在線擦除和編程。器件內(nèi)部具有由5V產(chǎn)生21V的轉(zhuǎn)變電路和編程電壓形成電路,因此在擦除信息和編程時無需專用設(shè)備,且擦除速度較快。結(jié)構(gòu)簡單、編程可靠、擦除快捷、集成度高、在

3、線電擦除、成本低、使用方便。不能按字節(jié)擦除,只能全片擦除。14三、ROM的應(yīng)用實(shí)例第二節(jié)、只讀存儲器1、實(shí)現(xiàn)組合邏輯電路EPOM實(shí)現(xiàn)全加器2、存儲數(shù)據(jù)和程序 第三節(jié) 隨機(jī)存取存儲器16 1、RAM的分類 第三節(jié)、隨機(jī)存取存儲器2、RAM的結(jié)構(gòu)和工作原理RAM雙極型MOS型靜態(tài)RAM動態(tài)RAM存儲矩陣地址譯碼器讀/寫控制電路片選控制17 3、集成RAM存儲器 第三節(jié)、隨機(jī)存取存儲器寫入方式讀出方式低功耗維持方式18第三節(jié)、隨機(jī)存取存儲器4、RAM存儲容量的擴(kuò)展 (1) RAM的位擴(kuò)展19第三節(jié)、隨機(jī)存取存儲器 (2) RAM的字?jǐn)U展 第四節(jié) 可編程邏輯器件21第四節(jié)、可編程邏輯器件可編程邏輯器件

4、(PLD)可編程邏輯陣列(PLA)可編程陣列邏輯(PAL)通用陣列邏輯(GAL)現(xiàn)場可編程門陣列(FPGA)在系統(tǒng)可編程邏輯器件(ispPLD)22第四節(jié)、可編程邏輯器件1、可編程邏輯陣列(PLA) 可編程邏輯陣列(PLA)是20世紀(jì)70年代中期出現(xiàn)的邏輯器件,它既包括可編程的與陣列,也包括可編程的或陣列;不僅可用于實(shí)現(xiàn)組合邏輯電路功能,如果在或陣列的輸出外接觸發(fā)器,還可用于實(shí)現(xiàn)時序邏輯電路功能。 PLA 的與陣列不是全譯碼,而是可編程的。同時,其或陣列也是可編程的。用它來實(shí)現(xiàn)同樣的邏輯函數(shù),其陣列規(guī)模要比ROM小得多。23第四節(jié)、可編程邏輯器件2、可編程陣列邏輯(PAL) 可編程陣列邏輯(P

5、AL)是20世紀(jì)70年代末期出現(xiàn)的產(chǎn)品,它是由可編程的與陣列和固定的或陣列所組成的與或邏輯陣列。 PAL比PLA工藝簡單,易于編程和實(shí)現(xiàn),既有規(guī)則的陣列結(jié)構(gòu),又有靈活多變的邏輯功能,使用較方便。但其輸出方式固定而不能重新組態(tài),編程是一次性的。24第四節(jié)、可編程邏輯器件3、通用陣列邏輯(GAL) 通用陣列邏輯(GAL)是20世紀(jì)80年代中期推出的可電擦電寫、可重復(fù)編程、可硬件加密的一種可編程邏輯器件,是第二代PAL產(chǎn)品。從陣列結(jié)構(gòu)上看,它與PAL器件類似,也具有可編程的與陣列和固定的或陣列。 輸出采用可編程的輸出邏輯宏單元,可由用戶定義所需的輸出狀態(tài),同時,其芯片類型少、功能全、速度快、集成度高

6、,并可多次編程重復(fù)使用,能仿真所有PAL芯片所能完成的功能。25第四節(jié)、可編程邏輯器件4、現(xiàn)場可編程門陣列(FPGA) 結(jié)構(gòu)不受與-或陣列限制,也不受觸發(fā)器和I/O端數(shù)量限制,可以構(gòu)成任何復(fù)雜的邏輯電路,更適合構(gòu)成多級邏輯功能。 FPGA通常包括三類可編程資源: (1) 可編程邏輯塊(CLB) (2) 可編程輸入/輸出模塊(IOB) (3) 可編程布線資源(PI)26第四節(jié)、可編程邏輯器件5、在系統(tǒng)可編程邏輯器件(ispPLD) 在系統(tǒng)可編程邏輯器件(ispPLD)是20世紀(jì)90年代推出的一種高性能大規(guī)模數(shù)字集成電路,它成功地將原屬于編程器的有關(guān)電路也集成于ispPLD中。因此, ispPLD的最大特點(diǎn)是,編程時既不需要使用編程器,也不需要將器件從系統(tǒng)的電路板上取下,用戶可以直接在系統(tǒng)上進(jìn)行編程。27第四節(jié)、可編程邏輯器件PLD發(fā)展趨勢高速度高密度應(yīng)用靈活在系統(tǒng)可編程第七章半導(dǎo)體存儲器和可編程邏輯器件小 結(jié)29一、半導(dǎo)體存儲器按功能可分為ROM和RAM兩大類。二、可編程邏輯器件內(nèi)部集成了大

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論