下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、【W(wǎng)ord版本下載可任意編輯】 CPLD技術(shù)和PCI總線技術(shù)實(shí)現(xiàn)數(shù)據(jù)接收和存儲(chǔ)系統(tǒng)的設(shè)計(jì) 前言 目前衛(wèi)星技術(shù)已廣泛應(yīng)用于國(guó)民生產(chǎn)的各個(gè)方面。通訊衛(wèi)星,氣象衛(wèi)星以及遙感衛(wèi)星,科學(xué)探測(cè)衛(wèi)星等與人們的生活密切相關(guān)。衛(wèi)星所收集的大量數(shù)據(jù)資料能否及時(shí)準(zhǔn)確地下傳、接收和存儲(chǔ)是衛(wèi)星技術(shù)的一個(gè)重要方面。其傳送過程如圖1所示。 從衛(wèi)星上高速下傳的數(shù)據(jù)由地面衛(wèi)星接收站轉(zhuǎn)發(fā)為基帶信號(hào),通過光纜傳送至數(shù)據(jù)中心,速度可達(dá)上百兆波特率,要求系統(tǒng)正確接收,經(jīng)過同步和預(yù)處理,然后存入計(jì)算機(jī)系統(tǒng),供數(shù)據(jù)中心使用。其特點(diǎn)是:數(shù)據(jù)下傳速度高,數(shù)據(jù)量大,持續(xù)時(shí)間長(zhǎng),并且要求具有差錯(cuò)控制功能。而本文介紹了為了滿足此要求而設(shè)計(jì)的數(shù)據(jù)接收
2、和存儲(chǔ)系統(tǒng)。 系統(tǒng)設(shè)計(jì) 數(shù)據(jù)接收和存儲(chǔ)系統(tǒng)主要包括數(shù)據(jù)接收和預(yù)處理,數(shù)據(jù)傳送,數(shù)據(jù)存儲(chǔ)等部分。本文主要介紹CPLD,PCI總線構(gòu)造,總線控制器PCI9054。其系統(tǒng)組成如圖2所示。 基帶串行信號(hào)由復(fù)雜可編程邏輯器件(CPLD)開展串并轉(zhuǎn)換,變?yōu)?位數(shù)據(jù)信號(hào)后根據(jù)編碼方式找到同步幀,并開展預(yù)處理,然后傳到先入先出存儲(chǔ)器FIFO, 在邏輯控制下將數(shù)據(jù)送入PCI總線控制器PCI9054,由9054采用DMA突發(fā)方式傳輸至內(nèi)存,再存儲(chǔ)到RAID磁盤陣列。 采用復(fù)雜可編程邏輯器件(CPLD)可大大減少?gòu)?fù)雜的控制,通過VHDL語言即可靈活設(shè)置控制邏輯。而且隨著超大規(guī)模集成電路的發(fā)展,可編程邏輯器件的發(fā)展非
3、常迅速,現(xiàn)已到達(dá)數(shù)十萬門,速度1ns(管腳之間)。由于高速電路設(shè)計(jì)中的干擾問題非常嚴(yán)重,因此要盡可能地減少線路設(shè)計(jì),所以采用CPLD不僅可滿足系統(tǒng)要求的復(fù)雜的邏輯關(guān)系,而且可大大減少布線干擾,調(diào)試和更改也非常方便,是今后邏輯控制的發(fā)展方向。在本系統(tǒng)中,CPLD不僅實(shí)現(xiàn)串并轉(zhuǎn)換和同步的功能,同時(shí)還用以實(shí)現(xiàn)數(shù)據(jù)進(jìn)入FIFO以及由FIFO傳入PCI9054的傳輸控制邏輯,中斷邏輯以及主機(jī)對(duì)數(shù)據(jù)傳輸通道的前端控制。 在總線構(gòu)造上,由于數(shù)據(jù)傳輸速度高,以往的ISA總線不能滿足要求(ISA總線傳輸速度5MB/S),必須采用更快的PCI總線構(gòu)造。PCI總線協(xié)議是Intel公司1992年提出的,為滿足高速數(shù)據(jù)
4、輸入/輸出要求而設(shè)計(jì)的一種低成本,高性能的局部總線協(xié)議。它是一種獨(dú)立于處理器的總線構(gòu)造,具有32位或64位的復(fù)用的數(shù)據(jù)地址總線,總線上的設(shè)備可以以系統(tǒng)總線的速度在相互之間開展數(shù)據(jù)傳輸,或直接訪問系統(tǒng)內(nèi)存,可以到達(dá)132MB/s的數(shù)據(jù)傳輸速率(64位則性能加倍)。采用PCI接口的設(shè)備必須滿足PCI接口規(guī)范V2.2標(biāo)準(zhǔn)。 PCI 總線構(gòu)造具有非常明顯的優(yōu)點(diǎn),但其總線規(guī)范十分復(fù)雜,要求非常嚴(yán)格的時(shí)序關(guān)系,接口的設(shè)計(jì)難度較大。因此,為了減少PCI總線在實(shí)際應(yīng)用中的復(fù)雜性,許多公司設(shè)計(jì)出了專門針對(duì)PCI總線接口的控制芯片。PCI9054就是其中比較先進(jìn)的一種。PCI9054是PLX公司推出的一種33M,
5、 32位PCI接口控制器,可同時(shí)支持3.3V和5V兩種信號(hào)環(huán)境,并且具有電源管理功能。其構(gòu)造框圖如圖3所示。 它提供了三種物理總線接口:PCI總線接口,LOCAL總線接口,及串行EPROM接口。 LOCAL總線的數(shù)據(jù)寬度為32位,時(shí)鐘頻率可到達(dá)50MHZ, 并且支持?jǐn)?shù)據(jù)預(yù)取功能。 9054的LOCAL總線與PCI總線之間數(shù)據(jù)傳輸有三種方式:主模式(Direct Master),從模式(Direct Slave),DMA方式。其內(nèi)部具有兩個(gè)DMA數(shù)據(jù)通道,雙向數(shù)據(jù)通路上各有6個(gè)FIFO開展數(shù)據(jù)緩沖,可同時(shí)開展高速的數(shù)據(jù)接收和發(fā)送。8個(gè)32位Maibox存放器可為雙向數(shù)據(jù)通路提供消息傳送。9054
6、還有2個(gè)32位Doorbell存放器,用來在PCI和Local總線上產(chǎn)生中斷。 用戶通過設(shè)置其內(nèi)部存放器,即可完成各種控制功能。9054內(nèi)部存放器的配置信息可以寫在一片串行EPROM中,在加電時(shí)9054自動(dòng)加載串行EPROM配置信息,并由PCIBIOS通過PCI總線對(duì)配置存放器讀寫。9054可方便地與各種存儲(chǔ)設(shè)備相連接,在本設(shè)計(jì)中,它與FIFO及EPROM的設(shè)計(jì)接口如圖4所示。在本系統(tǒng)中,數(shù)據(jù)傳輸是單方向的,因此只設(shè)計(jì)PCI9504從FIFO中讀數(shù)據(jù)的情況,只用到與讀FIFO有關(guān)的信號(hào),如REN,RCLK等。其中的CPLD邏輯關(guān)系如下: REN平時(shí)為高電平(無效電平),當(dāng)ADS#為低(有效),
7、BLAST為高(無效),LW/R為低(有效)時(shí),說明9054開始了一個(gè)有效的讀數(shù)據(jù)周期,CPLD產(chǎn)生一個(gè)低電平信號(hào)REN(有效電平)給FIFO,同時(shí)作為Ready信號(hào)返回給9054,通知9054設(shè)備已準(zhǔn)備就緒。此信號(hào)持續(xù)到ADS#為高(無效)且BLAST為低(有效)時(shí),說明9054已經(jīng)開始一個(gè)周期,此時(shí)REN信號(hào)再次變高電平(無效)。 OE信號(hào)與REN信號(hào)可同樣設(shè)置,在讀信號(hào)允許的同時(shí)使能FIFO芯片。 本設(shè)計(jì)中采用了PCI9054的DMA工作方式,在此方式下,9054作為PCI總線的主設(shè)備,同時(shí)也是Local總線的控制者,通過設(shè)置其DMA控制器內(nèi)部的存放器即可實(shí)現(xiàn)兩總線之間的數(shù)據(jù)傳送。表1顯
8、示了與DMA傳輸相關(guān)的存放器在PCI總線上的地址分配: PCI9054的DMA傳輸過程可由以下幾個(gè)步驟實(shí)現(xiàn): 1.設(shè)置方式存放器:設(shè)置DMA通道的傳輸方式,存放器DMAMODE0或者DMAMODE1的位9:0-表示塊傳輸,1-表示散/聚傳輸; 2.設(shè)置PCI地址存放器:設(shè)置PCI總線側(cè)的地址空間。 3.設(shè)置LOCAL地址存放器:設(shè)置LOCAL總線側(cè)的地址空間。 4.設(shè)置傳輸計(jì)數(shù)存放器:以字節(jié)位單位設(shè)置傳輸數(shù)據(jù)量。 5.設(shè)置描述存放器:設(shè)置DMA傳輸?shù)姆较?;在?聚方式下,位0表示傳輸參數(shù)的加載地址,0-PCI地址,1-Local地址; 位1表示傳輸鏈結(jié)束,0-未結(jié)束,1-結(jié)束;位2設(shè)置當(dāng)前塊傳輸結(jié)束后中斷;位3指示DMA的傳輸方向,0-從PCI總線到Local總線,1-從Local總線到PCI總線;高28位31:4表示傳輸參數(shù)表的地址指針。 6.設(shè)置命令/狀態(tài)存放器:?jiǎn)?dòng)或停止DMA操作,并讀此存放器返回DMA狀態(tài) 。 通過PCI9054的DMA傳輸方式,高速數(shù)據(jù)可以較容易地實(shí)現(xiàn)從PCI接口板上傳入計(jì)算機(jī),不
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年粵教滬科版必修1英語上冊(cè)階段測(cè)試試卷含答案
- 2025年湘師大新版九年級(jí)歷史上冊(cè)月考試卷
- 2025年粵人版高一地理下冊(cè)月考試卷
- 2025年滬教新版高三歷史上冊(cè)階段測(cè)試試卷
- 2025年冀少新版九年級(jí)地理下冊(cè)月考試卷
- 二零二五年度農(nóng)戶農(nóng)村電商金融服務(wù)合同4篇
- 乳制品2024年新型包裝材料采購(gòu)合同3篇
- 擔(dān)保合同權(quán)利義務(wù)協(xié)議書(2篇)
- 2025年度木材交易市場(chǎng)入駐經(jīng)營(yíng)合同3篇
- 2025版美容養(yǎng)生中心使用權(quán)轉(zhuǎn)讓合同4篇
- 2023-2024學(xué)年度人教版一年級(jí)語文上冊(cè)寒假作業(yè)
- 2024醫(yī)療銷售年度計(jì)劃
- 人教版語文1-6年級(jí)古詩(shī)詞
- 上學(xué)期高二期末語文試卷(含答案)
- 高二物理題庫(kù)及答案
- 職業(yè)發(fā)展展示園林
- 七年級(jí)下冊(cè)英語單詞默寫表直接打印
- 2024版醫(yī)療安全不良事件培訓(xùn)講稿
- 中學(xué)英語教學(xué)設(shè)計(jì)PPT完整全套教學(xué)課件
- 移動(dòng)商務(wù)內(nèi)容運(yùn)營(yíng)(吳洪貴)項(xiàng)目五 運(yùn)營(yíng)效果監(jiān)測(cè)
- 比較思想政治教育學(xué)
評(píng)論
0/150
提交評(píng)論