第7講 數(shù)字電路 小規(guī)模組合邏輯電路的分析和設(shè)計_第1頁
第7講 數(shù)字電路 小規(guī)模組合邏輯電路的分析和設(shè)計_第2頁
第7講 數(shù)字電路 小規(guī)模組合邏輯電路的分析和設(shè)計_第3頁
第7講 數(shù)字電路 小規(guī)模組合邏輯電路的分析和設(shè)計_第4頁
第7講 數(shù)字電路 小規(guī)模組合邏輯電路的分析和設(shè)計_第5頁
已閱讀5頁,還剩17頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

目的與要求:

第四章組合邏輯電路掌握組合邏輯電路的定義、特點。2.掌握組合電路的分析方法和設(shè)計方法。3.掌握常用中規(guī)模器件及其應(yīng)用。重點與難點:

組合電路的分析和設(shè)計方法。

4.1組合邏輯電路分析與設(shè)計(小規(guī)模集成器件)

4.2單元級組合邏輯電路的介紹、分析與應(yīng)用

4.3組合邏輯電路中的競爭與冒險

4.1組合邏輯電路分析與設(shè)計(小規(guī)模集成器件)

組合邏輯電路概念輸入:邏輯關(guān)系:zi

=fi(X1、X2、…、Xn)i=(1、2、…、m)組合電路的特點電路由邏輯門構(gòu)成,不含記憶元件輸出與輸入間無反饋延遲回路輸出與電路原來狀態(tài)無關(guān)輸出:x1、x2、…、xnz1、z2、…、zm4.1.1組合邏輯電路概述組合電路某一時刻的輸出僅與該時刻的輸入有關(guān),而與電路前一時刻的狀態(tài)無關(guān)?!M合邏輯電路x1x2xnz1z2zm分析過程一般包含以下幾個步驟:例4.1:組合電路如圖所示,分析該電路的邏輯功能。1.組合電路的分析步驟:&&&&ABFγβα解:(1)由邏輯圖逐級寫出表達式。(2)化簡與變換:(3)由表達式列出真值表。(4)分析邏輯功能:該電路是異或電路。ABF000110110110

真值表&&&&ABFγβα例4.2:組合電路如圖所示,分析該電路的邏輯功能。解:(1)由邏輯圖逐級寫出

表達式(借助中間變量P)。(2)化簡與變換:(3)由表達式列出真值表。

(4)分析邏輯功能:當(dāng)A、B、C三個變量不一致時,輸出為“1”,所以這個電路稱為“不一致電路”。000001010011100101110111ABC01111110L

真值表例4.3:試分析圖所示邏輯電路的功能。結(jié)論:電路為少數(shù)服從多數(shù)的三變量表決電路。解(1)邏輯表達式(2)列真值表ABCF00000010010001111000101111011111真值表(3)分析電路的邏輯功能多數(shù)輸入變量為1,輸出F為1;多數(shù)輸入變量為0,輸出F為0&&&&FABC2、采用小規(guī)模集成器件的組合邏輯電路設(shè)計工程上的最佳設(shè)計,通常需要用多個指標去衡量,主要考慮的問題有:(1)電路最簡:所用的邏輯器件數(shù)目最少;器件的種類最少;器件之間的連線最少。(2)速度要求:應(yīng)使所用門電路的級數(shù)最少,以減少延遲。采用小規(guī)模集成器件設(shè)計組合邏輯電路的設(shè)計步驟:(1)根據(jù)對電路功能要求的文字描述,用真值表表示出輸入與輸出的邏輯關(guān)系;(2)根據(jù)真值表寫出邏輯函數(shù)表達式;(3)根據(jù)提供的門電路,對邏輯函數(shù)表達式進行化簡或相應(yīng)變換;(4)根據(jù)邏輯函數(shù)表達式畫出邏輯電路圖。邏輯功能要求真值表邏輯函數(shù)表達式簡化表達式變換邏輯圖例1:有一火災(zāi)報警系統(tǒng),設(shè)有煙感、溫感、紫外光感三種不同類型的火災(zāi)探測器。為了防止誤報警,只有當(dāng)其中兩種或兩種類型以上的探測器發(fā)出火災(zāi)探測信號時,報警系統(tǒng)才產(chǎn)生報警控制信號,設(shè)計產(chǎn)生報警控制信號的電路。

設(shè)A、B、C分別代表煙感、溫感、紫外光感三種探測器的探測信號,為報警控制電路的輸入,1表示發(fā)出火災(zāi)探測信號,0表示無火災(zāi)報警;F表示報警控制電路的輸出,1表示有火災(zāi)報警,0表示無火災(zāi)報警。解:(1)列真值表:ABCF00000101001110010111011100010111真值表(3)用卡諾圖化簡CAB0000111110

11110000(2)由真值表寫出函數(shù)表達式得最簡與—或表達式:(4)畫出邏輯圖:

(5)如果,要求用與非門實現(xiàn)該邏輯電路,就應(yīng)將表達式兩次求反,轉(zhuǎn)換成與非—與非表達式:畫出邏輯圖。

&&&≥1FABCBC&A&F&&

(6)如果要求用或非門實現(xiàn)該邏輯電路,就應(yīng)將表達式轉(zhuǎn)換成或非—或非表達式:

畫出邏輯圖

BC≥1A≥1F≥1≥1

(7)如果要求用與或非門實現(xiàn)該邏輯電路畫出邏輯圖

BC&A&F&≥1111例2人類有O、A、B、AB4種基本血型,輸血者與受血者的血型必須符合圖示原則。試用與非門設(shè)計一血型關(guān)系檢測電路,用以檢測輸血者與受血者之間的血型關(guān)系是否符合圖示關(guān)系,如果符合,輸出為1,否則為0。依題意:輸血者的4種血型和受血者的4種血型都是輸入變量,二者之間的關(guān)系是否符合上述原則為輸出函數(shù)L。

為了使電路最簡,考慮用兩個變量的四種組合表示4種血型,共需4個輸入變量。OOAABBABAB受血者輸血者解第一步:作出卡諾圖,化簡得到最簡與或表達式。血型輸血者受血者CDEFO0000A0101B1010AB1111輸入輸出CDEFL000010001100101001110101101111101011011111111……011110110000111100001CDEF001000111110第三步:畫邏輯圖。&1&&&1&LCDEF第二步:將最簡與-或表達式變換為與非-與非式。2、只有原變量輸入條件下的設(shè)計例3用與非門實現(xiàn)函數(shù):F(A,B,C,D)=∑m(4,5,6,7,8,9,10,11,12,13,14)解:用卡諾圖對函數(shù)進行化簡,如圖所示?;喗Y(jié)果為兩次求反,得:01110111000111100001CDAB010101111110&&&&ABC&ABDF既有原變量輸入又有

反變量輸入時與非結(jié)構(gòu)邏輯圖如果沒有反變量輸入,第一級反相器需用來產(chǎn)生反變量。所以其邏輯電路如圖所示,電路為3級門電路結(jié)構(gòu)。用9個與非門完成的電路圖&&&&BC&ADF1111對化簡結(jié)果進一步變換&&&&&BCADF用5個與非門完成的電路圖引入生成項,進一步改進。&&&&ACDBF4個與非門完成的電路圖邏輯電路仍然是3級門結(jié)構(gòu),只需要4個與非門,是實現(xiàn)該函數(shù)的最佳結(jié)果。&&&&BC&ADF1111&&&&&BCADF&&&&ACDBF在只有原變量輸入,沒有反變量輸入的條件下,使用與非門設(shè)計的特點:(1)結(jié)構(gòu)為3級門電路,輸入級、與項級和輸出級。(2)輸入級門電路的個數(shù),取決于函數(shù)中乘積項所包含的尾部因子種類的多少。(3)與項級包含器件的多少,取決于乘積項的多少。(4)輸出級總是一個與非門。因此:應(yīng)盡可能地合并乘積項,以減少與項級的器件數(shù);盡可能地減少尾部因子的種類,以減少輸入級器件的數(shù)目。//example2:majority4.vmodulemajority4(inputwirea,inputwireb,inputwirec,inputwired,outputwiref);assignf=b&c&d|a&c&d|a&

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論