2×8低噪聲InGaAs/InP APD讀出電路設(shè)計-設(shè)計應(yīng)用_第1頁
2×8低噪聲InGaAs/InP APD讀出電路設(shè)計-設(shè)計應(yīng)用_第2頁
2×8低噪聲InGaAs/InP APD讀出電路設(shè)計-設(shè)計應(yīng)用_第3頁
2×8低噪聲InGaAs/InP APD讀出電路設(shè)計-設(shè)計應(yīng)用_第4頁
2×8低噪聲InGaAs/InP APD讀出電路設(shè)計-設(shè)計應(yīng)用_第5頁
已閱讀5頁,還剩6頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

精品文檔-下載后可編輯×8低噪聲InGaAs/InPAPD讀出電路設(shè)計-設(shè)計應(yīng)用

0引言

在紅外通信的1310~1550nm波段,高靈敏度探測材料主要有Ge—APD和InGaAs/InPAPD,兩者相比較,InGaAs/InPAPD具有更高的量子效率和更低的暗電流噪聲。In0.53Ga0.47As/InPAPD采用在n+-InP襯底上依次匹配外延InP緩沖層、InGaAs吸收層、InGaAsP能隙漸變層、InP電荷層與InP頂層的結(jié)構(gòu)。

APD探測器的缺點是暗電流相對于信號增益較大,所以設(shè)計APD讀出電路的關(guān)鍵是放大輸出弱電流信號,限制噪聲信號,提高信噪比。選擇CTIA作為讀出單元,CTIA是采用運算放大器作為積分器的運放積分模式,比較其他的讀出電路,優(yōu)點是噪聲低、線性好、動態(tài)范圍大。

1工作時序和讀出電路結(jié)構(gòu)

作為大陣列面陣的基礎(chǔ),首先研制了一個2×8讀出電路,圖1給出了該電路的工作時序,其中Rl、R2為行選通信號;Vr為復(fù)位信號;SHl、SH2是雙采樣信號;C1、C2、…、C8為列讀出信號。電路采用行共用的工作方式,R1選通(高電平)時,行進行積分,SH1為高電平時,電路進行積分前采樣,SH2為高電平時,進行積分結(jié)束前的采樣,C1、C2、…、C8依次為高電平,將行上的每個像元上信號輸出;然后R2為高電平,重復(fù)上面的步驟,進行第二行的積分和讀出。

圖2是2×8讀出電路的結(jié)構(gòu)框圖,芯片主要由行列移位寄存器、CTIA和CDS單元組成,圖中用虛線框表示:移位寄存器單元完成行列的選通,CTIA功能塊將探測器電流信號按行進行積分,CDS功能塊能抑制電路的噪聲,如KTC(復(fù)位噪聲)、FPN(固定圖形噪聲)等;FPGA主要產(chǎn)生復(fù)位信號(Vr)和采樣信號(SH1、SH2),觸發(fā)電路的復(fù)位和采樣動作,C8為該組信號的觸發(fā)信號,解決和芯片內(nèi)行列選通信號同步問題。

為了便于和讀出電路的連接仿真,首先根據(jù)器件特性建立了器件的電路模型,如圖3(a)中的虛線框所示,其中Idet、Rdet、Cdet分別表示器件的光電流、阻抗、寄生電容。圖3(a)還給出了CTIA讀出單元電路結(jié)構(gòu),主要由一個復(fù)位開關(guān)KR和積分電容Cint以及低噪聲運放A構(gòu)成。在CTIA結(jié)構(gòu)中,設(shè)計一個高增益、低噪聲、輸入失調(diào)小、壓擺率大的運放是確保讀出電路信噪比高、動態(tài)范圍大的關(guān)鍵。除此之外,積分電容Cint的設(shè)計也非常重要,在設(shè)計過程中發(fā)現(xiàn),選擇合適的積分電容也是關(guān)鍵之一。圖3(b)是CDS單元,由采樣管Ml、M2、采樣保持電容C1、C2及M3~M6構(gòu)成的差分器組成,Vin為CDS輸入電位,也即CTIA的輸出電位。Voou1和Vout2為兩次采樣輸出,經(jīng)過減法器后可以進行噪聲抑制。

2積分電容Cint

積分電容的設(shè)計主要和探測器信號電流的大小有關(guān)。圖4是In0.53Ga0.47As/InPAPD特性,仿真結(jié)果顯示器件的工作電流一般在300nA左右。

圖5為器件電流取300nA時積分電容分別為2、4、6和15pF時的輸出電壓Vout的仿真結(jié)果。仿真參數(shù)設(shè)計:在器件厚度為20μm的情況下,根據(jù)器件仿真結(jié)果進行計算,器件阻抗為2×109Ω,器件寄生電容為80pF。參考電壓Vb取2.0V,積分時間為60μs。可以看到對應(yīng)不同的積分電容,積分電壓到達飽和的時間是不一樣的,也就是選擇不同的積分電容,積分時間是不一樣的。如選用4pF的積分電容,積分時間控制在40μs以下。

積分電容還決定電荷容量。電荷容量為

式中:Qm為電荷容量;Vref為參考電壓,一般為1.5~3V。式(1)表示增大積分電容Cint可以提高電荷容量。

在CTIA電路結(jié)構(gòu)中,KTC噪聲是主要噪聲,而KTC噪聲也和積分電容有關(guān)。KTC復(fù)位噪聲電壓可以表示為

式中:VN為積分電容上復(fù)位引起的KTC噪聲電壓;K為波爾茲曼常數(shù),其值為1.38×10-23J/K;T是溫度,取77K。將此噪聲電壓折合成輸入端噪聲電子數(shù),則表示為

式中:Nin為積分電容KTC復(fù)位噪聲折合到輸入端的噪聲電子數(shù);q為電荷常數(shù),其值為1.60×10-19C;G為輸出級增益。

圖6表示了該噪聲電子數(shù)和溫度、積分電容Cint之間的關(guān)系。從圖6可以看到,Nin隨溫度降低而減少,同時隨Cint的增大而增多。所以在設(shè)計Cint時,必須兼顧探測器電流、積分時間、電荷容量Qm和KTC噪聲折合到輸入端電子數(shù)Nin,并且結(jié)合電路工作溫度設(shè)計一個合適的值。在讀出電路中,電容的工作溫度為77K,Cint設(shè)計為4pF時,參考電壓取2V,電荷容量為8×10-12J。電路的輸出級增益為O.65,KTC復(fù)位噪聲折合到輸入端的噪聲電子數(shù)為768個,小于實際探測器的噪聲電子數(shù),而電荷容量也足夠大,滿足探測器讀出的需要。在CTIA結(jié)構(gòu)中,設(shè)計一個高增益低噪聲的運算放大器。根據(jù)具體的應(yīng)用合適設(shè)計。而開關(guān)管KR采用四管合抱管結(jié)構(gòu),減小導(dǎo)通電阻對電路的影響。圖7為讀出電路芯片的照片。

3結(jié)論

電路采用O.6μmCMOS工藝流片,采用40腳的管殼進行封裝,其中有效引腳為32個。用電注入法(恒流源模擬器件)測試了芯片的性能,電流信號為100~600nA。功率耗散小于200μW。當(dāng)積分電容為4pF

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論