北京理工大學(xué)數(shù)電期末試卷含答案_第1頁
北京理工大學(xué)數(shù)電期末試卷含答案_第2頁
北京理工大學(xué)數(shù)電期末試卷含答案_第3頁
北京理工大學(xué)數(shù)電期末試卷含答案_第4頁
北京理工大學(xué)數(shù)電期末試卷含答案_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

./課程編號:ELC06011理工大學(xué)2010-2011學(xué)年第二學(xué)期2009級數(shù)字電子技術(shù)基礎(chǔ)B期末試題A卷注:試題答案必須書寫在答題紙上,在試題和草稿紙上答題無效。班級學(xué)號成績一、〔20分填空1.在如下門電路中,哪些輸出端能夠直接互連bcde。若輸出端不能互連,為什么?輸出都呈現(xiàn)低阻抗,如果相連,如果一個(gè)門工作在高電平,一個(gè)門工作在低電平,會(huì)使兩個(gè)門部形成過電流而損壞器件67普通TTL門電路;b普通CMOS門電路;cOC門;d三態(tài)輸出門;eOD門。2.一個(gè)4位D/A轉(zhuǎn)換器的分辨率為1/151/〔2^n-1,若參考電壓VREF=6V,當(dāng)輸入碼為0110時(shí),輸出電壓為6/16*<8*0+4*1+2*1+1*0>=2V。3.存儲容量為2K×8位的隨機(jī)存儲器,地址線為11〔2的幾次方就是十幾根根,數(shù)據(jù)線為8根;若用1K×4位的RAM來實(shí)現(xiàn)上述存儲容量,需要4片。4.A/D轉(zhuǎn)換器一般需要經(jīng)過采樣、保持、量化、編碼4個(gè)過程。5.單穩(wěn)態(tài)觸發(fā)器輸出脈沖的頻率取決于,輸出脈沖的寬度取決于。6.施密特觸發(fā)器有2個(gè)穩(wěn)定狀態(tài),單穩(wěn)態(tài)觸發(fā)器有1個(gè)穩(wěn)定狀態(tài),多諧振蕩器0個(gè)穩(wěn)定狀態(tài)。7.ROM設(shè)計(jì)的組合邏輯電路如圖T1所示,寫出邏輯函數(shù)和的表達(dá)式。=∑<m1,m2,m6>,=∑<m0,m1,m5>。圖T1二、〔10分將下列各式化簡為最簡與或式,方法不限。1.2.,約束條件:答案略三、〔10分已知圖T3中〔a〔b〔c為TTL門電路,〔d〔e為CMOS門電路,分別寫出各電路的輸出狀態(tài)〔0或1或高阻或輸出表達(dá)式?!瞐高電平VL代表低電平〔bcmos,ABCD〔c高阻〔dCMOS高阻〔e高電平圖T3四、〔10分試用一片4位并行加法器74LS283〔圖T4和異或門設(shè)計(jì)一個(gè)加/減法運(yùn)算電路。當(dāng)控制信號M=0時(shí),實(shí)現(xiàn)輸入的兩個(gè)四位二進(jìn)制數(shù)相加〔Y3Y2Y1Y0=A3A2A1A0+B3B2B1B0;當(dāng)M=1時(shí),實(shí)現(xiàn)輸入的兩個(gè)四位二進(jìn)制數(shù)相減〔Y3Y2Y1Y0=A3A2A1A0-B3B2B1B0。圖T4關(guān)鍵:減法為補(bǔ)碼+1異或異或異或異或異或異或異或異或MABCD五、〔10分MABCD編碼器74LS148和數(shù)據(jù)選擇器74LS151構(gòu)成的邏輯電路如圖T5所示,當(dāng)輸入,,試分別寫出所示電路輸出F的表達(dá)式〔要求有分析過程。74LS148和74LS151功能表分別如表T5-1和T5-2所示。表T5-174LS151功能表 輸入輸出Y1×××00000D00001D10010D20011D30100D40101D50110D60111D7圖T5表T5-274LS148功能表輸入輸出1××××××××11111011111111111010×××××××0000100××××××01001100×××××011010100××××0111011100×××01111100100××011111101100×01111111101000111111111110個(gè)人建議將常用器件邏輯關(guān)系式記下來可以知道74LS148編碼器,74LS151數(shù)據(jù)選擇器對于數(shù)據(jù)選擇器簡單可知,例如輸出D0就是A2A1A0,對于D1就是A2A1A0那么我們簡單寫出其邏輯表達(dá)式F=EN<D0A1A2A0+D1A2A1A0略>接下來是編碼器觀察其輸出為0的點(diǎn)Y2=I7+I6I7+I5I6I7+I4I5I6I7其余同理,不做贅述分別代入D0-D7,得到輸出六、〔15分電路如圖T6所示,其中,。1.說明555定時(shí)器構(gòu)成電路的名稱,計(jì)算輸出的頻率,并計(jì)算輸出的占空比q。多諧振蕩器,占空比q=R1/<R1+R2>f=1/[<R1+2*R2>*C*ln2]2.分析由觸發(fā)器FF0、FF1、FF2構(gòu)成的時(shí)序電路的功能,要求寫出驅(qū)動(dòng)方程、狀態(tài)方程,輸出方程,畫出狀態(tài)轉(zhuǎn)換圖,檢查電路能否自啟動(dòng),并說明電路功能。圖T6首先是D觸發(fā)器,=D先寫出Q0,Q1,Q2,以及D0,D1,D2D0=Q1Q2D1=Q1⊕Q2D2=Q0Q2===列出真值表000001001010010011011100100000彌補(bǔ)不全的101010110010111100畫出狀態(tài)轉(zhuǎn)換圖因?yàn)樾纬森h(huán)路,可以自啟動(dòng)功能相當(dāng)于五進(jìn)制計(jì)數(shù)器輸出Y=七、〔15分圖T7所示是用兩片四位同步二進(jìn)制加法計(jì)數(shù)器74LS161接成的計(jì)數(shù)器。74LS161的功能表見表T7所示。試分析電路接成的是幾進(jìn)制計(jì)數(shù)器,兩片之間是幾進(jìn)制?是同步計(jì)數(shù)器還是異步計(jì)數(shù)器?異步〔CP非同一時(shí)鐘輸出與脈沖的頻率比?1:16畫出第二片74LS161〔II的狀態(tài)轉(zhuǎn)換圖。圖T7表T774LS161的功能表其中:片I的Q2與片II的Q2都為1時(shí)置零,片1進(jìn)位時(shí)激活片2,那就是說片I從00001111片2走1,不難看出片2為0100時(shí),片1為0100時(shí)置零,那就是4X16+4=68位,片1為16位,片II為4位八、〔10分試用JK觸發(fā)器設(shè)計(jì)一個(gè)三位計(jì)數(shù)器,其狀態(tài)轉(zhuǎn)換表如表T8所示。〔要求寫明設(shè)計(jì)過程。計(jì)數(shù)順序電路狀態(tài)進(jìn)位輸出C000001001020110301004110051110610107100180000表T8參考書上P156進(jìn)位CO=Q2Q1Q0利用JK觸發(fā)器=J+K根據(jù)時(shí)序圖做卡諾圖000111100001〔對應(yīng)n+101101011

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論