基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)的開題報(bào)告_第1頁
基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)的開題報(bào)告_第2頁
基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)的開題報(bào)告_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)的開題報(bào)告一、選題背景與意義數(shù)字濾波器是數(shù)字信號(hào)處理的基礎(chǔ)之一,是將要處理的信號(hào)通過數(shù)字濾波器進(jìn)行濾波以得到所需信號(hào)的過程。InfiniteImpulseResponse(IIR)數(shù)字濾波器是與FIR相對(duì)應(yīng)的另一種基本的數(shù)字濾波器類型之一,其具有較小的濾波器階數(shù)和尺寸,并且在抗干擾等方面優(yōu)于FIR濾波器。FPGA技術(shù)已經(jīng)被廣泛應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域,其高速、高帶寬和低功耗等特點(diǎn)使其成為實(shí)現(xiàn)基于IIR數(shù)字濾波器的可行方案,因此研究和設(shè)計(jì)基于FPGA的IIR數(shù)字濾波器具有一定的現(xiàn)實(shí)意義和應(yīng)用價(jià)值。二、設(shè)計(jì)內(nèi)容本課題將采用VerilogHDL語言進(jìn)行設(shè)計(jì),主要包括:1.參考指標(biāo)的選擇:選擇濾波器的通帶、阻帶、截止頻率等參數(shù),根據(jù)這些參數(shù)設(shè)計(jì)出IIR數(shù)字濾波器的結(jié)構(gòu)。2.IIR數(shù)字濾波器的結(jié)構(gòu)設(shè)計(jì):主要設(shè)計(jì)濾波器的結(jié)構(gòu)框架,包括各級(jí)濾波器的系數(shù)、積分器、加法器等。3.VerilogHDL語言的實(shí)現(xiàn):在FPGA開發(fā)板上通過VerilogHDL語言進(jìn)行仿真和驗(yàn)證。4.性能調(diào)試和驗(yàn)證:通過實(shí)驗(yàn)調(diào)試,驗(yàn)證濾波器的性能指標(biāo),并對(duì)設(shè)計(jì)進(jìn)行優(yōu)化。三、預(yù)期目標(biāo)和可行性分析1.實(shí)現(xiàn)一個(gè)8階IIR數(shù)字濾波器的設(shè)計(jì),達(dá)到預(yù)期的濾波效果。2.針對(duì)FPGA硬件特點(diǎn),優(yōu)化設(shè)計(jì)結(jié)構(gòu),提高濾波器的運(yùn)行效率和處理速度。3.在FPGA開發(fā)板上進(jìn)行實(shí)際驗(yàn)證,驗(yàn)證濾波器的設(shè)計(jì)及性能。在現(xiàn)有的各種EDA(suchasISE、Quartus)工具的輔助下,以及在前輩們的基礎(chǔ)上,通過該項(xiàng)目的實(shí)踐,本人相信該項(xiàng)目的實(shí)現(xiàn)是可行的。四、技術(shù)路線與安排1.研究IIR數(shù)字濾波器的原理及VerilogHDL語言相關(guān)知識(shí)九月份;2.設(shè)計(jì)濾波器結(jié)構(gòu)和編寫VerilogHDL代碼10月份;3.在FPGA開發(fā)板上進(jìn)行實(shí)際驗(yàn)證11-12月份;4.性能調(diào)試及完善最終報(bào)告1月份。五、進(jìn)度計(jì)劃|階段|時(shí)間|任務(wù)||:--:|:--:|:--:||第一階段|2021.9|IIR數(shù)字濾波器原理研究||第二階段|2021.10|IIR數(shù)字濾波器結(jié)構(gòu)設(shè)計(jì)與VerilogHDL代碼編寫||第三階段|2021.11-12|FPGA開發(fā)板實(shí)際驗(yàn)證||第四階段|2022.1|優(yōu)化設(shè)計(jì)及完善最終報(bào)告|六、論文大綱1.引言2.基于FPGA的IIR數(shù)字濾波器的研究概述3.IIR數(shù)字濾波器的詳細(xì)設(shè)計(jì)4.VerilogHDL語言代碼的實(shí)現(xiàn)5.實(shí)際驗(yàn)證結(jié)果分析6.結(jié)論及展望參考文獻(xiàn)七、參考文獻(xiàn)1.張亮,陳曉娟,楊煥瑜,IIR數(shù)字濾波器的設(shè)計(jì)[M].北京:科學(xué)出版社,2008.2.CarlssonPJ.Afixed-pointstudyofIIRfiltersusingMATLABandtheirimplementationonanFPGA[C].Application-SpecificSystems,ArchitecturesandProcessors,2005.MAPP2005.InternationalConferenceon,2005:96-101.3.LiuN,HeB,SunS.High-SpeedFPGAImplementationofIIRDigitalFiltersUsingSignedPowersofTwo[J].JournalofSignalProce

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論