數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)_第1頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)_第2頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)_第3頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)_第4頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋石河子大學(xué)第一章單元測試

將二進制數(shù)(101101.11)B轉(zhuǎn)換成十進制數(shù)是()。

A:45.75B:46.75C:48.75D:45.3

答案:45.75邏輯函數(shù)的結(jié)果為()。

A:BB:AC:D:

答案:B已知函數(shù)L(A,B,C,D)的卡諾圖如圖所示,則函數(shù)L的最簡與-或表達式為()。

A:B:C:D:

答案:帶符號二進制補碼01011001和11010011所表示的十進制數(shù)分別為()。

A:89,–90B:89,–45C:39,–45D:39,–90

答案:89,–45若邏輯函數(shù)則F和G相與的結(jié)果為()。

A:B:ABC:0D:1

答案:以下表達式中符合邏輯運算法則的是()。

A:B:A+1=1C:D:

答案:A+1=1

第二章單元測試

CMOS門電路如圖所示,則輸出端F對A、B的正邏輯表達式為()。

A:B:C:D:

答案:圖(a)所示CMOS電路,其邏輯功能可用以下()中的邏輯符號表示?

A:B:C:D:

答案:由OD異或門和OD與非門構(gòu)成的電路如圖所示,則輸出與輸入的邏輯關(guān)系式為()。

A:B:C:D:

答案:下圖所示電路實現(xiàn)的邏輯功能為()。

A:或門B:或非門C:與非門D:與門

答案:或非門某邏輯門輸入端A、B和輸出端L的波形如圖所示,則L與A、B之間的邏輯關(guān)系是()。

A:或B:異或C:同或D:與非

答案:同或

第三章單元測試

電路如圖所示,輸出端L的表達式為()。

A:L=(AB)’CB:L=A’B’+C’C:L=ABCD:L=(ABC)’

答案:L=A’B’+C’由開關(guān)組成的邏輯電路如圖所示,設(shè)開關(guān)A、B分別有如圖所示為“0”和“1”兩個狀態(tài),則電燈F亮的邏輯式為()。

A:F=A’B’+ABB:F=A’B+AB’C:F=A’B+ABD:F=AB’+AB

答案:F=A’B+AB’一個譯碼器若有100個譯碼輸出端,則譯碼器地址輸入端至少有()個。

A:100B:6C:7D:8

答案:7用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù)Y=A1A0+A1’A0,應(yīng)使()。

A:D0=D1=1,D2=D3=0B:D0=D2=1,D1=D3=0C:D0=D2=0,D1=D3=1D:D0=D1=0,D2=D3=1

答案:D0=D2=0,D1=D3=1當七段顯示譯碼器的七個輸出端狀態(tài)為abcdefg=0011111時(高電平有效),譯碼器輸入狀態(tài)(8421BCD碼)應(yīng)為C)。

A:0101B:0100C:0011D:0110

答案:0110

第四章單元測試

假定鎖存器的初始狀態(tài)為0。對于下圖所示的電路和輸入波形,輸出端Q的波形圖為()。

A:B:C:D:

答案:在下圖中,假設(shè)觸發(fā)器的初態(tài)均為0,則Q的波形圖為()。

A:B:C:D:

答案:在下圖中,假設(shè)觸發(fā)器的初態(tài)為0,則Q的波形圖為()。

A:B:C:D:

答案:在下圖中,假設(shè)所有觸發(fā)器的初態(tài)均為0,則在時鐘脈沖CP的作用下,Q1、Q0的波形圖為()。

A:B:C:D:

答案:在下圖所示電路中,不能完成T觸發(fā)器邏輯功能的電路有().

A:B:C:D:

答案:

第五章單元測試

一個8421BCD碼計數(shù)器至少需要()個觸發(fā)器。

A:3B:4C:5D:10

答案:4三個D觸發(fā)器構(gòu)成模8的同步二進制加法計數(shù)器的初態(tài)為,經(jīng)2016個時鐘后,計數(shù)器狀態(tài)為()。

A:B:C:D:

答案:有一同步時序電路,由三個上升沿觸發(fā)的D觸發(fā)器構(gòu)成,其控制輸入,,,則該電路可產(chǎn)生循環(huán)長度為7的序列,設(shè)起始狀態(tài),由輸出,則此序列為()。

A:1100010B:1001011C:1110010D:1001001

答案:1001011時序電路如圖所示,分析電路確定電路的有效循環(huán)狀態(tài)數(shù)為(),能否自啟動()。

A:6,能B:6,不能C:5,不能D:5,能

答案:6,能電路如圖所示。輸入依次為(),則電路構(gòu)成模7計數(shù)器。

A:1001B:1010C:0111D:1000

答案:1001

第六章單元測試

已知一施密特觸發(fā)器電路結(jié)構(gòu)如下,該施密特觸發(fā)器的正向閾值電壓計算式為()。

A:B:C:D:

答案:一多諧振蕩器電路如下,其振蕩周期約為()。

A:0.7RCB:C:1.4RCD:

答案:1.4RC由施密特觸發(fā)器構(gòu)成的多諧振蕩器,其振蕩周期與()因素相關(guān)

A:僅與RC相關(guān)B:與RC以及正向閾值電壓、負向閾值電壓相關(guān)C:僅與閾值電壓相關(guān)D:與RC、正向閾值電壓、負向閾值電壓以及電源電壓相關(guān)

答案:與RC、正向閾值電壓、負向閾值電壓以及電源電壓相關(guān)或非門構(gòu)成的單穩(wěn)態(tài)觸發(fā)器電路如下,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論