w3邏輯門電路.ppt_第1頁
w3邏輯門電路.ppt_第2頁
w3邏輯門電路.ppt_第3頁
w3邏輯門電路.ppt_第4頁
w3邏輯門電路.ppt_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、第三章 邏輯門電路,內(nèi)容提要 在數(shù)字系統(tǒng)中,電路設(shè)計完成后,合理正確地選用各種門電路就表現(xiàn)的尤為重要。本章系統(tǒng)地介紹了數(shù)字電路中各種基本門電路的工作原理及使用中應(yīng)注意的事項。,在數(shù)字電路中的二極管、三極管應(yīng)工作在開關(guān)(導(dǎo)通、截止)狀態(tài),所以首先介紹他們的開關(guān)特性,然后用具體的門電路介紹常用的TTL、CMOS電路的工作原理及電器特性,重點是輸入特性及輸出特性,為正確使用這些電路作好準(zhǔn)備。,邏輯門電路:與門、或門、非門、與非門、或非門、與或非門、 異或門等,數(shù)字電路是二值邏輯電路。 用“1”、“0”表示高低電平。 正邏輯: “1”:表示高電平。 “0”:表示低電平。 負(fù)邏輯: “0”:表示高電平。

2、 “1”:表示低電平。,開關(guān)K由二極管或三極管電路構(gòu)成。 在輸入電壓Vi的作用下,使二極管或三極管電路處于導(dǎo)通或截止?fàn)顟B(tài)。 輸出電壓:K導(dǎo)通時,0 K斷開時, VCC,一般采用正邏輯關(guān)系,3.1 概述,3.2.1晶體二極管的開關(guān)特性,二極管導(dǎo)通時相當(dāng)于短路 二極管截止時相當(dāng)于開路,Vi = VCC 二極管截止,Vo = VCC Vi = 0 二極管導(dǎo)通,Vo = 0,3.2 半導(dǎo)體管的開關(guān)特性,3.2.2 晶體三極管的開關(guān)特性,Vi 低電平, 三極管截止,Vo VCC Vi 高電平, 三極管飽和導(dǎo)通,Vo0,三極管飽和導(dǎo)通時, 相當(dāng)于C、E間短路;,三極管截止時, 相當(dāng)于C、E間開路, B、E

3、間, B、C間也開路。,3.3.1 與門電路,3.3 分離元件邏輯門電路,3.3.2 或門電路,3.3.3 非門電路,3.3.4 與非門電路,A=B=0:D1、D2同時導(dǎo)通,F(xiàn)=0.7,G=負(fù)值,T截止,Y=5V A=0,B=5V:D1導(dǎo)通、D2截止,F(xiàn)=0V, G=負(fù)值,T截止,Y=5V A=B=5V:D1截止、D2截止,合理調(diào)整R1、R2、R的值,G=正值,T飽和導(dǎo)通,Y0.3,F,G,3.3.5 或非門電路,F,G,A=B=0:D1、D2同時導(dǎo)通,F(xiàn)=0.7,G=負(fù)值,T截止,Y=5V A=0,B=5V:D1截止、D2導(dǎo)通,F(xiàn)=5V,合理調(diào)整R1、R2的值,G=正值,T飽和導(dǎo)通,Y0 A=B=5V:D1導(dǎo)通、D2導(dǎo)通,F(xiàn)=5V,合理調(diào)整R1、R2的值,G=正值,T飽和導(dǎo)通,Y0.3,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論