第五章MOS場效應(yīng)管的特性..ppt_第1頁
第五章MOS場效應(yīng)管的特性..ppt_第2頁
第五章MOS場效應(yīng)管的特性..ppt_第3頁
第五章MOS場效應(yīng)管的特性..ppt_第4頁
第五章MOS場效應(yīng)管的特性..ppt_第5頁
已閱讀5頁,還剩47頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

集成電路設(shè)計(jì)基礎(chǔ)BasicofIntegratedCircuitDesign 電子信息工程系武斌 ScienceandTechnologyofElectronicInformation MOS管特性 第五章MOS場效應(yīng)管的特性 ScienceandTechnologyofElectronicInformation 5 1MOS場效應(yīng)管5 2MOS管的閾值電壓5 3體效應(yīng)5 4MOSFET的溫度特性5 5MOSFET的噪聲5 6MOSFET尺寸按比例縮小5 7MOS器件的二階效應(yīng) MOS管特性 5 1 1MOS管伏安特性的推導(dǎo) 兩個(gè)PN結(jié) 1 N型漏極與P型襯底 2 N型源極與P型襯底 同雙極型晶體管中的PN結(jié)一樣 在結(jié)周圍產(chǎn)生了耗盡層 一個(gè)電容器結(jié)構(gòu)柵極與柵極下面區(qū)域形成一個(gè)電容器 是MOS管的核心 MOS管特性 MOSFET的三個(gè)基本幾何參數(shù) 柵長 L 柵寬 W 氧化層厚度 toxLmin MOS工藝的特征尺寸 featuresize L影響MOSFET的速度 W決定電路驅(qū)動(dòng)能力和功耗L和W由設(shè)計(jì)者選定 通常選取L Lmin 由此 設(shè)計(jì)者只需選取W MOS管特性 MOSFET的伏安特性 電容結(jié)構(gòu) 當(dāng)VGS0時(shí)P型區(qū)內(nèi)的空穴被不斷地排斥到襯底方向 少子電子在柵極下的P型區(qū)域內(nèi)就形成電子分布 建立起反型層 即N型層 當(dāng)VGS VT時(shí)形成從漏極到源極的導(dǎo)電溝道 這時(shí) 柵極電壓所感應(yīng)的電荷Q為 Q CVge式中Vge是柵極有效控制電壓 MOS管特性 非飽和時(shí) 溝道未夾斷 在漏源電壓Vds作用下 這些電荷Q將在 時(shí)間內(nèi)通過溝道 因此有 為載流子速度 Eds Vds L為漏到源方向電場強(qiáng)度 Vds為漏到源電壓 為載流子遷移率 n 650cm2 V s 電子遷移率 NMOS p 240cm2 V s 空穴遷移率 PMOS 電荷在溝道中的渡越時(shí)間 MOS管特性 MOSFET的伏安特性方程 非飽和情況下 通過MOS管漏源間的電流Ids為 0 柵極 溝道間氧化層介電常數(shù) 4 5 0 0 88541851 10 11C V 1 m 1 Vge 柵級(jí)對(duì)襯底的有效控制電壓 MOS管特性 當(dāng)Vgs VT Vds時(shí) 滿足 Ids達(dá)到最大值Idsmax 其值為Vgs VT Vds 意味著 Vge Vgs VT Vds Vgs Vds VT 0溝道夾斷 電流不會(huì)再增大 因而 這個(gè)Idsmax就是飽和電流 MOSFET飽和特性 MOS管特性 MOSFET特性曲線 在非飽和區(qū)呈線性電阻飽和區(qū) Ids與Vds無關(guān) 與Vgs有關(guān) MOS管特性 5 1 2MOSFET電容的組成 MOS電容是一個(gè)相當(dāng)復(fù)雜的電容 具有多層介質(zhì) 在柵極電極下面有一層SiO2介質(zhì) SiO2下面是P型襯底 最后是襯底電極 同襯底之間是歐姆接觸 MOS管的電容 MOS電容 1 當(dāng)Vgs 0時(shí) 在Si表面和柵極之間 形成了平板電容器 其容量為 通常 ox 3 9 8 854 10 4F cm2 W為柵寬 L為柵極長 單位是cm2 tox是厚度 單位是cm MOS管的電容 SiO2和耗盡層介質(zhì)電容 2 當(dāng)Vgs 0時(shí) MOS電容器可以看成兩個(gè)電容器的串聯(lián) 柵極上的正電荷排斥了Si中的空穴 在柵極下面的Si表面上 形成了一個(gè)耗盡區(qū) 耗盡區(qū)中空穴被趕走后剩下的固定的負(fù)電荷 分布在厚度為Xp的整個(gè)耗盡區(qū)內(nèi) 而柵極上的正電荷則集中在柵極表面 基底接負(fù)極 以SiO2為介質(zhì)的電容器 Cox以耗盡層為介質(zhì)的電容器 CSi MOS管的電容 MOS電容 束縛電荷層厚度 耗盡層電容的計(jì)算方法同PN結(jié)的耗盡層電容的計(jì)算方法相同 利用泊松方程 將上式積分得耗盡區(qū)上的電位差 從而得出束縛電荷層厚度 式中NA是P型襯底中的摻雜濃度 為空間電荷密度 為電勢(shì) MOS管的電容 MOS電容 耗盡層電容 是一個(gè)非線性電容 隨電位差的增大而減小 在耗盡層中束縛電荷的總量為 是耗盡層兩側(cè)電位差 的函數(shù) 耗盡層電容為 MOS管的電容 MOS電容 耗盡層電容特性 3 隨著Vgs的增大 耗盡層厚度Xp增大 耗盡層上的電壓降 就增大 因而耗盡層電容CSi就減小 耗盡層上的電壓降的增大 意味著Si表面能級(jí)的下降 一旦Si表面能級(jí)下降到P型襯底的費(fèi)米能級(jí) 這時(shí)在Si表面 電子濃度與空穴濃度相等 成為本征半導(dǎo)體 半導(dǎo)體呈中性 若Vgs再增大 排斥掉更多的空穴 吸引了更多的電子 這時(shí) Si表面的電子濃度超過了空穴的濃度 形成N反型層 耗盡層厚度的增加就減慢了 CSi的減小也減慢了 MOS管的電容 MOS電容 耗盡層電容特性 續(xù) 4當(dāng)Vgs增加 達(dá)到VT值 Si表面電位的下降 能級(jí)下降已達(dá)到P型襯底的費(fèi)米能級(jí)與本征半導(dǎo)體能級(jí)差的二倍 在形成的反型層中 電子濃度已達(dá)到原先的空穴濃度 顯然 耗盡層厚度達(dá)最大Xpmax CSi也不再減小 這樣就達(dá)到最小值Cmin 5當(dāng)Vgs繼續(xù)增大 反型層中電子的濃度增加 來自柵極正電荷的電力線 部分落在這些電子上 落在耗盡層束縛電子上的電力線數(shù)目就有所減少 耗盡層電容將增大 兩個(gè)電容串聯(lián)后 C將增加 6當(dāng)Vgs足夠大時(shí) 反型層中的電子濃度已大到能起到屏蔽作用 全部的電力線落在電子上 這時(shí) 反型層中的電子將成為一種鏡面反射 感應(yīng)全部負(fù)電荷 于是 C Cox 電容曲線出現(xiàn)了凹谷形 MOS管的電容 MOS電容 凹谷特性 若測(cè)量電容的方法是逐點(diǎn)測(cè)量法 一種慢進(jìn)程 那么將測(cè)量到這種凹谷曲線 MOS管的電容 5 1 3MOS電容的計(jì)算 MOS電容C源極和襯底之間結(jié)電容Csb漏極和襯底之間結(jié)電容Cdb柵極與漏極 源極擴(kuò)散區(qū)間都存在著交迭 引出線之間雜散電容 都計(jì)入Cgs和Cgd MOS管的電容 MOS電容CG CD的討論計(jì)算 MOS電容CMOS CG CD 二極管接法 1 若Vgs VT 溝道未建立 MOS管漏源溝道不通 MOS電容C Cox 但C對(duì)Cd無貢獻(xiàn) CG Cgs CoxCD Cdb溝道建立 MOS管導(dǎo)通 MOS電容是變化的 呈凹谷狀 這時(shí)MOS電容C對(duì)Cg Cd都有貢獻(xiàn) 它們的分配取決于MOS管的工作狀態(tài) MOS管的電容 MOS電容的計(jì)算 CG Cgs C 2 3CD Cdb C 1 3 因?yàn)樵诜秋柡蜖顟B(tài)下 與柵極電荷成比例的溝道電流由Vgs和Vds的系數(shù)可知 柵極電壓Vgs與漏極電壓Vds對(duì)柵極電荷的影響力為2 1的關(guān)系 故貢獻(xiàn)將分別為2 3與1 3 MOS管的電容 2 若Vgs VT 若處于非飽和狀態(tài) 則按1 3與2 3分配 即 CMOS MOS電容的計(jì)算 若處于飽和狀態(tài) 則表明溝道電荷已與Vds無關(guān) 那么 CG Cgs C 2 3 CD Cdb 0 實(shí)際上在飽和狀態(tài)下 溝道長度受到Vds的調(diào)制 當(dāng)Vds增加時(shí) 漏端夾斷區(qū)耗盡層長度L 增大 有效溝道長度L L 變小 Ids增加 然而 L 的增大使得漏極耗盡層寬度有所增加 增大了結(jié)電容 故 CD Cdb 0 Cdb MOS管的電容 CrossviewofparasiticcapacitorofTSMC 0 35umCMOStechnology 深亞微米CMOSIC工藝的寄生電容 MOS管的電容 Cap N Act P Act PolyM1M2M3UnitsArea sub 5269378325108aF um2Area poly 541811aF um2Area M1 4617aF um2Area M2 49aF um2Area N act 3599aF um2Area P act 3415aF um2Fringe sub 249261aF um 深亞微米CMOSIC工藝的寄生電容 af 10 18F MOS管的電容 5 2MOSFET的閾值電壓VT VT就是將柵極下面的Si表面從P型Si變?yōu)镹型Si所必要的電壓 它由兩個(gè)分量組成 即 VT Us VoxUs Si表面電位 Vox SiO2層上的壓降 閾值電壓VT Us的計(jì)算 電壓Us與襯底濃度Na有關(guān) 在半導(dǎo)體理論中 P型半導(dǎo)體的費(fèi)米能級(jí)是靠近滿帶的 而N型半導(dǎo)體的費(fèi)米能級(jí)則是靠近導(dǎo)帶的 要想把P型變?yōu)镹型 外加電壓必須補(bǔ)償這兩個(gè)費(fèi)米能級(jí)之差 25 閾值電壓VT 摻雜濃度Na越大 VT就越大 已知p型半導(dǎo)體 Vox的計(jì)算 Vox根據(jù)從金屬到氧化物到Si襯底Xm處的電場分布曲線導(dǎo)出 Q C 閾值電壓VT Cox越小 VT就越大即tOX越厚 VT越大 已知Qox Qsi 且 2KTln Na ni 在工藝環(huán)境確定后 MOS管的閾值電壓VT主要決定1 襯底的摻雜濃度Na 濃度大則VT小 2 Cox C大則電荷影響小 所以tOX很小100nm VT的理想計(jì)算公式 閾值電壓VT 5 3MOSFET的體效應(yīng) 一般認(rèn)為Vgs是加在柵極與襯底之間的 通常 襯底是接地的 但源極未必接地 實(shí)際上 在許多場合源極與襯底并不連接在一起 源極不接地時(shí)對(duì)VT值的影響稱為體效應(yīng) BodyEffect 導(dǎo)致 VB VT MOSFET體效應(yīng) 閾值電壓隨源極 襯底電壓的變化 某一CMOS工藝條件下 NMOS閾值電壓隨源極 襯底電壓的變化曲線 MOSFET體效應(yīng) MOSFET的溫度特性主要來源于溝道中載流子的遷移率 和閾值電壓VT隨溫度的變化 T gm T ni VT VT T 2 4 mV C 5 4MOSFET的溫度特性 MOS管特性 MOSFET的噪聲來源主要由兩部分 熱噪聲 thermalnoise 閃爍噪聲 flickernoise 1 f noise 5 5MOSFET的噪聲 MOS管特性 有源器件的噪聲特性對(duì)于小信號(hào)放大器和振蕩器等模擬電路的設(shè)計(jì)是至關(guān)重要的 所有FET MOSFET MESFET等 的1 f噪聲都高出相應(yīng)的BJT的1 f噪聲約10倍 這一特征在考慮振蕩器電路方案時(shí)必須要給予重視 熱噪聲 是由溝道內(nèi)載流子的無規(guī)則熱運(yùn)動(dòng)造成的 通過溝道電阻生成熱噪聲電壓veg T t 其等效電壓值可近似表達(dá)為 Df為所研究的頻帶寬度 T是絕對(duì)溫度 設(shè)MOS模擬電路工作在飽和區(qū) gm可寫為 結(jié)論 增加MOS的柵寬和偏置電流 可減小器件的熱噪聲 MOS管特性 閃爍噪聲 flickernoise 1 f noise 形成機(jī)理 溝道處SiO2與Si界面上電子的充放電 閃爍噪聲的等效電壓值 系數(shù)K2典型值為3 1024V2F Hz 因?yàn)?1 所以閃爍噪聲被稱之為1 f噪聲 電路設(shè)計(jì)時(shí) 增加?xùn)艑扺 可降低閃爍噪聲 MOS管特性 5 6MOSFET尺寸按比例縮小 Scaling down MOSFET尺寸縮小對(duì)器件性能的影響 飽和區(qū) 結(jié)論1 L Ids tox Ids L tox Ids 減小L和tox引起MOSFET的電流控制能力提高 結(jié)論2 W Ids P 減小W引起MOSFET的電流控制能力和輸出功率減小 結(jié)論3 L tox W Ids C AMOS 同時(shí)減小L tox和W 可保持Ids不變 但導(dǎo)致器件占用面積減小 集成度提高 總結(jié)論 縮小MOSFET尺寸是VLSI發(fā)展的總趨勢(shì) Scaling down MOSFET尺寸縮小對(duì)器件性能的影響 減小L引起的問題 L Vds C Ech Vdsmax 即在Vds Vdsmax不變的情況下 減小L將導(dǎo)致?lián)舸╇妷航档?解決方案 減小L的同時(shí)降低電源電壓VDD 降低電源電壓的關(guān)鍵 降低開啟電壓VT Scaling down Scaling down 縮小尺寸后 柵長 閾值電壓 與電源電壓對(duì)比 降低VT的方法 1 降低襯底中的雜質(zhì)濃度 采用高電阻率的襯底 2 減小SiO2介質(zhì)的厚度tox 2MOSFET的動(dòng)態(tài)特性影響 Ids Ids Vgs R Rmetal Rpoly Si RdiffC Cgs Cgd Cds Cgb Csb Cdb Cmm CmbCg Cgs Cgd Cgb 關(guān)鍵電容值 其等效于一個(gè)含有受控源Ids的RC網(wǎng)絡(luò) MOSFET的動(dòng)態(tài)特性 即速度 取決于RC網(wǎng)絡(luò)的充放電的快慢 進(jìn)而取決于電流源Ids的驅(qū)動(dòng)能力 即跨導(dǎo)的大小 RC時(shí)間常數(shù)的大小 充放電的電壓范圍 即電源電壓的高低 Scaling down MOSFET的速度可以用單級(jí)非門 反相器 的時(shí)延 D來表征 Scaling down L W tox Ids R VDD 速度的影響 R基本不變 但是C減小 D減小 結(jié)論 器件尺寸連同VDD同步縮小 器件的速度提高 Scaling down 3MOSFET的跨導(dǎo)gm L 0 MOSFET的跨導(dǎo)gm的定義為 MOSFETI V特性求得 MOSFET的優(yōu)值 Scaling down 5 7MOS器件的二階效應(yīng) 隨著MOS工藝向著亞微米 深亞微米的方向發(fā)展 必須考慮 二階效應(yīng)出于兩種原因 1 當(dāng)器件尺寸縮小時(shí) 電源電壓還得保持為5V 于是 平均電場強(qiáng)度增加了 引起了許多二次效應(yīng) 2 當(dāng)管子尺寸很小時(shí) 這些小管子的邊緣相互靠在一起 產(chǎn)生了非理想電場 也嚴(yán)重地影響了它們的特性 MOS管二階效應(yīng) 4L和W的變化 MOS器件模型二階效應(yīng) 另外 在氧化區(qū)的下面稱為場注入?yún)^(qū) fieldimplant 的P 區(qū) 其Na值較大 其連接P基底 目的是提高了寄生MOS管的開啟電壓 利用反向用來控制表面的漏電流 MOS管二階效應(yīng) 場區(qū)是由一層很厚的SiO2形成的 多晶硅或鋁線在場氧化區(qū)上面穿過 其Cox很小 開啟電壓VT VDD不會(huì)產(chǎn)生寄生MOS管 場注入 結(jié)論 一個(gè)很厚的氧化區(qū)和一個(gè)注入?yún)^(qū) 給工藝制造帶來了新的問題 L和W的變化 由于制造誤差真正器件中的L W并不是原先版圖上所定義的L W 如圖所示 氧化區(qū)具有鳥嘴形 birdbeak W Wdrawn 2 W 影響了VT MOS管二階效應(yīng) 集成電路制造過程中 先用有源區(qū)的mask 在場區(qū)外生成一個(gè)氮化硅的斑區(qū) 然后 再以這個(gè)斑區(qū)作為implantmask 注入P 區(qū) 最后 以這個(gè)斑區(qū)為掩膜生成氧化區(qū) 然而 在氧化過程中 氧氣會(huì)從斑區(qū)的邊沿處滲入 造成了Birdbeak 注入?yún)^(qū)P 是先做好的 在高溫氧化時(shí) 這個(gè)P 區(qū)中的雜質(zhì)也擴(kuò)散了 侵入到管子區(qū)域 改變了襯底的濃度Na 影響了開啟電壓 同時(shí) 擴(kuò)散電容也增大了 N 區(qū)與P 區(qū)的擊穿電壓降低 L的變化 柵極長度L不等于原先版圖上所繪制的Ldrawn 減小了是在蝕刻 etching 過程中 多晶硅 Ploy 被腐蝕掉了 擴(kuò)散區(qū)延伸進(jìn)去 兩邊合起來延伸了2 Ldiff 故L Ldrawn 2 Lpoly 2 Ldiff這2 Ldiff是重疊區(qū) 也增加了結(jié)電容 Cgs W LdiffCo Cgd W LdiffCo式中Co是單位面積電容 MOS管二階效應(yīng) Ldrawn是圖上繪制的柵極長度 Lfinal是加工完后的實(shí)際柵極長度 Lfinal Ldrawn 2 Lpoly 5遷移率的退化 二階效應(yīng) MOS遷移率 并不是常數(shù) 從器件的外特性來看 至少有三個(gè)因素影響 值 它們是 溫度T 垂直電場Ev 水平電場Eh 可以表示為 0 T fv Vg Vs Vd fh Vg Vs Vd MOS管二階效應(yīng) 式中 0 T 是溫度的函數(shù) 0 T kT M fv是垂直電場的退化函數(shù) fh是水平電場的退化函數(shù) 遷移率的退化 1 特征遷移率 0 0與制造工藝密切相關(guān) 0還與溫度T有關(guān) 溫度升高時(shí) 0就降低 如果從25 增加到100 0將下降一半 MOS管二階效應(yīng) 在半導(dǎo)體Si內(nèi)一般認(rèn)為 M值是處在1 5 2之間 0的典型值為 N溝道MOS管 0 600cm2 V S P溝道MOS管 0 250cm2 V S 2 遷移率 的退化還與電場強(qiáng)度有關(guān) 通常 將隨Ev 垂直 Eh 水平 而退化 遷移率的退化 水平電場對(duì) 的影響 比垂直電場大得多 因?yàn)樗诫妶鰧⒓铀佥d流子運(yùn)動(dòng) 當(dāng)載流子速度被加速到一個(gè)大的數(shù)值 水平速度會(huì)飽和 一般來講 N型Si的 0遠(yuǎn)大于P型Si的 0 約2 5倍 然而當(dāng)電場增強(qiáng)時(shí) 這個(gè)差距就縮小 當(dāng)電場強(qiáng)到一定程度 N管與P管達(dá)到同一飽和速度 得到同一個(gè) 值 它與摻雜幾乎無關(guān) 這兩種載流子的飽和速度是相同的 這并不是P型器件得到改進(jìn) 而是N型器件有所退化 Vc是臨界電壓 Vc ctox c是臨界電場 c 2 105V cm 垂直 值退化大約為25 50 MOS管二階效應(yīng) 退化函數(shù) 6溝道長度調(diào)制 二階效應(yīng) 當(dāng)VDS增大時(shí) MOS管的漏端溝道被夾斷并進(jìn)入飽和 VDS進(jìn)一步增大 該夾斷點(diǎn)向源區(qū)移動(dòng) 從而使溝道的有效長度減小 于是溝道中水平電場增強(qiáng)了 增加了電流 這就是溝

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論