電工學簡明教程_13門電路和組合邏輯電路_第1頁
電工學簡明教程_13門電路和組合邏輯電路_第2頁
電工學簡明教程_13門電路和組合邏輯電路_第3頁
電工學簡明教程_13門電路和組合邏輯電路_第4頁
電工學簡明教程_13門電路和組合邏輯電路_第5頁
已閱讀5頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第第 13 章章門電路和組合邏輯電路門電路和組合邏輯電路第第 13 章門電路和組合邏輯電路章門電路和組合邏輯電路13.1基本門電路及其組合基本門電路及其組合13.3CMOS 門電路門電路13.2TTL 門電路門電路13.4組合邏輯電路的分析和設計組合邏輯電路的分析和設計13.5加法器加法器13.6編碼器編碼器13.7譯碼器和數字顯示譯碼器和數字顯示*13.8半導體存儲器和可編程邏輯器件半導體存儲器和可編程邏輯器件*13.9應用舉例應用舉例一類稱為模擬信號,它一類稱為模擬信號,它是指時間上和數值上的變化是指時間上和數值上的變化都是連續(xù)平滑的信號,如圖都是連續(xù)平滑的信號,如圖( (a) )中的正弦

2、信號,處理模擬中的正弦信號,處理模擬信號的電路稱為模擬電路。信號的電路稱為模擬電路。電子電路中的信號分為兩大類:電子電路中的信號分為兩大類:另一類稱為數字信號,另一類稱為數字信號,它是指時間上和數值上的變它是指時間上和數值上的變化都是不連續(xù)的,如圖化都是不連續(xù)的,如圖( (b) )中的信號,處理數字信號的中的信號,處理數字信號的電路稱為數字電路。電路稱為數字電路。( (b) )( (a) )13.1基本門電路及其組合基本門電路及其組合13.1.1邏輯門電路的基本概念邏輯門電路的基本概念13.1.1邏輯門電路的基本概念邏輯門電路的基本概念門電路:實現各種邏輯關系的電路。門電路:實現各種邏輯關系的

3、電路。分析邏輯電路時只用兩種分析邏輯電路時只用兩種相反的工作狀態(tài),并用相反的工作狀態(tài),并用 1 或或 0 表示。如開關接通用表示。如開關接通用 1 表示,表示,開關斷開用開關斷開用 0 表示。燈亮可用表示。燈亮可用 1 表示,燈滅可用表示,燈滅可用 0 表示。表示。正邏輯系統:高電位用正邏輯系統:高電位用 1 表示,低電位用表示,低電位用 0 表示。表示。負邏輯系統:高電位用負邏輯系統:高電位用 0 表示,低電位用表示,低電位用 1 表示。表示。1與與邏輯邏輯如如( (a) )圖所示。圖所示。全部條件具備結果才發(fā)生全部條件具備結果才發(fā)生記為記為: A B = Y2或或邏輯邏輯如如( (b) )

4、圖所示。圖所示。一個或一個以上條件具備一個或一個以上條件具備結果就發(fā)生。結果就發(fā)生。記為記為:A + B = Y3非邏輯非邏輯如如( (c) )圖圖條件具備結果條件具備結果不不發(fā)生發(fā)生;條件條件不不具備結果發(fā)生具備結果發(fā)生YA 記為:記為:13.1.2分立元件基本邏輯門電路分立元件基本邏輯門電路1二極管二極管與與門電路門電路 +12 VABCDADBDCYR設:設:uA = 0, uB = uC = 3 V 則則 DA導通,導通,DB、DC 截止截止。uY = 0.3 V uY = 0.3 VY = 0uA,uB,uC 中任意一個或兩個為中任意一個或兩個為 0, Y = 0。設:設:3 V 為

5、高電位為高電位 1,0.3 V 為低電位為低電位 0,二極管,二極管管壓降為管壓降為 0.3 V。 +12VABCDADBDC設:設:uA = uB = uC = 0DA、DB、DC 都導通都導通Y = 0uY = 0.3 VYuY = 0.3 VRuY = 3.3 V設:設: uA = uB = uC = 3 V uY = 3.3 V, Y = 1DA、DB、DC 都截止都截止 +12VABCDADBDCYR由以上分析可知:只有當由以上分析可知:只有當 A、B、C 全為高電平時,全為高電平時,輸出端輸出端 Y 才為高電平。正好符合才為高電平。正好符合與與門的邏輯關系門的邏輯關系。結論:結論:

6、與邏輯關系式:與邏輯關系式:Y = A B C與門邏輯狀態(tài)表與門邏輯狀態(tài)表ABCY00000000000111100001111010101011邏輯符號邏輯符號例例:兩輸入兩輸入與與門波形圖門波形圖Y = A BDA 12 VYABCDBDCR設:設:uA = 3 V,uB = uC = 0 V 則則 DA 導通。導通。uY = (3 0.3) V = 2.7 V DB 、DC 截止,截止, Y = 1uY = 2.7 VuA, uB, uC 中任意一個或兩個為中任意一個或兩個為 1, Y = 1。2二極管或門電路二極管或門電路DA 12VYABCDBDC設設: uA = uB = uC =

7、 3 VDA 、DB、DC 都導通都導通uY = 2.7 VuY = 2.7 V,Y = 1RuY= 0.3V設設: uA = uB = uC = 0 V DA、 DB、DC 都導通都導通uY = 0.3 V, Y = 0DA 12VYABCDBDCR或或邏輯關系式:邏輯關系式:Y = A + B + C或或門邏輯狀態(tài)表門邏輯狀態(tài)表ABCY00010111110111100001111010101011結論結論:由以上分析可知由以上分析可知,當當 A、B、C 任一為高電平時,任一為高電平時,輸出端輸出端 Y 才為高電平。正才為高電平。正好符合好符合或或門的邏輯關系。門的邏輯關系?;蜻壿嬯P系式:

8、或邏輯關系式:Y = A + B例:二輸入或門波形圖例:二輸入或門波形圖3晶體管晶體管非非門電路門電路當當 A 為高電平時為高電平時( (即即 A = 1) )晶體管飽和晶體管飽和集電極電位為低電平集電極電位為低電平( (0 V 附近附近) )即即Y = 0當當 A 為低電平時為低電平時( (即即 A = 0) )晶體管截止晶體管截止集電極電位為高電平集電極電位為高電平( (近似等于近似等于 UCC) )即即Y = 1結論結論:Y 等于等于 A 的非;記為的非;記為AY 非門電路也稱為反相器。非門電路也稱為反相器。邏輯符號邏輯符號波形圖波形圖13.1.3基本邏輯門電路的組合基本邏輯門電路的組合

9、1與非與非門電路門電路邏輯表達式邏輯表達式BAY 2或非或非門電路門電路邏輯表達式邏輯表達式BAY 3與或非與或非門電路門電路邏輯表達式邏輯表達式CBABY 13.2TTL 門電路門電路13.2.1TTL 與非門電路與非門電路13.2.1TTL 與非門電路與非門電路+5VABCT1R1R2T2T3T4T5R3R5R4Y設設:uA= 0.3V uB= uC=3.6V,則,則 VB1= (0.3+0.7) V= 1VRLuY = 5 ube3 ube4 uR2拉電流拉電流VB1 = 1 VuY = 3.6 VT2 、T5 截止截止, T3、 T4 導通導通,小小= (5 0.7 0.7)V = 3

10、.6 VY = 11輸入不全為輸入不全為 1+5VA B C R1C1B1+5 VABCT1R1R2T2T3T4T5R3R5R4Y設設 uA = uB = uC = 3.6 V ,輸入端全部是高電平,輸入端全部是高電平, VB1 升高,升高,足以使足以使 T2 、T5 導通,導通,uo = 0.3 V,Y = 0。且且 VB1 = 2.1 V,T1 發(fā)射發(fā)射結全部反偏。結全部反偏。VC2 = UCE2 + UBE5 = (0.3 + 0.7) V = 1 V,使,使 T3 導通,導通,T4 截止。截止。灌電流灌電流T1R1+VCCVB1 = 2.1 VVC2=1VuY = 0.3 V2輸入全為

11、輸入全為 1由以上分析可知:由以上分析可知:當輸入端當輸入端 A、B、C 均為高電平時,輸出端均為高電平時,輸出端 Y 為低電為低電平。當輸入端平。當輸入端 A、B、C 中只要有一個為低電平,輸出端中只要有一個為低電平,輸出端Y 就為高電平就為高電平,正好符合正好符合與非與非門的邏輯關系。門的邏輯關系。ABCY&ABCY 與非門的邏輯功能:與非門的邏輯功能:全全 1 出出 0,有,有 0 出出 1。TTL 與非與非門組件就是將若干個門組件就是將若干個與非與非門電路,經過集門電路,經過集成電路工藝制作在同一芯片上成電路工藝制作在同一芯片上。 &+UC14 13 12 11 10

12、9 8 1 2 3 4 5 6 7地地74LS00&74LS00 組件含有組件含有兩個輸入端的兩個輸入端的與與非非門四個。門四個。 74LS20 四輸入四輸入 2 門門74LS00 兩輸入兩輸入4 門門13.2.2三態(tài)輸出與非門電路三態(tài)輸出與非門電路E = 1 時,二極管時,二極管 D 截止,截止, Y = A B,同同 TTL 與非與非門。門。E = 0 時時, VB1 = 1 V, T2 、T4 截止;截止;二極管二極管 D 導通,導通,使使 VB3 = 1 V。T3、T4 截止,截止,輸出端開路輸出端開路( (高阻狀態(tài)高阻狀態(tài)) )邏輯符號邏輯符號如圖如圖( (b) )、圖、圖(

13、 (c) )所示所示13.3CMOS 門電路門電路13.3.1CMOS非門電路非門電路AYT2+UDDT1N 溝道溝道P 溝道溝道GGDSS13.3.1CMOS非門電路非門電路當當 A 為高電平時,為高電平時,T1 導通、導通、T2 截止,截止,輸出輸出 Y 為低電平。為低電平。當當 A 為低電平時,為低電平時,T2 導通、導通、T1 截止,截止,輸出輸出 Y 為高電平。為高電平。三態(tài)門的應用三態(tài)門的應用:母線母線 總線總線 讓各門的控制端讓各門的控制端 E 輪流輪流處于高電平處于高電平,即任何時間只能即任何時間只能有一個三態(tài)門處于工作狀態(tài)有一個三態(tài)門處于工作狀態(tài),而其余三態(tài)門均處于高阻狀而其

14、余三態(tài)門均處于高阻狀態(tài)態(tài),這樣這樣,母線母線( (總線總線) )就就會會輪流接收各三態(tài)門的輸出。輪流接收各三態(tài)門的輸出。這種方法在計算機中廣泛采用。這種方法在計算機中廣泛采用。13.3.2CMOS與非與非門電路門電路T4 與與 T3 并聯,并聯,T1 與與 T2 串聯。串聯。當當 AB 都是高電平時都是高電平時,T1 與與 T2 同時導通同時導通,T4 與與 T3 同同時截止;輸出時截止;輸出 Y 為低電平。為低電平。當當 AB 中有一個是低電平中有一個是低電平時,時,T1 與與 T2 中有一個截止,中有一個截止,T4 與與 T3 中有一個導通,輸出中有一個導通,輸出 Y 為高電平。為高電平。

15、ABT4T3T1T2+UDDY13.3.3CMOS或非門電路或非門電路BT4T3T1T2AY當當 AB 中有一個是高電中有一個是高電平時,平時,T1 與與 T2 中有一個導中有一個導通,通,T4 與與 T3 中有一個截止,中有一個截止,輸出輸出 Y 為低電平。為低電平。當當 AB 都是低電平時都是低電平時,T1 與與 T2 同時截止同時截止,T4 與與 T3 同時導通;輸出同時導通;輸出 Y 為高為高電平。電平。13.4組合邏輯電路的分析和設計組合邏輯電路的分析和設計13.4.1邏輯代數邏輯代數13.4.1邏輯代數邏輯代數邏輯代數:按一定邏輯規(guī)律進行運算的代數。邏輯代數:按一定邏輯規(guī)律進行運算

16、的代數。邏輯代數不代表數,而是代表兩種相互對立的狀態(tài)。邏輯代數不代表數,而是代表兩種相互對立的狀態(tài)。邏輯代數中的變量稱為邏輯變量。它只能取邏輯代數中的變量稱為邏輯變量。它只能取 0 或或 1。1邏輯代數運算法則邏輯代數運算法則基本運算法則:基本運算法則:( (1) ) 0 A = 0( (2) ) 1 A = A( (3) ) A A = A04 AA) )( ( (5) ) 0 + A = A( (6) ) 1 + A = 1( (7) ) A + A = A18 AA) )( (AA ) )( (9交換律交換律:BAAB ) )( (10ABBA ) )( (11)()(12BCACABA

17、BC ) )( ()()(13CBACBACBA ) )( (結合律:結合律:分配律:分配律:ACABCBA )(14) )( ()(15CABABCA ) )( (證明證明:BCACABAACABA )(BCCBAA )(BCA A1 + (B + C) + BC吸收律:吸收律:ABAA )(16) )( (證:證:ABAABAABAA )1()(ABBAA )(17) )( (BABAA ) )( (19AABA ) )( (18證:證:BABAAABAA )(ABAAB ) )( (20ABABA )(21) )( (反演律:反演律:BAAB ) )( (22BABA ) )( (232

18、邏輯函數的表示方法邏輯函數的表示方法( (1) )邏輯狀態(tài)表邏輯狀態(tài)表ABCY00000100000111100001111010101011( (2) )邏輯式邏輯式1) )常采用與常采用與- -或表達式的形式;或表達式的形式;2) )在狀態(tài)表中選出使函數值為在狀態(tài)表中選出使函數值為 1 的變量組合;的變量組合;3) )變量值為變量值為1的寫成原變量,為的寫成原變量,為 0 的寫成反變量,得到其值為的寫成反變量,得到其值為 1 的乘的乘積項組合。積項組合。4) )將這些乘積項加起來將這些乘積項加起來( (邏輯或邏輯或) )得到與得到與- -或邏輯函數式。或邏輯函數式。ABCCBAY ( (3

19、) )邏輯圖邏輯圖ABCCBAY 由邏輯式得到邏輯圖由邏輯式得到邏輯圖ABC&111Y&3邏輯函數的化簡邏輯函數的化簡 例例 1 應用邏輯代數運算法則化簡下列邏輯式:應用邏輯代數運算法則化簡下列邏輯式:DBCDCBAABDABCY 解解 )(DADBCDCBAABCY ABDBCDCBAABC DBCDCBACAB )1(DBCDCBAAB DBCDCAAB )(DBCDCBAB CDDCBAB )(CDCDBAB CDBAB CDAB )1(CDB 13.4.2組合邏輯電路的分析組合邏輯電路的分析組合邏輯電路:組合邏輯電路:邏輯電路在某一時刻的輸出狀態(tài)僅邏輯電路在某一時刻的輸

20、出狀態(tài)僅由該時刻電路的輸入信號所決定。由該時刻電路的輸入信號所決定。已知組合邏輯電路圖,確定它們的邏輯功能。已知組合邏輯電路圖,確定它們的邏輯功能。分析步驟:分析步驟:( (1) )根據邏輯圖,寫出邏輯函數表達式根據邏輯圖,寫出邏輯函數表達式( (2) )對邏輯函數表達式化簡或變換對邏輯函數表達式化簡或變換( (3) )根據最簡表達式列出狀態(tài)表根據最簡表達式列出狀態(tài)表( (4) )由狀態(tài)表確定邏輯電路的功能由狀態(tài)表確定邏輯電路的功能 例例 2 分析下圖邏輯電路的功能。分析下圖邏輯電路的功能。狀態(tài)表狀態(tài)表A B Y0 0 00 1 11 0 11 1 0功能功能:當當 A、B 取值不相同時,取值

21、不相同時, 輸出為輸出為 1,是是異或異或門。門。AB= 1YY&AB&ABABAABBABBABAY ABBABA BABABABBAA )()(BA 異或異或門符號門符號13.4.3組合邏輯電路的設計組合邏輯電路的設計已知邏輯要求已知邏輯要求列出邏輯狀態(tài)表列出邏輯狀態(tài)表寫出邏輯式寫出邏輯式運用邏輯代數化簡運用邏輯代數化簡畫出邏輯圖畫出邏輯圖 例例 3 試設計一邏輯電路供三人試設計一邏輯電路供三人( (A、B、C) )表決表決用。每人有一按鍵,如果贊成,就按電鍵,表示用。每人有一按鍵,如果贊成,就按電鍵,表示 1;如;如果不贊成,不按電鍵,表示果不贊成,不按電鍵,表示 0;表

22、決結果用指示燈來表;表決結果用指示燈來表示。如果多數贊成,則指示燈亮,示。如果多數贊成,則指示燈亮,Y = 1;反之,則燈不;反之,則燈不亮,亮,Y = 0 。 解解 ( (1) )由題意列出邏輯狀態(tài)表由題意列出邏輯狀態(tài)表ABC 三個輸入變量三個輸入變量,共八種組合共八種組合。00001111ABCY001100110101010100010111邏輯狀態(tài)表邏輯狀態(tài)表( (2) )由邏輯狀態(tài)表寫出邏輯式由邏輯狀態(tài)表寫出邏輯式取取 Y = 1 寫邏輯式寫邏輯式Y = A B C + A B C + A B C + A B C( (3) )化簡邏輯式化簡邏輯式Y = A B C + A B C +

23、 A B C + ABC + ABC + ABC = AB (C+ C) + BC (A + A) + CA (B + B) = AB + BC + CA( (4) )由邏輯式畫出邏輯圖由邏輯式畫出邏輯圖&ABC1Y13.5加法器加法器13.5.1半加器半加器13.5.1半加器半加器只求本位和,不考慮低位的進位。只求本位和,不考慮低位的進位。實現半加操作的電路稱為半加器。實現半加操作的電路稱為半加器。 COSCABC = AB半加器邏輯圖半加器邏輯圖半加器邏輯符號半加器邏輯符號A、B 為兩個加數為兩個加數C 為向高位的進位為向高位的進位S 為半加和為半加和狀態(tài)表狀態(tài)表A B C0 0

24、00 1 01 0 1 1 S010 11 0BABABAS = 1&ABSC13.5.2全加器全加器被加數、加數以及低位的進位三者相加稱為被加數、加數以及低位的進位三者相加稱為“全加全加”,實現全加操作的電路稱為全加器實現全加操作的電路稱為全加器。Ci-1:來自低位的進位:來自低位的進位Ci:向高位的進位:向高位的進位 COCiAiBiCISiCi-1半半加加器器半半加加器器AiBiCi-1CiSiSAiBi SCi-11AiBiCi-1Si00000001101110001111010010111011狀態(tài)表狀態(tài)表Ci01111000全加器全加器邏輯符號邏輯符號 例例 1 用兩個全

25、加器組成一個邏輯電路以實現兩個用兩個全加器組成一個邏輯電路以實現兩個 2位二進制數的加法運算。位二進制數的加法運算。 COA0B0CIS0 COC1A1B1CIS110011101 設二進制數為設二進制數為A1 A0 + B1 B0 = 10 + 1113.6編碼器編碼器13.6.1二二 - - 十進制編碼器十進制編碼器編碼:編碼:用數字或符號來表示某一對象或信號的過程稱用數字或符號來表示某一對象或信號的過程稱為編碼。為編碼。在數字電路中,一般用的是二進制編碼,在數字電路中,一般用的是二進制編碼,n 位二進制位二進制代碼可以表示代碼可以表示 2n 個信號。個信號。13.6.1二二 - - 十進

26、制編碼器十進制編碼器將十進制的十個數將十進制的十個數 0、1、2 9 編成二進制代碼的電編成二進制代碼的電路稱二路稱二 - - 十進制編碼器,這種二十進制編碼器,這種二 - - 十進制代碼稱十進制代碼稱 BCD 碼碼。1二進制代碼的位數二進制代碼的位數十個數碼,取十個數碼,取 n 等于等于 4。通常稱為通常稱為 10 - - 4 線編碼器線編碼器2列編碼表列編碼表4 位二進制代碼共有十六種狀態(tài),取任何十種狀態(tài)都可以位二進制代碼共有十六種狀態(tài),取任何十種狀態(tài)都可以表示表示 0 9 十個數。十個數。8421 編碼是在編碼是在 4 位二進制代碼的十六種狀態(tài)中,取出前位二進制代碼的十六種狀態(tài)中,取出前

27、十種狀態(tài),表示十種狀態(tài),表示 0 9 十個數,后六個狀態(tài)去掉。十個數,后六個狀態(tài)去掉。8421 編碼表編碼表0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 輸輸 入入十進制數十進制數輸輸 出出Y3Y2Y1Y0(I0)(I1)(I2)(I3)(I4)(I5)(I6)(I7)(I8)(I9)3由編碼表寫出邏輯式由編碼表寫出邏輯式98983IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310I

28、IIIIIIIIIY 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 輸輸 入入十進制數十進制數輸輸 出出Y3Y2Y1Y0(I0)(I1)(I2)(I3)(I4)(I5)(I6)(I7)(I8)(I9)編碼器編碼器& +5V1k10Y30 1 2 3 4 5 6 7 8 9 01114由邏輯式畫出邏輯圖由邏輯式畫出邏輯圖Y2Y1Y0S0S1S2S3S4S5S6S7S8S90I1I2I3I4I5I6I7I8I9I*13.6.2優(yōu)先編碼器優(yōu)

29、先編碼器根據請求信號的優(yōu)先級別,按次序進行編碼。如根據請求信號的優(yōu)先級別,按次序進行編碼。如CT74LS147 型型 10 4 線優(yōu)先編碼器。線優(yōu)先編碼器。74LS147 型優(yōu)先編碼器的編碼表型優(yōu)先編碼器的編碼表輸入輸入輸出輸出123456789IIIIIIIII0123YYYY111111111111100110100111111111101101111111110111013.7譯碼器和數字顯示譯碼器和數字顯示13.7.1二進制譯碼器二進制譯碼器譯碼是編碼的反過程,將二進制代碼按編碼時的原意譯碼是編碼的反過程,將二進制代碼按編碼時的原意翻譯成對應的信號或十進制數碼翻譯成對應的信號或十進制數

30、碼( (輸出輸出) )。13.7.1二進制譯碼器二進制譯碼器例如:例如:2 線線 4 線譯碼器、線譯碼器、 3 線線 8 線譯碼器、線譯碼器、4 線線 16 線譯碼器等。線譯碼器等。 現以現以 3 線線 8 線譯碼器線譯碼器 74LS138 為例說明為例說明其輸入其輸入 3 位二進制代碼:位二進制代碼:ABC,輸出,輸出 8 個信號低電平個信號低電平有效:有效:。70YY現以現以 3 8 線譯碼器線譯碼器 74LS138 為例說明為例說明其余輸出為其余輸出為 1,00 YABC = 000 時,時,1譯碼器的狀態(tài)表譯碼器的狀態(tài)表輸入輸入輸出輸出A B C0 0 00 0 10 1 00 1 1

31、1 0 01 1 01 0 11 1 1876543210YYYYYYYYY0 1 1 1 1 1 1 11 0 1 1 1 1 1 11 1 0 1 1 1 1 11 1 1 0 1 1 1 11 1 1 1 0 1 1 11 1 1 1 1 0 1 11 1 1 1 1 1 0 11 1 1 1 1 1 1 02譯碼器邏輯式譯碼器邏輯式CBAY 2CBAY 0BCAY 3CBAY 1&當當 S1= 1、S2= S3 = 0 時,才正常譯碼時,才正常譯碼。 13譯碼器邏輯圖譯碼器邏輯圖1C AAB 11B C ABC0Y1Y7Y3譯碼器邏輯圖譯碼器邏輯圖為三個使能輸入端,只有當它們分

32、別為為三個使能輸入端,只有當它們分別為0 0、0 0、1 1,譯碼器才正常譯碼;否則不論譯碼器才正常譯碼;否則不論 ABC 為何值,為何值,都輸出高電平。都輸出高電平。70 YY123SSS13.7.2二二 - - 十進制顯示譯碼器十進制顯示譯碼器1半導體數碼管半導體數碼管將十進制數碼管分成七個字段,每段為一個發(fā)光二極管。將十進制數碼管分成七個字段,每段為一個發(fā)光二極管。abfgecdf g a be dc abcde fg共陰極接法共陰極接法+ + +abcde fg共陽極接法共陽極接法2七段顯示譯碼器七段顯示譯碼器七段顯示譯碼器的功能是把七段顯示譯碼器的功能是把 8421 二二 - - 十進制代碼譯十進制代碼譯成對應于數碼管的七個字段信號,驅動數碼管顯示出相成對應于數碼管的七個字段信號,驅動數碼管顯示出相應的十進制數碼。應的十進制數碼。74LS247 譯碼器接共陽極數碼管。它有四個輸入端譯碼器接共陽極數碼管。它有四個輸入端 A0,A1,A2,A3 和七個輸出端和七個輸出端gfedcba三個輸入控制端:三個輸入控制端:。時,數碼管顯示時,數碼管顯示,:試燈輸入端,當:試燈輸入端,當800 LTBILT。熄滅熄滅于零時,數碼管各段均于零時,數碼管各段均:

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論