電子科技大學數(shù)字電路期末考試樣題(共6頁)_第1頁
電子科技大學數(shù)字電路期末考試樣題(共6頁)_第2頁
電子科技大學數(shù)字電路期末考試樣題(共6頁)_第3頁
電子科技大學數(shù)字電路期末考試樣題(共6頁)_第4頁
電子科技大學數(shù)字電路期末考試樣題(共6頁)_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、精選優(yōu)質文檔-傾情為你奉上一、填空題 1五個變量構成的所有最小項之和等于 ( )。2已知某數(shù)的二進制原碼表示為 ( ) 2 , 則其對應的8-bit補碼表示為 ( )2。3已知,則( )。4要使D觸發(fā)器按工作,則D觸發(fā)器的輸入D=( )。5用移位寄存器產(chǎn)生序列,至少需要( 6 )位的移位寄存器。二、單項選擇題: 1. 若要將一異或門當作反相器(非門)使用,則輸入端A、B端的連接方式是( )。A. A或B中有一個接“0” B. A或B中有一個接“1”C. A和B并聯(lián)使用 D. 不能實現(xiàn)2組合電路的競爭冒險是由于( )引起的。A. 電路不是最簡 B. 電路有多個輸出 C. 電路中使用不同的門電路

2、D. 電路中存在延時3某一邏輯函數(shù)真值表確定后,下面描述該函數(shù)邏輯功能的表達式中,具有唯一性的是( )。 A該邏輯函數(shù)的最簡與或式 B該邏輯函數(shù)的積之和標準型C該邏輯函數(shù)的最簡或與式 D該邏輯函數(shù)的和之積式4若最簡狀態(tài)轉換表中,狀態(tài)數(shù)為n,則所需狀態(tài)變量數(shù)K為 ( )的整數(shù) A B C D 000001010011100101110111圖15某計數(shù)器的狀態(tài)轉換圖如圖1所示,其該計數(shù)器的模為( )。A 八 B. 五 C. 四 D. 三三、 組合電路分析: 1求邏輯函數(shù) 的最簡積之和表達式。2已知邏輯函數(shù), 請寫出該函數(shù)的標準和(最小項之和)表達式:3找出邏輯表達式對應的電路的所有靜態(tài)冒險。四、

3、組合電路設計: 1、試用一片三輸入八輸出譯碼器74X138和適當?shù)呐c非門實現(xiàn)函數(shù):畫出電路連接圖。譯碼器如右圖所示。 2、一個多路復用器,具有4個2位輸入總線P、Q、R、T,3個選擇輸入端S2S0根據(jù)表1選定4個輸入總線中的一個來驅動2位輸出總線Y。如圖2所示,可以使用一片74x153(四選一多路復用器)和一個碼轉換器實現(xiàn)該功能,試寫出圖2中“碼轉換器”對應的真值表和邏輯表達式。表1S2S1S0選擇的輸入000P001P010P011Q100P101P110R111T碼轉換器圖2,五、 時鐘同步狀態(tài)機設計: 1、 寫出一個3位同步格雷(GRAY )碼計數(shù)器的轉移/輸出表: Q2Q1Q0Q2*Q

4、1*Q0*Z2、構造J-K觸發(fā)器的應用表。已知某狀態(tài)機的轉移/輸出表如表2所示,寫出針對J-K觸發(fā)器的激勵/輸出表。激勵/輸出表Q1Q0X01000d,1d,01d,0d,0011d,d0,00d,d0,011d1,d0,1d1,d1,010d1,1d,0d0,1d,0J1K1,J0K0,ZJ-K觸發(fā)器的應用表QQ*JK000d011d10d111d0表2:轉移/輸出表 Q1Q0 X010001,010,00111,001,01101,100,01001,011,0Q1*Q0*,Z3、已知某狀態(tài)機針對D觸發(fā)器的激勵/輸出表如表3所示,請導出最小成本激勵方程和輸出方程。表3:激勵/輸出表Q1Q0

5、X010 00 0 ,00 1 ,00 10 0 ,01 0 ,01 00 0 ,01 0 ,1D1D0 , Z ,圖3六、時鐘同步狀態(tài)機分析: 1、已知電路如圖3所示,寫出電路的激勵方程、轉移方程并建立轉移表2、已知某時序電路的轉移/輸出表如表4所示,請畫出與輸入波形對應的輸出Y的波形圖(設起始狀態(tài)為Q1Q0=00)。 表4:轉移/輸出表Q1Q0A010001,000,00101,011,01001,000,11101,000,1Q1*Q0*,Y3、構造一個與圖4所示狀態(tài)圖等效的狀態(tài)/輸出表。狀態(tài)/輸出表SXYZ00011011S*圖4七、設計一個MEALY型序列檢測器,當且僅當輸入X是11

6、11或1101時,輸出Z為1。允許重疊。寫出最簡狀態(tài)/輸出表或狀態(tài)圖。 比如:X:0011011110111010000Z:0000010010100010000解:狀態(tài)/輸出表:含義SX01未收到1位有效碼AA,0B,0收到1個1BA,0C,0收到11CD,0E,0收到110DA,0B,1收到111EA,0E,1S*,Z八、74x163為同步清零,同步計數(shù)的4位二進制計數(shù)器,利用74x163和集成多路選擇器74x151構成的序列發(fā)生器電路如圖5所示。1) 試分析當M=0和M=1時,電路中Q2Q1Q0的輸出序列以及計數(shù)器分別工作在幾進制。2) 寫出當M=0和M=1輸出Y處產(chǎn)生的序列。 圖5解:1)M=0時,Q2Q1Q0的輸出序列為:000®001®010®011®100®101®110®111® 000®¼,為八進制計數(shù)器;M=1時,Q2Q1Q0的輸出序列為: 001®010®011®1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論