山東大學(xué)數(shù)電復(fù)習(xí)課_第1頁(yè)
山東大學(xué)數(shù)電復(fù)習(xí)課_第2頁(yè)
山東大學(xué)數(shù)電復(fù)習(xí)課_第3頁(yè)
山東大學(xué)數(shù)電復(fù)習(xí)課_第4頁(yè)
山東大學(xué)數(shù)電復(fù)習(xí)課_第5頁(yè)
已閱讀5頁(yè),還剩17頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子技術(shù)復(fù)習(xí)課數(shù)字電子技術(shù)復(fù)習(xí)課1.1.數(shù)字邏輯基礎(chǔ)數(shù)字邏輯基礎(chǔ)1.1 數(shù)字電路與數(shù)字信號(hào)數(shù)字電路與數(shù)字信號(hào)1.2 數(shù)制數(shù)制1.3 二進(jìn)制數(shù)的算術(shù)運(yùn)算二進(jìn)制數(shù)的算術(shù)運(yùn)算1.4 二進(jìn)制代碼二進(jìn)制代碼1.5 二值邏輯變量與基本邏輯運(yùn)算二值邏輯變量與基本邏輯運(yùn)算1.6 邏輯函數(shù)及其表示方法邏輯函數(shù)及其表示方法重點(diǎn):重點(diǎn):1. 熟練掌握二進(jìn)制、十進(jìn)制、八進(jìn)制、十六進(jìn)熟練掌握二進(jìn)制、十進(jìn)制、八進(jìn)制、十六進(jìn)制、二進(jìn)制代碼之間的轉(zhuǎn)換;制、二進(jìn)制代碼之間的轉(zhuǎn)換;2. 熟練掌握幾種基本的邏輯運(yùn)算關(guān)系和復(fù)合邏熟練掌握幾種基本的邏輯運(yùn)算關(guān)系和復(fù)合邏輯運(yùn)算關(guān)系、邏輯門(mén)符號(hào)(矩形);輯運(yùn)算關(guān)系、邏輯門(mén)符號(hào)(矩形);

2、3. 熟練掌握輸入輸出邏輯關(guān)系的真值表、邏輯熟練掌握輸入輸出邏輯關(guān)系的真值表、邏輯函數(shù)表達(dá)式、邏輯圖、波形圖表示方法,并函數(shù)表達(dá)式、邏輯圖、波形圖表示方法,并能將這幾種表示方法進(jìn)行互換。能將這幾種表示方法進(jìn)行互換。例:例: ( 0111 1000)8421BCD =( 78 )10=( 1001110 )2 (10110010.1011)2=( 262.54 )8=(B2.B )16 (752.1)8= (111 101 010.001)2= (1EA.2 )16 例:例:已知二變量輸入邏輯門(mén)的輸入已知二變量輸入邏輯門(mén)的輸入A B和輸出和輸出F的波形如圖所的波形如圖所 示,試判斷示,試判斷AB

3、F之間邏輯關(guān)系。之間邏輯關(guān)系。2 .邏輯代數(shù)邏輯代數(shù)2.1 邏輯代數(shù)邏輯代數(shù) 2.2 邏輯函數(shù)的卡諾圖化簡(jiǎn)法邏輯函數(shù)的卡諾圖化簡(jiǎn)法 重點(diǎn):重點(diǎn):1. 熟悉邏輯代數(shù)常用基本定律、恒等式和規(guī)則;熟悉邏輯代數(shù)常用基本定律、恒等式和規(guī)則;2. 熟練掌握最小項(xiàng)、卡諾圖等關(guān)鍵知識(shí)點(diǎn);熟練掌握最小項(xiàng)、卡諾圖等關(guān)鍵知識(shí)點(diǎn);3. 熟練掌握邏輯代數(shù)的變換(尤其是最簡(jiǎn)與或式、熟練掌握邏輯代數(shù)的變換(尤其是最簡(jiǎn)與或式、反函數(shù)和對(duì)偶式)、代數(shù)法化簡(jiǎn)法和卡諾圖化反函數(shù)和對(duì)偶式)、代數(shù)法化簡(jiǎn)法和卡諾圖化簡(jiǎn)法。簡(jiǎn)法。例:例:CAABYY的最簡(jiǎn)與或式的最簡(jiǎn)與或式 )(DCAABAF的反函數(shù)和對(duì)偶式的反函數(shù)和對(duì)偶式)(),(BA

4、BAABCBACBAF)()()(),(CBADBCADCBDCDBADCBAFF(A,B,C,D)=m(1,3,5,7,9)+d(10,11,12,13,14,15)CBABCBDDBCABDDABCDCBAF),()DCADC(ABC)(AF4 組合邏輯電路4.1組合邏輯電路的分析組合邏輯電路的分析4.2組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)4.3組合邏輯電路中的競(jìng)爭(zhēng)和冒險(xiǎn)組合邏輯電路中的競(jìng)爭(zhēng)和冒險(xiǎn)4.4常用組合邏輯集成電路常用組合邏輯集成電路重點(diǎn):重點(diǎn):1. 熟悉掌握組合邏輯電路的分析和設(shè)計(jì);熟悉掌握組合邏輯電路的分析和設(shè)計(jì);2. 熟練掌握組合邏輯電路中的競(jìng)爭(zhēng)和冒險(xiǎn);熟練掌握組合邏輯電路中

5、的競(jìng)爭(zhēng)和冒險(xiǎn);3. 掌握常用的組合邏輯集成電路,熟練運(yùn)用數(shù)據(jù)掌握常用的組合邏輯集成電路,熟練運(yùn)用數(shù)據(jù)選擇器、譯碼器設(shè)計(jì)邏輯電路。選擇器、譯碼器設(shè)計(jì)邏輯電路。例例1 1:寫(xiě)出邏輯表達(dá)式和真值表,表達(dá)式化簡(jiǎn)后再畫(huà)出新的邏輯圖寫(xiě)出邏輯表達(dá)式和真值表,表達(dá)式化簡(jiǎn)后再畫(huà)出新的邏輯圖 例例2 2:寫(xiě)出函數(shù)寫(xiě)出函數(shù)S和和C的表達(dá)式并化簡(jiǎn),通過(guò)真值表說(shuō)明的表達(dá)式并化簡(jiǎn),通過(guò)真值表說(shuō)明電路完成什么邏輯功能電路完成什么邏輯功能例例3 3:舉重比賽中有:舉重比賽中有A A、B B、C C三名裁判,三名裁判,A A為主裁,當(dāng)兩名或兩名為主裁,當(dāng)兩名或兩名以上裁判(必須包括以上裁判(必須包括A A在內(nèi))認(rèn)為運(yùn)動(dòng)員上舉杠

6、鈴合格,才在內(nèi))認(rèn)為運(yùn)動(dòng)員上舉杠鈴合格,才能認(rèn)為成功。列真值表用與非門(mén)電路設(shè)計(jì)該邏輯電路。能認(rèn)為成功。列真值表用與非門(mén)電路設(shè)計(jì)該邏輯電路。 用用74LS13874LS138芯片設(shè)計(jì)該邏輯電路。芯片設(shè)計(jì)該邏輯電路。 例例4 4:某汽車(chē)駕駛員培訓(xùn)班結(jié)業(yè)考試,有三名評(píng)判員,其中:某汽車(chē)駕駛員培訓(xùn)班結(jié)業(yè)考試,有三名評(píng)判員,其中A A為為主評(píng)判員,主評(píng)判員,B B、C C為副評(píng)判員,評(píng)判時(shí),按照少數(shù)服從多數(shù)原為副評(píng)判員,評(píng)判時(shí),按照少數(shù)服從多數(shù)原則,但若主評(píng)判員認(rèn)為合格也可以通過(guò)。試用則,但若主評(píng)判員認(rèn)為合格也可以通過(guò)。試用74LS13874LS138和與和與非門(mén)實(shí)現(xiàn)此功能的邏輯電路。非門(mén)實(shí)現(xiàn)此功能的邏

7、輯電路。 例例5 5:用八選一數(shù)據(jù)選擇器:用八選一數(shù)據(jù)選擇器74HC15174HC151產(chǎn)生邏輯函數(shù)產(chǎn)生邏輯函數(shù) ABCCBACBACBALCBAL)(5 鎖存器和觸發(fā)器5.1 雙穩(wěn)態(tài)存儲(chǔ)單元電路雙穩(wěn)態(tài)存儲(chǔ)單元電路5.2 鎖存器鎖存器5.3 觸發(fā)器的電路結(jié)構(gòu)和工作原理觸發(fā)器的電路結(jié)構(gòu)和工作原理5.4 觸發(fā)器的邏輯功能觸發(fā)器的邏輯功能重點(diǎn):重點(diǎn):1.1. 鎖存器和觸發(fā)器的幾種類(lèi)型;鎖存器和觸發(fā)器的幾種類(lèi)型;2.2. SRSR、D D、JKJK、T T、TT等觸發(fā)器的邏輯符號(hào)、邏輯功能、等觸發(fā)器的邏輯符號(hào)、邏輯功能、特性方程等;特性方程等;3.3. 觸發(fā)器邏輯功能的轉(zhuǎn)換。觸發(fā)器邏輯功能的轉(zhuǎn)換。6

8、. 時(shí)序邏輯電路的分析與設(shè)計(jì)6.1 時(shí)序邏輯電路的基本概念時(shí)序邏輯電路的基本概念6.2 同步同步 時(shí)序邏輯電路的分析時(shí)序邏輯電路的分析6.3 同步同步 時(shí)序邏輯電路的設(shè)計(jì)時(shí)序邏輯電路的設(shè)計(jì)6.5 若干典型的時(shí)序邏輯集成電路若干典型的時(shí)序邏輯集成電路重點(diǎn):重點(diǎn):1.1. 會(huì)畫(huà)時(shí)序邏輯電路的狀態(tài)表、狀態(tài)圖;會(huì)畫(huà)時(shí)序邏輯電路的狀態(tài)表、狀態(tài)圖;2.2. 同步時(shí)序邏輯電路的設(shè)計(jì);同步時(shí)序邏輯電路的設(shè)計(jì);3.3. 計(jì)數(shù)器的邏輯功能,會(huì)用反饋清零和反饋置數(shù)法將計(jì)數(shù)器的邏輯功能,會(huì)用反饋清零和反饋置數(shù)法將74LS74LS(LVCLVC)161161芯片設(shè)計(jì)成任意進(jìn)制計(jì)數(shù)器。芯片設(shè)計(jì)成任意進(jìn)制計(jì)數(shù)器。7. 存儲(chǔ)

9、器存儲(chǔ)器7.1 只讀存儲(chǔ)器只讀存儲(chǔ)器7.2 隨機(jī)存取存儲(chǔ)器隨機(jī)存取存儲(chǔ)器7.3 7.3 復(fù)雜可編程邏輯器件復(fù)雜可編程邏輯器件重點(diǎn):重點(diǎn): 掌握存儲(chǔ)容量、字、字長(zhǎng)、位、地址等概念掌握存儲(chǔ)容量、字、字長(zhǎng)、位、地址等概念8.1 單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器8.2 施密特觸發(fā)器施密特觸發(fā)器8.3 多器諧振蕩多器諧振蕩8.4 555定時(shí)器及其應(yīng)用定時(shí)器及其應(yīng)用8 脈沖波形的變換與產(chǎn)生脈沖波形的變換與產(chǎn)生重點(diǎn):重點(diǎn):1 1、單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器的工、單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器的工作原理;作原理;2 2、熟悉、熟悉555555定時(shí)器的結(jié)構(gòu)、工作原理;定時(shí)器的結(jié)構(gòu)、工作原理;3 3、熟練掌握由、熟練掌握由555555定時(shí)器設(shè)計(jì)單穩(wěn)態(tài)觸發(fā)器、施密特定時(shí)器設(shè)計(jì)單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器的方法;觸發(fā)器、多諧振蕩器的方法;4 4、各種波形變換器的參數(shù)計(jì)算。、各種波形變換器的參數(shù)計(jì)算。1、用555集成定時(shí)器及規(guī)格為100K、200K、500K的電阻,0.01u

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論