FPGA原型驗(yàn)證平臺(tái)_第1頁(yè)
FPGA原型驗(yàn)證平臺(tái)_第2頁(yè)
FPGA原型驗(yàn)證平臺(tái)_第3頁(yè)
FPGA原型驗(yàn)證平臺(tái)_第4頁(yè)
FPGA原型驗(yàn)證平臺(tái)_第5頁(yè)
已閱讀5頁(yè),還剩1頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、北京煥代時(shí)業(yè)電子科技有限公司 PCI Express (4通道) 總線(xiàn)邏輯驗(yàn)證系統(tǒng),支持2至4片 Altera Stratix3/Stratix4 FPGA- EP3SL200/340 -4, -3, -2 (由低到最高)- EP4SE530/820 -4, -3, -2 (由低到最高)- PCIe GEN1 rev 1.1- PCI-X 64位 133MHz rev 1.1 4 片Stratix4 EP4SE53可達(dá)到3000萬(wàn)以上ASIC邏輯門(mén) FPGA片間的單端和LVDS混合互聯(lián)- LVDS 速度600MHz- LVDS差分對(duì)可以被用作兩個(gè)單端信號(hào),頻率約為225MHz- 每對(duì)LVDS信

2、號(hào)可復(fù)用10根信號(hào)- 簡(jiǎn)化邏輯分片難度- LVDS源時(shí)鐘同步 60根連接所有FPGA主總線(xiàn)- 單端 獨(dú)立低偏移全局時(shí)鐘網(wǎng)絡(luò)- G0高精度用戶(hù)可編程時(shí)鐘合成器- 用戶(hù)可通過(guò)SD/SDHC, USB進(jìn)行配置- 差分均衡分布的全局時(shí)鐘網(wǎng)絡(luò) Cypress EZ-USB FX2LP USB控制器 2個(gè)獨(dú)立DDR2 SODIMMs (250MHz)- 直連到 FPGA的A,C- 64位數(shù)據(jù)位寬, 250MHz操作- 支持PC2-4200或更快內(nèi)存模組- 每槽地址線(xiàn)/電源支持4GB內(nèi)存模組- 32Gb/s DDR2 SODIMM 數(shù)據(jù)傳送速率- 可替換特殊內(nèi)存模塊 (請(qǐng)與煥代時(shí)業(yè)確認(rèn)): SRAM: QD

3、R, ASYNC, STD, PSRAM FLASH DRAM: SDR, DDR1, PSRAM ,RLDRAM, DDR3 Mictor, 額外互聯(lián) 快速方便的 FPGA 配置- 可通過(guò)SD/SDHC, USB, JTAG方式進(jìn)行配置- 配置出錯(cuò)報(bào)告 通過(guò)JTAG界面全面支持內(nèi)嵌邏輯分析器 - SignalTap和其他第三方調(diào)試解決方案 通過(guò)使用擴(kuò)展連接件增加子板進(jìn)行靈活定制- 2子板位置:FPGA的A,B- 200-pin FCI 高速連接器- LVDS源時(shí)鐘同步信號(hào),最高450MHz- 與子板使用LVDS連接(可復(fù)用10根信號(hào))本開(kāi)發(fā)平臺(tái)支持2-4片以下FPGADeviceStrati

4、x III LStratix IV EEP3SL200EP3SL340EP4SE530EP4S820Adaptive Logic Modules (ALMs)79,560135,200212,480325,220Equivalent Logic Elements (LEs)198,900338,200531,200813,050Registers159,120270,400424,960650,440M9K Memory Blocks4681,0401,2801,610M144K Memory Blocks36486460Embedded Memory (Kbits)9,39616,27220

5、,73623,130MLAB (Kbits)1,2504,2256,64010,16318 x 18 Multipliers5765761024960Equivalent ASIC Gates2.3M14M6.3M9.7M注解1:等效方法為1個(gè) LE相當(dāng)于12個(gè)ASIC門(mén) PCI Express (8通道) 邏輯驗(yàn)證系統(tǒng),支持2片 Virtex-6 LXT/SXT FPGA- LX240T / LX365T / LX550T- SX315T / SX475T- PCI Express邊緣連接 / 電纜連接- PCI Express Gen2兼容 2 片Virtex-6 LX550T可達(dá)到100

6、0萬(wàn)以上ASIC邏輯門(mén) FPGA片間全LVDS / GTX互聯(lián)- LVDS 速度600MHz- LVDS差分對(duì)可以被用作兩個(gè)單端信號(hào),頻率約為225MHz- 每對(duì)LVDS信號(hào)可復(fù)用10根信號(hào)- 簡(jiǎn)化邏輯分片難度- LVDS源時(shí)鐘同步 2個(gè)獨(dú)立DDR3 SODIMMs (250MHz)- 64位數(shù)據(jù)位寬, 250MHz操作- 支持標(biāo)準(zhǔn)SODIMM DDR3內(nèi)存模組- 每槽地址線(xiàn)/電源支持4GB內(nèi)存模組- 可替換特殊內(nèi)存模塊 (請(qǐng)與煥代時(shí)業(yè)確認(rèn)): SRAM: QDR, ASYNC, STD, PSRAM FLASH DRAM: SDR, DDR1, PSRAM, RLDRAM, DDR2 Mic

7、tor, 額外互聯(lián) 快速方便的 FPGA 配置- 可通過(guò)SD/SDHC, USB, JTAG方式進(jìn)行配置 3條獨(dú)立低偏移全局時(shí)鐘網(wǎng)絡(luò)- 高精度用戶(hù)可編程時(shí)鐘合成器- 用戶(hù)可通過(guò)SD/SDHC, USB進(jìn)行配置- 差分均衡分布的全局時(shí)鐘網(wǎng)絡(luò) 2 組千兆以太網(wǎng)接口(GbE) 2 組SATA接口(設(shè)備/主機(jī),GTX實(shí)現(xiàn)) 通過(guò)JTAG界面全面支持內(nèi)嵌邏輯分析器 - ChipScope和其他第三方調(diào)試解決方案 通過(guò)使用擴(kuò)展連接件增加子板進(jìn)行靈活定制- 全差分LVDS- 400-pin Samtec 高速連接器, 兼容ANSI/VITA 57.1-2008- LVDS源時(shí)鐘同步信號(hào),最高450MHz-

8、GTX收發(fā)器連接器FPGAVirtex-6LXTSXTLX240TLX365TLX550TSX315TSX475TSpeed-1L, -1, -2, -3-1L, -1, -2, -3-1L, -1, -2-1L, -1, -2, -3-1L, -1, -2Slices47,680 56,880 85,920 49,200 74,400 Equivalent Logic Cells241,152 364,032 549,888 314,880 476,180 Flip-Flop301,440 455,040 687,360 394,000 595,200 GTX Transceivers24

9、24 36 24 36 25x18 Multipliers768 576 864 1,344 2,016 18kb Memory Blocks832 832 1,264 1,408 2,128 Total kbits14,976 14,976 22,752 25,344 38,304 Max I/Os720 720 840 720 840 Equivalent ASIC Gates (100% Utilization)2.89M4.37M6.6M3.78M5.71M定制化 FPGA SoC 驗(yàn)證平臺(tái)便捷的定制流程FPGA核心特性 216片Altera Stratix III/IV 216片Xi

10、linx Virtex-6 FPGA芯片之間全部LVDS高速互聯(lián),支持10倍信號(hào)復(fù)用 高精度用戶(hù)可編程時(shí)鐘發(fā)生器 SDHC 閃存卡及USB 高速配置FPGA高速總線(xiàn)連接 PCI-Express 1.1/2.0 x1x8 (通過(guò)PCI-Express PHY或GTX/RocketIO),可外接電纜 PCI/PCI-X 32-bit/64-bit, 33MHz133MHz USB 2.0/3.0直接板上集成 / SODIMM 模塊擴(kuò)展 標(biāo)準(zhǔn)DDR2/DDR3 SODIMM模塊(4GB) 可替換特殊內(nèi)存模塊 SRAM: QDR, ASYNC, STD, PSRAM FLASH: NAND, NOR, SPI, DATA DRAM: SDR, DDR1, LPDDR, RLDRAM Mictor, 額外互聯(lián)直接板上集成 / 子板模塊擴(kuò)展 通訊應(yīng)用:10/100/1000以太網(wǎng), 10G以太網(wǎng)(XAUI), SFP模塊 消費(fèi)類(lèi)電子:Audio CODEC, S/PDIF, LVDS LCD, 模擬RGB/CVBS/Component, DVI/HDMI/DP 存儲(chǔ)應(yīng)用: SATA, SAS, USB 2.0/3.0, ATA,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論