版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、航天772所高校專項科研計劃2013年度招標(biāo)項目指南(簡版)目錄一、項目指南11.1 基于SoPC芯片的微納衛(wèi)星綜合電子系統(tǒng)設(shè)計與測試技術(shù)11.2 基于8位微控制器的全數(shù)字DC/DC模塊的設(shè)計21.3 ESD設(shè)計技術(shù)研究31.4 1Gbps2.5Gbps 高速Serdes電路研究41.5 SpaceWire總線應(yīng)用開發(fā)環(huán)境設(shè)計51.6 星載異構(gòu)多核可重構(gòu)SoC集成開發(fā)環(huán)境設(shè)計61.7 SPARC V8處理器仿真模型接口設(shè)計及驗證71.8 倒裝焊陶瓷封裝可靠性評估及檢測81.9 低照度微光探測器91.10 高幀頻CMOS相機圖像采集處理技術(shù)101.11 FPGA測試向量開發(fā)自動化技術(shù)111.12
2、 偽距定位算法研發(fā)121.13 高精度載波相位定位算法研究131.14 基于硅基技術(shù)的射頻功率放大器(RFPA)設(shè)計14二、特別聲明15一、項目指南1.1 基于SoPC芯片的微納衛(wèi)星綜合電子系統(tǒng)設(shè)計與測試技術(shù)1.1.1研究內(nèi)容該項目面向微納衛(wèi)星綜合電子應(yīng)用,兼容 CubeSat、NanoSat標(biāo)準(zhǔn)衛(wèi)星接口低軌應(yīng)用,基于國產(chǎn)SoPC芯片研發(fā)兼容CubeSat架構(gòu)的微納衛(wèi)星綜合電子系統(tǒng)及其配套軟件。研究內(nèi)容包括:1) 基于SoPC芯片計算機板設(shè)計、調(diào)試;2) 操作系統(tǒng)及其BSP移植;3) 多傳感器融合控制算法研制和移植;4) 搭建演示系統(tǒng)及其系統(tǒng)測試。注:此項目甲方可提供相關(guān)硬件模塊和軟件環(huán)境。1
3、.1.2成果形式1) 計算機板 2) 控制軟件C語言源碼和matlab仿真環(huán)境3) 實驗演示系統(tǒng)4) 設(shè)計文檔、使用手冊、實驗報告、論文1.1.3技術(shù)指標(biāo)1) SPARC V8處理器內(nèi)核2) 控制軟件姿態(tài)定位精度(二維定位精度<10m; 高程精度<12m; 三軸指向精度:<10)3) 尺寸、重量符合詳版要求1.1.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:35萬元。1.2 基于8位微控制器的全數(shù)字DC/DC模塊的設(shè)計1.2.1研究內(nèi)容依托于我所8位微控制器、ADC轉(zhuǎn)換器、模擬開關(guān)和功率驅(qū)動器件,研究全數(shù)字DC/DC的基礎(chǔ)部分拓?fù)浣Y(jié)構(gòu)和核心部分控制器,形成一套完整的全數(shù)字D
4、C/DC解決方案。研究內(nèi)容包括:1) 全數(shù)字DC/DC的拓?fù)浣Y(jié)構(gòu);2) 核心控制器的體系結(jié)構(gòu)和算法;3) 全數(shù)字DC/DC模塊的演示實驗板。1.2.2成果形式序號文檔代碼演示環(huán)境1成果物清單核心控制器代碼全數(shù)字DC/DC模塊功能演示板2項目工作報告驗證環(huán)境及激勵代碼3驗證測試報告其他代碼1.2.3技術(shù)指標(biāo)1) 輸入電壓:28V2) 輸出電壓:單路輸出,+5V3) 輸出功率:5W4) 輸出輸入隔離:是5) 輸出紋波:50mVp-p6) 效率:90%7) 過壓保護:額定輸出電壓以上±10%8) 上電過沖:<5%額定電壓,單調(diào)上升9) 輸出電壓:可調(diào)節(jié)1.2.4研制周期和課題經(jīng)費研制
5、周期:2年。課題經(jīng)費:20萬。1.3 ESD設(shè)計技術(shù)研究1.3.1研究內(nèi)容1) CMOS集成電路高壓輸入ESD防護技術(shù)基于指定工藝,可保證80 PIN 芯片2000V ESD(HBM)通過的保護結(jié)構(gòu)。2) 多電壓域混合信號SoC全芯片ESD設(shè)計技術(shù)基于指定工藝,針對三個(含)以上domain域的ESD設(shè)計技術(shù)研究,解決嵌入式模擬IP隔離引起的多個(三個以上)電壓域之間的全芯片ESD減弱問題。3) 器件級、電路級ESD仿真技術(shù)研究基于指定工藝,針對不同結(jié)構(gòu)的有效器件與電路,開發(fā)ESD仿真環(huán)境,建立ESD仿真模型,掌握ESD仿真方法,達(dá)到可預(yù)先評估ESD設(shè)計水平的目的。1.3.2成果形式序號文檔版
6、圖及模型1成果物清單器件及電路級ESD模型2項目工作報告多電壓域ESD設(shè)計結(jié)構(gòu)原理圖、版圖3ESD建模方法及仿真流程高壓輸入端口ESD設(shè)計結(jié)構(gòu)原理圖、版圖4多電壓域ESD設(shè)計文檔5高壓輸入端口ESD防護文檔1.3.3技術(shù)指標(biāo)研究內(nèi)容技術(shù)指標(biāo)高壓輸入端口ESD防護技術(shù)輸入正負(fù)10V,電源電壓3.3V80 PIN全芯片測試HBM:2000VESD仿真技術(shù)器件級仿真結(jié)果與測試電路測試結(jié)果誤差小于20%電路級仿真結(jié)果與實測結(jié)果誤差小于200V多電壓域ESD設(shè)計技術(shù)三個(含)以上電壓域600 PIN SOC ESD 2000V(HBM)1.3.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:20萬。1.4
7、 1Gbps2.5Gbps 高速Serdes電路研究1.4.1研究內(nèi)容本課題的研究對象為8b/10b Serdes,工作頻率1Gbps2.5Gbps,工作電壓2.5V,具有片上8-bit/10-bit編/解碼器及Comma檢測功能,用片上PLL實現(xiàn)對低速參考時鐘的頻率綜合。通過本課題的研究,需實現(xiàn)以下關(guān)鍵技術(shù)的突破:1) 高速時鐘和數(shù)據(jù)恢復(fù)(CDR)技術(shù)2) 串行輸出的可編程預(yù)加重(Programmable Preemphasis) 技術(shù)3) 信號丟失檢測(LOS)技術(shù)4) COMMA檢測(Comma Detect)技術(shù)1.4.2成果形式序號類別名稱1文檔Serdes研制總結(jié)報告2IPSerd
8、es IP(包含原理圖,GDS文件)3硬件Serdes專用高速測試板4軟件Serdes高覆蓋性測試向量或測試方法5文檔Serdes IP測試報告1.4.3技術(shù)指標(biāo)參數(shù)測試條件最小 典型 最大單位VOD(p) 預(yù)加重VODRt=50PREM=high655 725 795mVRt=50PREM=low590 650 710VOD(d) 無預(yù)加重VODRt=50540 600 660mVV(cmt) 發(fā)送器共模電壓Rt=501000 1250 1400mVVID 接收器輸入差模200 1600mVV(cmr) 接收器共模電壓Rt=501000 1250 2250mV串行數(shù)據(jù)total jitter
9、(p-p)差分輸出jitter2.5 Gbps, PRBS格式0.20UI差分輸出jitter1.6 Gbps, PRBS格式0.16UITt tr,tf差分輸出上升、下降時間(20%80%)。Rt=50,CL=5pf150pstd(Tx latency)34 38bitstr(Rx latency)76 107 bits 注:電路需可在-55+125溫度范圍內(nèi),VDD=3.3±10%。 1.4.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:30萬。1.5 SpaceWire總線應(yīng)用開發(fā)環(huán)境設(shè)計1.5.1研究內(nèi)容基于航天772所研制的SpaceWire通訊芯片組,立足國內(nèi)應(yīng)用需求,建
10、立SpaceWire網(wǎng)絡(luò)應(yīng)用開發(fā)平臺,研究鏈路冗余方案和網(wǎng)絡(luò)傳輸?shù)臅r間確定性方案,開發(fā)SpaceWire網(wǎng)絡(luò)驅(qū)動程序,實現(xiàn)網(wǎng)絡(luò)應(yīng)用和數(shù)據(jù)傳輸效率、誤碼、傳輸延遲等性能評估,支持SpaceWire網(wǎng)絡(luò)冗余。1.5.2成果形式1) 完善的SpaceWire網(wǎng)絡(luò)硬件環(huán)境,包括基于5個通訊控制器的節(jié)點和2個路由器節(jié)點。2) 完善的SpaceWire網(wǎng)絡(luò)應(yīng)用程序和支持庫,可對網(wǎng)絡(luò)進行性能評估。3) 完整的SpaceWire網(wǎng)絡(luò)開發(fā)平臺軟、硬件文檔。1.5.3技術(shù)指標(biāo)1) SpaceWire總線傳輸速率200Mbps,系統(tǒng)時鐘大于30MHz。2) 節(jié)點板和路由器板具有PCI、USB和Ethernet接口。
11、3) 網(wǎng)絡(luò)系統(tǒng)具備誤碼率測試能力,具備網(wǎng)絡(luò)性能評估、監(jiān)控能力和冗余能力。1.5.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:20萬。1.6 星載異構(gòu)多核可重構(gòu)SoC集成開發(fā)環(huán)境設(shè)計1.6.1研究內(nèi)容基于Eclipse平臺,研究針對異構(gòu)多核可重構(gòu)SoC的軟件開發(fā)工具集成和管理方法,研制具有良好圖形界面的多核系統(tǒng)一體化集成開發(fā)環(huán)境,實現(xiàn)程序開發(fā)、調(diào)試、優(yōu)化和數(shù)據(jù)可視化,有效支持多核SoC的推廣與應(yīng)用。具體研究內(nèi)容包括:1) 并行編程技術(shù)研究。2) 多核調(diào)試器設(shè)計技術(shù)研究。3) 多核性能分析工具技術(shù)研究。4) 函數(shù)庫設(shè)計。1.6.2成果形式1) 完整的多核集成開發(fā)軟件系統(tǒng)2) 規(guī)范的軟件系統(tǒng)文檔3
12、) 典型應(yīng)用示范1.6.3技術(shù)指標(biāo)1) 支持主流操作系統(tǒng)平臺2) 并行程序開發(fā)工具3) 多核調(diào)試模塊4) 性能分析工具5) 函數(shù)庫1.6.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:30萬。1.7 SPARC V8處理器仿真模型接口設(shè)計及驗證1.7.1研究內(nèi)容基于SPARC V8指令精確模型,設(shè)計AMBA總線接口;建立驗證環(huán)境、設(shè)計驗證激勵,進行SPARC V8仿真模型及AMBA接口的功能驗證;對V8仿真模型及驗證環(huán)境和激勵進行封裝,實現(xiàn)參數(shù)配置和自動運行。完成基于SPARC V8的SoC設(shè)計、性能分析、功能驗證、IP集成。1.7.2成果形式序號文檔代碼演示環(huán)境1成果物清單AMBA總線接口代
13、碼1套演示環(huán)境2項目工作報告驗證環(huán)境及激勵代碼3仿真模型總線接口設(shè)計手冊封裝配置代碼4驗證環(huán)境設(shè)計手冊其他代碼5驗證功能點及激勵說明手冊6封裝配置說明手冊1.7.3技術(shù)指標(biāo)1) V8仿真模型可被VC2005、VC2008和gcc編譯;2) V8仿真模型能夠執(zhí)行Mibench等程序;3) 驗證環(huán)境支持主流的EDA仿真工具;4) 功能點覆蓋率達(dá)到100%;5) Testbench對CPU的占用時間應(yīng)小于總體占用時間的30%;6) 仿真模型配置支持符合IP-XACT的工具。1.7.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:20萬。1.8 倒裝焊陶瓷封裝可靠性評估及檢測1.8.1研究內(nèi)容對航天77
14、2所陶瓷FC封裝器件,對芯片凸點的分布進行優(yōu)化設(shè)計,實現(xiàn)FC器件的壽命預(yù)測;對芯片凸點及倒裝焊器件的檢測方法進行研究,建立倒裝焊封裝工藝質(zhì)量控制體系;對倒裝焊焊點的微觀組織演變,全面評估和分析倒裝焊封裝可靠性,建立倒裝焊封裝可靠性評估理論基礎(chǔ)。主要研究內(nèi)容包括:1)倒裝焊焊點熱應(yīng)力分析及壽命預(yù)測;2)凸點制備對倒裝焊可靠性的影響;3)倒裝焊工藝可靠性分析;4)底部填充可靠性分析;5)倒裝焊凸點檢測方法研究。1.8.2成果形式序號文檔名稱1FC-CCGA合格器件2項目工作報告3倒裝焊封裝工藝可靠性評估報告4倒裝焊仿真分析報告5設(shè)計規(guī)范6工藝規(guī)范與檢驗標(biāo)準(zhǔn)1.8.3技術(shù)指標(biāo)1) 芯片凸點直徑為80
15、m200m,凸點節(jié)距為150m300m;2) FC-CCGA器件抗溫度循環(huán)(-65150)能力1000次;3) FC-CCGA器件抗熱沖擊(-65150)能力500次;4) 倒裝焊仿真分析凸點數(shù)量1500。1.8.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:30萬。1.9 低照度微光探測器1.9.1研究內(nèi)容基于航天772所CMOS APS樣片,研究高靈敏度的可見光傳感器和像增強器實現(xiàn)的微光探測器,實現(xiàn)微弱光照度下的清晰成像和視頻成像。掌握微光成像增強技術(shù)、低噪聲處理/抑制技術(shù)、高畫質(zhì)圖像采集/處理技術(shù)等。形成相應(yīng)的原理樣機,達(dá)到微光探測需求,初步達(dá)到樣品要求。1.9.2成果形式序號文檔代碼樣
16、機1成果物清單軟件驅(qū)動源代碼 原理樣機兩臺套2項目工作報告編譯環(huán)境代碼3軟硬件系統(tǒng)的開發(fā)技術(shù)報告、使用說明書其他代碼和腳本4微光探測器產(chǎn)品說明書5硬件原理圖、PCB板圖1.9.3技術(shù)指標(biāo)1) 像素規(guī)模:1024×1024;2) 像素率:20MHz;3) 圖像灰度:12位;4) 最低照度:1×10-4lux F1.4;5) 可實現(xiàn)對100400m距離內(nèi)目標(biāo)物的有效識別;6) 微光探測器系統(tǒng)的輸出的圖像信噪比應(yīng)不低于50dB;7) 重量:不超過2Kg(包括鏡頭)。1.9.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:20萬。1.10 高幀頻CMOS相機圖像采集處理技術(shù)1.10.
17、1研究內(nèi)容本項目基于航天772所提供的CMOS APS樣片,研究高幀頻CMOS APS器件的測試相機系統(tǒng),掌握測試系統(tǒng)的高像素率圖像采集技術(shù)、傳輸技術(shù)、低噪聲處理技術(shù)、相關(guān)圖像處理技術(shù)等。1.10.2成果形式序號文檔代碼樣機1成果物清單相機系統(tǒng)驅(qū)動程序、PC機操作面板、數(shù)據(jù)采集/傳輸?shù)仍创a原理樣機兩臺套2項目工作報告編譯環(huán)境代碼3軟硬件系統(tǒng)的開發(fā)技術(shù)報告、使用說明書圖像采集/處理、低噪聲處理等程序4硬件原理圖、PCB板圖其他代碼和腳本5軟件設(shè)計說明及編譯環(huán)境1.10.3技術(shù)指標(biāo)1) 測試系統(tǒng)指標(biāo)Ø 像素率:40MHz;Ø 圖像灰度:12位;Ø 緩存深度:16M
18、Byte;Ø 圖像輸出接口:CameraLink;Ø 相機系統(tǒng)總噪聲:200e-;Ø 功耗: 6W。2) 樣機性能Ø 具有子母板結(jié)構(gòu),可適應(yīng)不同分辨率規(guī)格的APS芯片測試演示擴展需求;Ø 人機操作界面顯示的參數(shù)信息清晰、全面,且參數(shù)可連續(xù)調(diào)整;Ø 預(yù)留測試數(shù)據(jù)端接口,監(jiān)測測試激勵信號的控制、調(diào)試和輸出信號。1.10.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:20萬。1.11 FPGA測試向量開發(fā)自動化技術(shù)1.11.1研究內(nèi)容通過對Xilinx公司FPGA產(chǎn)品體系架構(gòu)以及測試結(jié)構(gòu)的研究,建立XDL語言分析數(shù)據(jù)庫、基于XDL的自動化向
19、量設(shè)計流程、測試向量自動開發(fā)軟件和測試覆蓋率統(tǒng)計工具,形成用于批生產(chǎn)的工程化測試向量。本課題的成果包括Virtex、Virtex2、Virtex4等3個系列的工程化測試向量,可應(yīng)用于這些系列的批生產(chǎn)。1.11.2成果形式序號文檔代碼1成果物清單測試向量集2項目工作報告基于XDL的向量開發(fā)自動化軟件的源代碼3XDL向量設(shè)計方法說明XDL數(shù)據(jù)庫4向量覆蓋率說明覆蓋率統(tǒng)計軟件代碼5XDL節(jié)點描述及語法規(guī)則說明其他代碼和腳本6配置碼流及向量對應(yīng)表1.11.3技術(shù)指標(biāo)1) 測試向量至少涵蓋Virtex系列典型產(chǎn)品,Virtex 2系列典型產(chǎn)品,Virtex4系列典型產(chǎn)品;2) 測試向量的邏輯資源及內(nèi)嵌I
20、P核的測試覆蓋率>95%;互聯(lián)資源的測試覆蓋率>90%;3) 基于XDL的測試向量自動化開發(fā)軟件,單個向量編譯時間<5分鐘,自動生成資源覆蓋率統(tǒng)計數(shù)據(jù)。1.11.4研制周期和課題經(jīng)費研制周期:2年。課題經(jīng)費:30萬。1.12 偽距定位算法研發(fā)1.12.1研究內(nèi)容面向北斗二代導(dǎo)航大眾及行業(yè)的導(dǎo)航應(yīng)用的巨大的市場,基于自主知識產(chǎn)權(quán)北斗二代/GPS多模衛(wèi)星導(dǎo)航基帶SoC芯片,完成單星座或多星座的兼容定位算法(PVT)的研發(fā),輸出衛(wèi)星導(dǎo)航偽距定位結(jié)果。研究內(nèi)容包括:1) 定位算法研究,對動態(tài)模型與觀測量誤差進行建模,定位輸出平滑穩(wěn)定;2) 具備航跡推算功能;3) 完好性(RAIM)算
21、法研究;4) 以上算法完成C語言實現(xiàn),并且進行算法優(yōu)化,滿足設(shè)計規(guī)范。注:項目開展需依托導(dǎo)航芯片部提供的導(dǎo)航模塊(BMN2200S),其射頻為潤芯3007,基帶SoC為我所BM3013,包含的頻點GPS L1、北斗B1、B3。1.12.2成果形式序號文檔代碼樣機1成果物清單偽距定位代碼1套算法驗證環(huán)境2項目工作報告完好性代碼3算法說明文檔三星定位代碼4功能性能測試報告1.12.3技術(shù)指標(biāo)任務(wù)指標(biāo)雙模聯(lián)合定位聯(lián)合定位功能航跡推算具有航跡推算功能三星定位定位功能定位精度10m靜態(tài)定位定位精度3m動態(tài)定位性能定位精度5m定位可用度99%測速精度0.1m/s1.12.4研制周期和課題經(jīng)費研制周期:1年。課題經(jīng)費:25萬。1.13 高精度載波相位定位算法研究1.13.1研究內(nèi)容基于載波相位的高精度定位算法,深入研究高精度載波定位算法、整周模糊度及定位后處理,改進和進一步優(yōu)化定位精度、定位可用性。研究內(nèi)容包括:1) 高精度載波相位定位算法研發(fā),設(shè)計載波相位高精度定位算法,整周模 糊度求解算法等;2) 無基站雙頻RTK算法研發(fā),基于北斗B1和B3兩個頻點,設(shè)計實現(xiàn)雙頻RTK算法,實現(xiàn)無基站的高精度定位。注:項目開展需依托導(dǎo)航芯片部提供的導(dǎo)航模塊(B
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 專業(yè)化消防工程安裝協(xié)議范本(2024年版)版
- 2025年度廠區(qū)新能源發(fā)電項目合作協(xié)議3篇
- 2025年度電商大數(shù)據(jù)安全保護合作協(xié)議4篇
- 旅游業(yè)績深度剖析
- 專業(yè)汽車起重機租賃協(xié)議2024版范本版B版
- 二零二五年度智能化家居系統(tǒng)安裝合同3篇 - 副本
- 二零二五年度大渡口區(qū)吸污車租賃與環(huán)保技術(shù)研發(fā)協(xié)議3篇
- 2025年度測井設(shè)備研發(fā)與技術(shù)服務(wù)合同4篇
- 二零二五年度船舶航行安全GPS監(jiān)控合同文本3篇
- 2025年度公共場所場地借用及安全保障協(xié)議書2篇
- 品質(zhì)經(jīng)理工作總結(jié)
- 供電搶修述職報告
- 集成電路設(shè)計工藝節(jié)點演進趨勢
- 新型電力系統(tǒng)簡介演示
- 特種設(shè)備行業(yè)團隊建設(shè)工作方案
- 眼內(nèi)炎患者護理查房課件
- 肯德基經(jīng)營策略分析報告總結(jié)
- 買賣合同簽訂和履行風(fēng)險控制
- 中央空調(diào)現(xiàn)場施工技術(shù)總結(jié)(附圖)
- 水質(zhì)-濁度的測定原始記錄
- 數(shù)字美的智慧工業(yè)白皮書-2023.09
評論
0/150
提交評論