




下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、引言 利用硬件描述語言結(jié)合可編程邏輯器件(PLD)可以極大地方便數(shù)字集成電路的設(shè)計(jì),本文介紹一種利用VHDL硬件描述語言結(jié)合現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)的數(shù)控延時(shí)器,延時(shí)器在時(shí)鐘clk的作用下,從8位數(shù)據(jù)線輸入延時(shí)量,到IATCH高電平時(shí)鎖存數(shù)據(jù),可以實(shí)現(xiàn)對觸發(fā)脈沖TRIG的任意量的延時(shí)。由于延時(shí)范圍不同,設(shè)計(jì)所用到的FPGA的資源也不同,本文詳細(xì)介紹最大延時(shí)量小于觸發(fā)脈沖周期的情況。該延時(shí)器的軟件編程和調(diào)試均在Muxplus II環(huán)境下完成,系統(tǒng)設(shè)計(jì)選用Altera公司的EPFl0K30AQC208-3,EPC1441型專用電路,與DSP相結(jié)合,應(yīng)用于
2、雷達(dá)目標(biāo)模擬器的控制部分,實(shí)現(xiàn)對目標(biāo)距離的模擬。 2 設(shè)計(jì)原理 筆者設(shè)計(jì)的數(shù)控延時(shí)器采用3個(gè)串聯(lián)計(jì)數(shù)器來實(shí)現(xiàn)。由于在觸發(fā)脈沖TRIG的上升沿開始延時(shí),使用時(shí)鐘的上升沿計(jì)數(shù),考慮到VHDL對時(shí)鐘描述的限制,設(shè)計(jì)采用計(jì)數(shù)器1產(chǎn)生同步脈沖SYNC,寬度為Tclk,利用SYNC的高電平觸發(fā)cflag,并在延時(shí)結(jié)束后cflag清零;計(jì)數(shù)器2計(jì)算延時(shí)的長度;計(jì)數(shù)器3計(jì)算所要產(chǎn)生的輸出脈沖OUTPUT的脈寬,并在計(jì)數(shù)結(jié)束時(shí)對計(jì)數(shù)器2和計(jì)數(shù)器3清零。延時(shí)器的外部接口電路如圖1所示,原理框圖如圖2所示。整個(gè)電路的設(shè)計(jì)采用同步時(shí)鐘計(jì)數(shù)以盡量減少因局部時(shí)鐘不穩(wěn)定所產(chǎn)生的毛刺和競爭
3、冒險(xiǎn)。 該數(shù)控延時(shí)器低電平時(shí)鎖存數(shù)據(jù),高電平時(shí)改變內(nèi)部寄存器的數(shù)值(與AD9501型數(shù)控延時(shí)器的數(shù)據(jù)鎖存端電平相反)。一般情況下,觸發(fā)脈沖與時(shí)鐘的上升沿是一致的,如果輸入的觸發(fā)脈沖與時(shí)鐘不一致則整個(gè)電路的延時(shí)將產(chǎn)生一定的誤差。時(shí)序仿真如圖3所示,延時(shí)量由dlyLH為高電平時(shí)數(shù)據(jù)總線data8上的數(shù)據(jù)決定。 該數(shù)控延時(shí)器的VHDL硬件描述語言程序如下: 在該程序中,cnt1為延時(shí)量,cnt2為輸出脈沖的寬度,cflag為開始計(jì)數(shù)的標(biāo)志。該
4、段程序在觸發(fā)脈沖的周期大于256*Tclk時(shí),最大延時(shí)量為256*Tclk,如果觸發(fā)脈沖周期小于256*Tclk,則最大延時(shí)量為Tclk一Toutput (Toutput為輸出脈沖的寬度)。 事實(shí)上。在實(shí)際應(yīng)用中,延時(shí)后的輸出脈沖與輸入的觸發(fā)脈沖的頻率并不相同,譬如在設(shè)計(jì)雷達(dá)目標(biāo)模擬器時(shí)要求延時(shí)后產(chǎn)生一連串的7分頻時(shí)鐘,時(shí)序如圖4所示(延時(shí)后產(chǎn)生11個(gè)7分頻的脈沖,占空比為2:5)。 要產(chǎn)生上述觸發(fā)脈沖,只需改變計(jì)數(shù)器2的長度,并在程序中加入case判斷語句即可。3 延時(shí)范圍討論 31 延時(shí)范圍小于觸發(fā)脈沖周期
5、 這種情況只需增加數(shù)據(jù)輸入端的位數(shù),不過一般情況下,數(shù)據(jù)輸入端位數(shù)是固定的,這時(shí)可以在FPGA的內(nèi)部定義多位的數(shù)據(jù)寄存器。以延時(shí)范圍為224*Tclk為例,在FPGA內(nèi)部定義24位的數(shù)據(jù)寄存器,并定義3條地址線dlyLH1、dlyLH2和dlyLH3,通過8位數(shù)據(jù)總線分3次向數(shù)據(jù)寄存器送數(shù),送數(shù)時(shí)間應(yīng)在前一脈沖延時(shí)結(jié)束之后與下一脈沖到來之前。數(shù)據(jù)送入寄存器的程序如下:32 延時(shí)范圍大于觸發(fā)脈沖周期 這種情況在實(shí)際應(yīng)用中比較廣泛譬如在雷達(dá)模擬器的設(shè)計(jì)中,所模擬的目標(biāo)的距離范圍一般都很大因而輸出延時(shí)脈沖的延時(shí)量將大于1個(gè)觸發(fā)脈沖周期,這時(shí)
6、在考慮到FPGA資源的前提下可以采用多路延時(shí)合并的處理方法。以延時(shí)范圍小于4個(gè)周期為例,具體時(shí)序如圖5所示。 利用SYNC信號4分頻并產(chǎn)生4路分頻后的信號。在FPGA內(nèi)部設(shè)計(jì)4個(gè)延時(shí)電路,SYNC1、SYNC2、SYNC3、SYNC4分別作為4個(gè)延時(shí)電路的觸發(fā)信號,每個(gè)延時(shí)電路仿照第一種延時(shí)范圍的設(shè)計(jì)方法,輸出觸發(fā)脈沖通過4個(gè)或門送到輸出端OUTPUT,值得注意的是每個(gè)延時(shí)電路內(nèi)部都要定義1個(gè)與DATAREG位數(shù)相同的數(shù)據(jù)寄存器。延時(shí)數(shù)據(jù)在延時(shí)開始時(shí)送入內(nèi)部寄存器。使用多路延時(shí)合并方法最關(guān)鍵的是要產(chǎn)生準(zhǔn)確的分頻脈沖如果產(chǎn)生的脈沖有毛刺或者電路在設(shè)計(jì)的時(shí)候存在
7、冒險(xiǎn),整個(gè)延時(shí)系統(tǒng)有可能都不能正常工作。 4 延時(shí)誤差分析 以延時(shí)范圍小于觸發(fā)脈沖周期為例,分析固定延時(shí)及延時(shí)誤差。 該延時(shí)器在Muxplus II環(huán)境下從輸入時(shí)鐘Tclk到dlytrig的延時(shí)為82 ns;產(chǎn)生SYNC的寬度為Tclk。因此在觸發(fā)脈沖上升沿與時(shí)鐘信號上升沿對時(shí)該延時(shí)電路的固有延時(shí)為82 ns+2Tclk。但一般情況下觸發(fā)脈沖的上升沿與時(shí)鐘的上升沿并不是一致的,根據(jù)二者之間的關(guān)系可知,最大延時(shí)誤差T滿足:0<T<Tclk.時(shí)鐘的頻率越高,則產(chǎn)生的延時(shí)誤差就越小。 由于該數(shù)控延時(shí)器使用時(shí)鐘來計(jì)數(shù),因此延時(shí)量只能為Tclk的整數(shù)倍。如果設(shè)計(jì)者希望有更精確的延時(shí)可以在設(shè)計(jì)的基礎(chǔ)上外加一片AD9501,該器件的延時(shí)可以精確到(Ttotal+Td)×1/28,其中Ttotal是AD9501的總延時(shí),Td是AD9501的固有延時(shí)。5 結(jié)束語 本文詳細(xì)介紹了利用VHDL硬件描述語言結(jié)合FPGA設(shè)計(jì)一種數(shù)控延時(shí)器的方法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024廣西崇左憑祥市產(chǎn)業(yè)投資有限公司招聘13人筆試參考題庫附帶答案詳解
- 2024廣西憑祥市友誼關(guān)旅游開發(fā)有限公司文旅人才專場招聘31人筆試參考題庫附帶答案詳解
- 2024年湖北機(jī)場集團(tuán)航空物流有限公司招聘第六批派遣制工作人員12人筆試參考題庫附帶答案詳解
- 13足球繞桿 教學(xué)設(shè)計(jì)-七年級上學(xué)期體育與健康
- 2025年電子脂肪儀合作協(xié)議書
- Module8 Unit2(教學(xué)設(shè)計(jì)) 2023-2024學(xué)年外研版英語八年級下冊
- 2024年度四川寶興縣夾金山建設(shè)投資有限公司公開招聘工作人員4人筆試參考題庫附帶答案詳解
- 《第五章 四、運(yùn)動(dòng)的相對性》教學(xué)設(shè)計(jì) -2023-2024學(xué)年初中蘇科版八年級上冊
- Module 11 Unit 2(教學(xué)設(shè)計(jì))-2024-2025學(xué)年外研版英語八年級上冊
- 2025年吉林省通化市單招職業(yè)適應(yīng)性測試題庫完整
- 脫碳塔CO2脫氣塔設(shè)計(jì)計(jì)算
- 《駱駝祥子》通讀指導(dǎo)手冊
- 股東會會議系列文件(通知、議程、簽到表、表決票、決議)
- 非法占用農(nóng)田建房舉報(bào)信范文
- 伐樹工程施工合同范本
- 數(shù)據(jù)挖掘(第2版)PPT全套完整教學(xué)課件
- 工程開工報(bào)告(5篇)
- 配電箱試驗(yàn)項(xiàng)目
- 運(yùn)動(dòng)技能學(xué)習(xí)與控制課件第一章運(yùn)動(dòng)技能學(xué)習(xí)與控制概述
- 溫室大棚花卉苗圃采暖方案空氣源熱泵
- BEC商務(wù)英語高級考試歷年真題
評論
0/150
提交評論