數字時鐘設計原理(共4頁)_第1頁
數字時鐘設計原理(共4頁)_第2頁
數字時鐘設計原理(共4頁)_第3頁
數字時鐘設計原理(共4頁)_第4頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、精選優(yōu)質文檔-傾情為你奉上數字時鐘設計原理圖一 實驗目的設計一個多功能數字中電路,基本功能為:準確計時,以數字形式顯示分、秒的時間;分和秒的計時要求為60進位;校正時間。二設計框圖和工作原理分顯示器秒顯示器秒計數器秒譯碼器分頻器振蕩器校時電路分計數器時譯碼器 1s 由振蕩器產生高穩(wěn)定的高頻脈沖信號,作為數字鐘的時間基準(系統(tǒng)時鐘),再經分頻器輸出標準秒脈沖信號。秒計數器計滿60后向分計數器進位,分計數器計滿60后重新開始計時。計數器的輸出經譯碼器送顯示器。計時出現誤差時可以用校時電路進行校分。三設計方案1.振蕩器的設計振蕩器是數字鐘的核心。振蕩器的穩(wěn)定度及頻率的精確度決定了數字鐘計時的準確程度

2、,通常選用石英晶體構成振蕩器電路。一般來說,振蕩器的頻率越高,計時精度越高。在這里我們選用由集成電路定時器555與RC組成的多諧振蕩器。這里選用555構成的多諧振蕩器,輸出振蕩頻率v01KHz的脈沖,電路參數如下圖所示。2.分頻器的設計選用3片中規(guī)模集成電路計數器74LS90可以完成分頻功能。因為每片為110分頻,3片級聯(lián)則可獲得所需要的頻率信號,即第1片的Q3端輸出頻率為100HZ,第2片的Q3端輸出為10Hz,第3片的Q3端輸出為1Hz。分頻電路如下圖所示:3.分秒計數器的設計 分和秒計數器都是模M=60的計數器,其計數規(guī)律為:00-01-58-59-00選74LS92作十位計數器,74L

3、S90作個位計數器。再將它們級聯(lián)組成模數M=60的計數器。分秒計數電路如下: 74LS90的原理圖如下: 74LS92的原理圖如下:4.校時電路的設計 當數字鐘接通電源或者計時出現誤差時,需要校正時間(或稱校時)。校時是數字鐘應具備的基本功能。一般電子手表都具有時、分、秒等校時功能。為使電路簡單,這里只進行分鐘的校時,當按鍵按下后與非門U4D的4號引腳輸入低電平,與非門U4A的8號引腳輸出一個下降沿脈沖,觸發(fā)分計數器計數,從而實現校分功能。下圖為校分電路: 5.顯示電路的設計 采用三塊74LS48芯片,分別將分十位、個位,秒十位的計數器輸出譯碼,然后經數碼管顯示,秒個位計數器74LS90的Q0端直接接一個發(fā)光二極管,用閃爍表示。6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論