




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、Allegro Design Entry HDL原理圖輸入方式孫海峰Design Entry HDL是Cadence公司原有的原理圖設計輸入系統(tǒng),提供了一個全面、高效、靈活的原理圖設計環(huán)境,具有強大的操作編輯功能。設計者在HDL環(huán)境中能夠完成整個原理圖設計流程,可以進行層次原理圖和平面原理圖輸入、原理圖檢查、生成料單、生成網(wǎng)表等工作。HDL還能與Allegro工具很好的集成在一個工程中,可很方便的實現(xiàn)原理圖到PCB的導入,以及PCB改動反標到原理圖等交互式操作。接下來,按照原理圖設計輸入流程,我來詳細闡述Design Entry HDL原理圖的輸入方式。1、 進入Design Entry HD
2、L用戶界面進入HDL原理圖輸入界面的步驟如下。1、執(zhí)行“開始/程序/Cadence 16.3/Design Entry HDL”命令,將彈出產(chǎn)品選擇對話框 2、進入產(chǎn)品界面,彈出Open Project對話框 其中Open Recent用以打開最后運行的項目; Open Open an Existing Project用以打開一個已有的項目; Create a New Project用以新建一個項目。 3、點擊Create a New Project新建項目,則進入新建項目向導,填入新建項目名稱和保 存位置,如下圖。4、點擊下一步,進入Project Libraries對話框,在可用元件庫中為
3、項目添加元件庫5、 點擊下一步,進入Design Name對話框,Library中選擇需要的元件庫,Design中可 以填寫新建項目名稱,也可以選擇已有元件,對其進行修改。6、 點擊下一步,進入Summary對話框,顯示前面步驟所設置的所有內容。7、點擊Finish按鈕,在接下來的對話框中均確定就可以完成項目的新建, 并出現(xiàn)原理圖工作界面。其中:(1)標題欄顯示文件所在路徑和文件名稱; (2)菜單欄項目所有相關操作的集合; 包含了文件菜單、編輯菜單、視圖菜單、元件菜單、畫線菜單、文本菜單、 模塊菜單、群組菜單、顯示菜單、仿真菜單、RF-PCB菜單、工具菜單、窗 口菜單和幫助菜單。原理圖繪制過程
4、中所需的所有相關操作都可在這些菜單 中啟動。 (3)工具欄HDL原理圖工作平臺有很多工具欄,調用工具欄的方法也很簡 單,執(zhí)行Views/Toolbar命令,彈出Customize對話框,即可調用工具欄。 (4)工作窗口包含Hierarchy View窗口、Global Navigation窗口、Console Window窗口以及原理圖設計窗口。(5)狀態(tài)欄用戶界面最下端的狀態(tài)欄顯示原理圖基本狀態(tài)設置。2、 設置Design Entry HDL在做原理圖之前,應該做好前期的準備工作,所謂“工欲善其事,必先利其器”,將準備工作做好,再去做原理圖,會事半功倍。接下來,對HDL進行基本設置。1、元件
5、庫的調用設置 設計者在進行原理圖設計時,需要使用Cadence自帶的某些元件庫,或者自己開發(fā)新的元件庫,如何調用這些元件庫呢,步驟如下:(1) 執(zhí)行“開始/Cadence/Release 16.3/Project Manager”,再選擇產(chǎn)品類型, 而后打開新建項目則進入Allegro Project Manager對話框;(2) 點擊Setup進入Project Setup對話框; 在Project Setup對話框中,有Global標簽下,設定或修改原理圖設計 所需的元件庫,設計名稱以及保存路徑。2、原理圖繪制界面的基本設置 執(zhí)行HDL原理圖繪制界面菜單欄中Tools/Options命令,
6、或者在Project Setup對話框中Tools標簽下點擊Design Entry HI后的Setup進入DesignEntry HDL Options對話框,如下圖,其中: (1)General用以設置原理圖設計的總體狀況; (2)Font用以設置原理圖中元件、網(wǎng)絡相關標識的字體、顏色等; (3)Paths用以設置輸入路徑; (4)Graphics用以設置繪圖時畫線、畫點的基本情況; (5)Text用以設置原理圖中添加文本的內容、屬性狀況; (6)Color用以設置原理圖中元件、線、點、背景等的初始顏色; (7)Grid用以設置柵格點; (8)Check用以設置電氣、走線、信號名、雜項和在
7、線檢查等檢查 情況; 在做原理圖的設計繪制前,以上幾項設置好就可以了,其它項目不需要改變,只要選擇默認設置,這樣就完成了原理圖設計的基本設置了。 最后原理圖打印時,再在Plotting中設定打印頁面,如下圖。3、 HDL原理圖設計結構原理圖有兩種設計結構:平坦式和層次式,平坦式電路在空間結構上看是在同一層次上的電路,知識整個電路分布在不同的頁面,頁面之間通過端口連接器連接起來;層次式電路結構上屬于不同的空間層次。1、 平坦式電路設計平坦式電路在空間上同一層次,不同頁面之間都有端口OFFPAGE連接,雖然它們不在同一頁面,但是于再同一個電路圖的文件夾中,電學上都是相通的,其結構框圖如下圖。Sch
8、ematic Page 1L>>Schematic Page 2<<L R>>Schematic Page 3<<R 2、 層次式電路圖設計層次式電路在空間上的不同層次,一般先在一張圖紙上用框圖形式設計總體結構,然后再另一張圖紙上設計每個子電路框圖代表的結構,知道最后一層電路圖不包含子電路框圖為止,其結構框圖如下。根層電路Schematic6Schematic5 5Schematic 3Schematic 2Schematic 4Schematic 14、 HDL原理圖繪制在原理圖繪制界面基本設置完成后,下面就可以來進行原理圖的繪制了。1、 產(chǎn)生
9、一個設計頁面執(zhí)行File/New命令,就可以新建原理圖繪制頁面了。2、 調用頁面圖框在HDL中原理圖框式作為Component來添加的,在原理圖繪制頁面,執(zhí)行Component/Add命令,可在元件庫中調用軟件自帶或者自己開發(fā)的邊框封裝。3、 元件、輸入輸出端口、電源接地等原理圖封裝的添加與編輯 原理圖頁面基本設置完成后,就可以添加元件、端口、電源等封裝了,執(zhí)行Component/Add命令,彈出Component Browser對話框。 在該對話框中,設計者尋找自己所需的元件庫以及對應元件,執(zhí)行Add命令即可添加元件。在Edit下拉菜單中,可執(zhí)行元件的刪除、移動、顏色變換、排列、復制等一系列
10、編輯操作。4、 元件連線(1)繪制導線:執(zhí)行Wire/Draw或者Wire/Route命令對元件進行連線和自 動走線;(2) 添加或修改導線網(wǎng)絡名:執(zhí)行Wire/Signal Name,填入網(wǎng)絡名稱,再 點擊相應網(wǎng)絡,即可完成網(wǎng)絡命名,也可以在走線時右擊鼠標執(zhí)行Signal Name命令來實現(xiàn)走線時定義網(wǎng)絡名;執(zhí)行Text/Change命令,再點擊網(wǎng)絡 名,就可對網(wǎng)絡名進行修改;Signal Name對話框如下: (3)繪制總線:執(zhí)行Wire/Draw命令作導線,加入總線格式網(wǎng)絡名,如 DATA<7.0>,連線則自動轉換成總線;(4) 總線分支線命名: 執(zhí)行Wire/Bus Nam
11、e命令,設置好總線支線名稱排列方式,然后單擊鼠 標左鍵,再釋放鼠標,自上而下貫通所需命名的總線支線如下圖所示,然后單擊左鍵,即可完成總線分支的自動編號,其中鼠標單擊開始的位 置作為高位如下圖。5、 元件屬性設置原理圖設計繪制完成后,要首先確定或修改元件的相關屬性,執(zhí)行Text/Attributes命令,再單擊所要編輯屬性的元件即可出現(xiàn)Attributes對話框,則可以進行屬性修改。5、 原理圖檢查完成原理圖的繪制后,必須對原理圖進行檢查,以確保原理圖能正確完整的導出網(wǎng)表方便PCB設計,其中原理圖的檢查包含以下幾個方面。(1) 位號、電源/地網(wǎng)絡檢查: 每個元件都需要設置位號,且位號不能重疊,可
12、以手動添加位號,也可 以在原理圖打包時自動產(chǎn)生位號。注意,位號的設置要與元件建庫時的字符頭一致; 電源、GND檢查比較重要,要確保這些網(wǎng)絡無錯接,無漏接。(2) 單網(wǎng)絡檢查: 執(zhí)行Tools/Packager Utilities/Electrical Rules Check命令,在彈出的對話框中,選擇Single Node Nets檢查,點擊Run執(zhí)行單網(wǎng)絡檢查,可根據(jù)單網(wǎng) 絡報告來檢查修改。(3) 信號互連檢查: 單網(wǎng)絡檢查不能保證網(wǎng)絡是否連接正確,因此有必要進行信號互連檢查,首先執(zhí)行Tools/Expend Design命令,而后執(zhí)行Tools/Global Find命令,則可在原理圖上全
13、局查找網(wǎng)絡和元件,最后再執(zhí)行Tools/Global Navigation命令,則可以逐個檢查網(wǎng)絡互連情況。(4) 其它方面檢查: 原理圖檢查除了以上的檢查,其它檢查也很重要,這主要包含總線連接檢查,匹配電阻檢查,每頁原理圖的注釋文字檢查等。6、 打包原理圖原理圖的打包工作,用以將原理圖邏輯設計輸入到物理設計,準備PCB布局布線;原理圖與PCB之間的交互設計;電子規(guī)則檢查;生成BOM;生成網(wǎng)表。后續(xù)設計都以此為工作基礎,因此,原理圖的打包是必不可少的。1、執(zhí)行File/Export Physical命令,彈出Export Physical對話框如圖:2、選擇Package Design選項;3
14、、Package Option中Preserve表示保留所有以前的打包信息,Optimize表示重新打包更緊密的模塊,Repackage表示忽略以前的打包信息重新打包;4、 根據(jù)實際情況選擇Update PCB Editor Board Option、Constraint Manager Data對話框等內容;5、 點擊OK命令,即可完成打包,打包過程中有時會遇到錯誤,出現(xiàn)下圖。經(jīng)常出現(xiàn)的錯誤,在于元件屬性錯誤,執(zhí)行Text/Attributes命令,對元件屬性進行編輯,使原理圖正確打包。7、 創(chuàng)建平面元件在繪制原理圖時,需要用到許多元件,雖然Cadence 16.3中具有豐富的元件庫,但是這
15、并不能滿足設計者的需求,設計者往往需要創(chuàng)建自己的元件庫,創(chuàng)建自己的元件平面元件。Cadence提供了專用的原理圖庫管理工具Library Explorer,可以進行元件庫管理以及元件的編輯。1、 進入Library Explorer界面,創(chuàng)建新庫(1) 執(zhí)行“開始/Cadence/Release 16.3/Library Explorer”,并選擇Allegro PCB Librarian XL(PCB Librarian Expert)產(chǎn)品,進入Library Explorer界面,如下圖。(2) 在Library Explorer界面,執(zhí)行File/New/Build Library命令,
16、即可創(chuàng)建新的元件庫,如下圖新建元件庫0410。(3) 右擊新建元件庫,即可出現(xiàn)以上命令,執(zhí)行New Part命令即可在該元件庫內創(chuàng)建新元件,如下圖。(4) 在新建元件上右擊,執(zhí)行Part Developer命令,進入元件信息編輯界面如圖。(5) 在Part Developer編輯器中,右擊Package,執(zhí)行New命令,創(chuàng)建元件封裝,如下圖,創(chuàng)建元件0410封裝。封裝編輯器中,有三個標簽,其中General選項卡中:Logical&Physical Parts對元件封裝邏輯部分和物理部分,右擊Physical Parts(Pack Types)執(zhí)行New命令,出現(xiàn)Add Physica
17、l Part對話框,輸入新建元件物理封裝類型。輸入類型點擊OK則完成封裝的創(chuàng)建。Additional Properties選擇項卡中,對封裝進行屬性編輯。(6) 在選項卡Associated Footprints下Jedec Type上選擇相應的引腳圖,用以指定新建元件的引腳圖。(7) 在封裝編輯界面選擇Package Pin選項卡,用以創(chuàng)建元件引腳。執(zhí)行Pins/Add命令,彈出Add Pin對話框,來創(chuàng)建邏輯引腳。(8) 執(zhí)行Footprint/Extract From Footprint命令,釋放之前Jedec Type中指定的引腳圖。(9) 先選擇邏輯引腳,再選擇封裝引腳,然后點擊Map命令,完成映射;或者直接在“S1”列上直接填入封裝引腳號。zai(10) 在Global Pin
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025海南省安全員B證考試題庫附答案
- 武漢設計工程學院《火電廠煙氣凈化Ⅰ》2023-2024學年第二學期期末試卷
- 湖北科技學院《生物技術制藥B》2023-2024學年第二學期期末試卷
- 四川科技職業(yè)學院《房屋建筑與實務》2023-2024學年第二學期期末試卷
- 荊門職業(yè)學院《雷達信號分析》2023-2024學年第二學期期末試卷
- 黑龍江三江美術職業(yè)學院《BIM技術與軟件應用》2023-2024學年第二學期期末試卷
- 長春早期教育職業(yè)學院《紡織品實驗與設計》2023-2024學年第二學期期末試卷
- 2024-2025學年河北省部分重點中學高三上學期12月聯(lián)考歷史試卷
- 廣西民族師范學院《連鎖經(jīng)營管理》2023-2024學年第二學期期末試卷
- 青島求實職業(yè)技術學院《商務禮儀E》2023-2024學年第二學期期末試卷
- CB/T 3457-1992液壓拉伸器
- 《中國商貿文化》1.1商業(yè)簡史
- 向賢明主編馬工程《教育學原理》第一章-教育及其本課件
- 畢業(yè)設計論文-貝類脫殼機設計
- 四川甘孜州州屬事業(yè)單位考調工作人員【共500題附答案解析】模擬檢測試卷
- 咳嗽中醫(yī)診治課件
- 商戶撤場退鋪驗收單
- 八項規(guī)定學習課件
- 《讓孩子成才的秘密》寂靜法師
- 《游戲活動對小班幼兒發(fā)展的影響研究(論文)7000字》
- 《工程電磁場》配套教學課件
評論
0/150
提交評論