數(shù)電第五版(閻石)第三章課后習(xí)題及答案_第1頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案_第2頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案_第3頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案_第4頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案_第5頁(yè)
已閱讀5頁(yè),還剩26頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第三章 門(mén)電路解:兩種情況下的電壓波形圖如圖A3.4所示?!绢}3.7】試分析圖3.7中各電路圖的邏輯功能,寫(xiě)出輸出的邏輯函數(shù)式。(a)圖P3.7(a)電路可劃分為四個(gè)反相器電路和一個(gè)三輸入端的與非門(mén)電路,如圖所示。從輸入到輸出逐級(jí)寫(xiě)出輸出的邏輯函數(shù)式,111111)(,CBADCCBBAA111)(CBACBACBADY(b)圖P3.7(b)電路可劃分為五個(gè)反相器電路和一個(gè)或非門(mén)電路,如圖所示。從輸入到輸出逐級(jí)寫(xiě)出輸出的邏輯函數(shù)式:111 ()()YABCABCABC(c)圖P3.7(c)電路可劃分為三個(gè)與非門(mén)電路、兩個(gè)反相器電路和一個(gè)或非門(mén)電路,如圖所示。從輸入到輸出逐級(jí)寫(xiě)出輸出的邏輯函數(shù)式

2、:)(,)(,)(,)(GINHHEFGCDFABE() () () () ()YIHABCDINHABCDINH(d)圖P3.7(d)電路可劃分為兩個(gè)反相器電路和兩個(gè)傳輸門(mén)電路,如圖所示。從輸入到輸出逐級(jí)寫(xiě)出輸出的邏輯函數(shù)式:ABBAY【題3.8】 試畫(huà)出圖3-8(a)(b)兩個(gè)電路的輸出電壓波形,輸入電壓波形如圖(c)所示。輸出電壓波形如右圖所示:【題3.9】 在圖3-21所示電路中,G1和G2是兩個(gè)OD輸出結(jié)構(gòu)的與非門(mén)74HC03,74HC03輸出端MOS管截止電流為 導(dǎo)通時(shí)允許的最大負(fù)載電流為這時(shí)對(duì)應(yīng)的輸出電壓VOL(max)=0.33V。負(fù)載門(mén)G3-G5是3輸入端或非門(mén)74HC27,

3、每個(gè)輸入端的高電平輸入電流最大值為 ,低電平輸入電流最大值為 ,試求在 、并且滿足 ,的情況下, 的取值的允許范圍。uAIOH5(max)mAIOL2.5(max)uAIIH1(max)uAIIL1(max)VVOD5VVOH4 . 4VVOL33. 0LR解: 的最大允許值為: 的最小允許值為:故 的取值范圍應(yīng)為:LRkmInIVVRIHOHOHODL6.31101910524.4566(max)LRkImIVVRILOLOLODL9 . 0109102 . 533. 05|63(max)(min)LRk6.31k9.0RLAIOH5)max(AIOLm2.5)max(VIOL33.0)ma

4、x()(21212121DDCCBBAAYkmInIVVRIHOHOHDDL20101010544.4566(max)kImIVVRILOLOLODL9.01010102.533.05|63(max)(min)k20k9.0RLVVCE1.0)sat(RsatCE)(12123.97ER RRkRR105.15.1 18IEIvvvV105.12.25.1 18EvVV 5 1055.11.695.1 18EvVV31.690.70.253.97 10EBEBEvViAmAR()3()100.10.32()30(10.02) 10ccCE satBSCCE satVVIAmARRBBSiI【題

5、3.13】試分析圖3.13中各電路的邏輯功能,寫(xiě)出輸出邏輯函數(shù)式。(a) Y=AB (b)Y=A+B(c))(BAY(d)Y)時(shí)1)當(dāng)((21GGA)時(shí)0)當(dāng)((高阻態(tài)21GG【題3.14】指出圖3.14中各門(mén)電路的輸出時(shí)什么狀態(tài)(高電平、低電平、高阻態(tài))。已知這些門(mén)電路都是74系列TTL電路。解:Y1為低電平, Y2為高電平, Y3為高電平, Y4為低電平, Y5為低電平,Y6為高阻態(tài), Y7為高電平, Y8為低電平?!绢}3.15】說(shuō)明圖P3.15中各門(mén)電路的輸出是高電平還是低電平。已知它們都是74HC系列的CMOS電路。 解:Y1為高電平,Y2為高電平,Y3為低電平,Y4為低電平VVVVO

6、LOH4.0,2.3VAVIOLIH4.0。40AIOLm16)max(VVOH2.3AIOHm4.0-)max(VVOL4.0(max)16101.6OLLILINIVVOH2.3(max)311 0.410522 40OHHIHINIVVIL4.0VVIH4AIIH20mAIIL4.0KKIVRILIL2.04.054.05)max()max()max(2KKIVVRRIHIHCC1002.0545215)max()max(maxKKRRRR8.9)2.010(21因此)max(2max)max(1VVOL4.0AIILm4.0AIIH20VVOH2.3VVOL4.0kKmInIVVRIHOHOHDDL29.4602.031.02.35(max)kKImIVVRILOLOLODL68.04.0384.05|(max)(min)k29.4k68.0RL【題3.29】試說(shuō)明下列各種門(mén)電路哪些可以將輸出端并聯(lián)使用(輸入端的狀態(tài)不一定相同):(1)具有推拉式輸出級(jí)的TTL電路;(

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論