Verilog HDL數(shù)字時鐘設(shè)計_第1頁
Verilog HDL數(shù)字時鐘設(shè)計_第2頁
Verilog HDL數(shù)字時鐘設(shè)計_第3頁
Verilog HDL數(shù)字時鐘設(shè)計_第4頁
Verilog HDL數(shù)字時鐘設(shè)計_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、實驗報告課程名稱: 可編程邏輯器件與數(shù)字系統(tǒng)設(shè)計 實驗項目: 數(shù)字時鐘設(shè)計 專業(yè)班級: 姓 名: 學(xué) 號: 實驗室號: 實驗組號: 實驗時間: 批閱時間: 指導(dǎo)教師: 成 績: 沈陽工業(yè)大學(xué)實驗報告專業(yè)班級: 學(xué)號: 姓名: 實驗名稱:數(shù)字時鐘設(shè)計1.實驗?zāi)康模菏煜uartus II 6.0運行環(huán)境,掌握基本使用方法;學(xué)會使用Quartus II編寫程序,進行下載驗證。2.實驗內(nèi)容:(1)60進制計數(shù)器;(2)24進制計數(shù)器;(3)調(diào)用24進制和60進制計數(shù)器制作數(shù)字時鐘。3. 實驗方案(1)編寫題目要求的程序;(2)按照要求將相關(guān)程序進行檢測和調(diào)試,運行正確的程序;(3)程序完成后,將其與

2、實驗箱連接,并打開電源;(4)下載程序到芯片內(nèi);(5)觀察程序功能是否成功實現(xiàn)。4. 實驗步驟或程序詳細過程見附錄。5程序運行結(jié)果運行結(jié)果如下圖所示:24進制計數(shù)器60進制計數(shù)器6出現(xiàn)的問題及解決方法首次運行程序時,沒有任何出錯狀況;而在下載后,發(fā)現(xiàn)24進制計數(shù)器中的頻率有些快,只要把頻率的短路針調(diào)到1Hz即可,沒有其他問題。附錄A(24進制計數(shù)器)1、功能實現(xiàn)與程序選擇24進制計數(shù)器是實現(xiàn)從0到23的計數(shù)。由此可以運用Verilog HDL語言將此功能實現(xiàn)。2、程序運行與調(diào)試module count24(Rd,EN,CLK,Qh,Ql,C);input Rd,EN,CLK;output 3:

3、0Qh,Ql;output C;reg 3:0Qh,Ql;reg C;initialbeginQh=4'd0;Ql=4'd0;C=0;endalways (posedge CLK)beginif(EN=1)beginif(Rd=0)beginQh=4'd0;Ql=4'd0;C=0;endelse if(Qh<4'd2&&Ql<4'd9)Ql=Ql+1;else if(Qh<4'd2&&Ql=4'd9)beginQh=Qh+1;Ql=4'd0;endelse if(Qh=4&

4、#39;d2&&Ql<4'd3)Ql=Ql+1;else beginQh=4'd0;Ql=4'd0;C=0;endif(Qh=4'd2&&Ql=4'd3)C=1;endendendmodule3、保存一個名稱,建立一個和module模塊的名稱一致的工程并進行調(diào)試。4、新建一個波形文件,并且把各變量都輸入到里面,繪制出波形。波形同上面的程序運行結(jié)果相同。附錄B(60進制計數(shù)器)1、功能實現(xiàn)與程序選擇60進制計數(shù)器是實現(xiàn)從0到59的計數(shù)。由此可以運用Verilog HDL語言將此功能實現(xiàn)。2、程序運行與調(diào)試module

5、count60(Rd,EN,CLK,Qh,Ql,C);input Rd,EN,CLK;output 3:0Qh,Ql;output C;reg 3:0Qh,Ql;reg C;initialbeginQh=4'd0;Ql=4'd0;C=0;endalways (posedge CLK)beginif(EN=1)if(Rd=0)beginQh=4'd0;Ql=4'd0;C=0;endelse if(Ql<4'd9)Ql=Ql+1;else if(Qh<4'd5&&Ql=4'd9)beginQh=Qh+1;Ql=4&

6、#39;d0;endelsebeginQh=4'd0;Ql=4'd0;C=0;endif(Qh=4'd5&&Ql=4'd9)C=1;endendmodule3、保存一個名稱,建立一個和module模塊的名稱一致的工程并進行調(diào)試。4、新建一個波形文件,并且把各變量都輸入到里面,繪制出波形。波形同上面的程序運行結(jié)果相同。附錄C(數(shù)字時鐘)1、功能實現(xiàn)與程序選擇數(shù)字時鐘是實現(xiàn)從一天24小時的顯示,精確到秒。(需要調(diào)用前面24進制計數(shù)器和60進制計數(shù)器的程序)由此可以運用Verilog HDL語言將此功能實現(xiàn)。2、程序運行與調(diào)試module clock(Rd,EN,CLK,Qhh,Qhl,Qmh,Qml,Qsh,Qsl);input Rd,EN,CLK;output3:0 Qhh,Qhl,Qmh,Qml,Qsh,Qsl;count60 A1(Rd,EN,CLK,Qsh,Qsl,Cs);count60 A2(Rd,EN,nCs,Qmh,Qml,Cm);count24 A3(Rd,EN,nCm,Qhh,Qhl);not A4(nCs,Cs);not A5(nCm,Cm);

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論