基于VHDL的FIR數(shù)字濾波器_第1頁
基于VHDL的FIR數(shù)字濾波器_第2頁
基于VHDL的FIR數(shù)字濾波器_第3頁
基于VHDL的FIR數(shù)字濾波器_第4頁
基于VHDL的FIR數(shù)字濾波器_第5頁
已閱讀5頁,還剩7頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、本報(bào)告分兩部分:1 由matlab計(jì)算FIR數(shù)字濾波器的濾波系數(shù);2 用VHDL語言設(shè)計(jì)邏輯電路,再通過QUARTUS II 軟件,將各個(gè)模塊的電路封裝成期間,在頂層設(shè)計(jì)中通過連線,完成整個(gè)系統(tǒng)。所有源程序在本文檔同一文件夾下的fir文件中。FIR數(shù)字濾波器的系數(shù)計(jì)算。這里通過MATLAB的Fdatool軟件實(shí)現(xiàn)。輸入數(shù)據(jù)S(n)為9位,輸出y(n)為10位的低通濾波器數(shù)據(jù):各個(gè)參數(shù)如下:Lilter Typer lowpass FIR Window kaiser濾波類型為:直接型FIRFIR濾波器的幅頻響應(yīng)相頻響應(yīng)FIR濾波器的沖擊響應(yīng)濾波器系數(shù)對(duì)系數(shù)進(jìn)行調(diào)整,整數(shù)化:Num =0.3594

2、 0.8281 0.8281 0.3594 0.0977 -0.1758 Num*(28)ans = Columns 1 through 10 Columns 11 through 16FIR數(shù)字濾波器的VHDL實(shí)現(xiàn)根據(jù)作業(yè)要求,S(n)為9位,y(n)為10位的低通濾波器。數(shù)據(jù):-19,6,29,3,-45,-25,92,212,212,92,-25,-45,3,29,6,-19 濾波類型為:直接型FIR FIR濾波器的原理圖設(shè)計(jì)如下: 設(shè)計(jì)原理:一 概要我的原理說明是根據(jù)上面原理圖的設(shè)計(jì)順序逐步進(jìn)行的。1 寄存器(延時(shí)器)。 原理圖上標(biāo)有dff9的器件。輸入9位數(shù)據(jù),通過dff9的D觸發(fā)寄

3、存器,達(dá)到延時(shí)的作用。2 第一級(jí)加法器 數(shù)據(jù)通過add9910,就是9位數(shù)字輸入,10位數(shù)字輸出加法器,完成第一級(jí)相加運(yùn)算,因?yàn)楸绢}是16階FIR數(shù)字濾波器,它的濾波系數(shù)有對(duì)稱的關(guān)系,所以采用上面的第一級(jí)加法器,達(dá)到簡化運(yùn)算的效果。3 乘法器乘法器用來將數(shù)據(jù)乘以由matlab計(jì)算得到的濾波系數(shù),本題的系數(shù)分別為:-19,6,29,3,-45,-25,92,212。在乘法器設(shè)計(jì)時(shí)暫時(shí)沒有考慮符號(hào),符號(hào)問題由下面的減法器實(shí)現(xiàn)。即:若系數(shù)符號(hào)為負(fù),那么在下一級(jí)用減法器減去乘法器所得的數(shù)據(jù)。所有的乘法器為:mult19, mult mult 6, mult 29, mult 3, mult 45, m

4、ult 25, mult 92, mult 212。4 第二級(jí)加,減法器第二級(jí)加法器主要有add111414,add151415,add161717。add111414就是說11位數(shù)據(jù)加14位數(shù)據(jù)輸出14位數(shù)據(jù),說有的都是相同的命名規(guī)則。減法器的作用是反映乘法器的負(fù)號(hào)的,對(duì)于負(fù)的濾波系數(shù),在此相當(dāng)于經(jīng)過減法器相減。5 第三級(jí)加,減法器與上一級(jí)大體相同的原理。6 輸出輸出通過add141710,將上一級(jí)得到的14位和17位數(shù)據(jù)相加,再拿出相加結(jié)果的高十位作為輸出。到此,整個(gè)FIR數(shù)字濾波器設(shè)計(jì)完畢,下面詳細(xì)說明各個(gè)部分的具體實(shí)現(xiàn)。二 詳細(xì)說明 我的說明是根據(jù)上面的概要逐一展開的。我的設(shè)計(jì)是先編寫

5、各個(gè)功能的vhdl源文件,再生成功能模塊,最后在頂層用原理圖的設(shè)計(jì)方法連線,組成整個(gè)系統(tǒng)。1 寄存器(延時(shí)器) 設(shè)計(jì)中用D觸發(fā)器組成寄存器,實(shí)現(xiàn)寄存功能。這里用來寄存一組9位的二進(jìn)制數(shù)據(jù)。實(shí)現(xiàn)功能:在CP正跳沿前接受輸入信號(hào),正跳沿時(shí)觸發(fā)翻轉(zhuǎn),正跳沿后輸入即被封鎖。源文件:ENTITY dff9 IS PORT( clk : IN STD_LOGIC; clear : IN STD_LOGIC; Din : IN STD_LOGIC_VECTOR(8 DOWNTO 0); Dout : OUT STD_LOGIC_VECTOR(8 DOWNTO 0) ); END dff9; ARCHITEC

6、TURE a OF dff9 IS BEGIN PROCESS(clk,clear) BEGIN IF clear='1' THEN Dout<="000000000" ELSIF clear='0' THEN IF(clk'EVENT AND clk='1') THEN Dout <= Din; END IF; END IF; END PROCESS; END a;2 第一級(jí)加法器 實(shí)現(xiàn)兩個(gè)二進(jìn)制數(shù)字的相加運(yùn)算。當(dāng)?shù)竭_(dá)時(shí)鐘上升沿時(shí),將兩數(shù)輸入,運(yùn)算,輸出結(jié)果。源文件:LIBRARY IEEE;USE IE

7、EE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_arith.ALL;ENTITY add9910 isPORT(clk : in STD_LOGIC; Din1,Din2 :in signed (8 downto 0); Dout:out signed(9 downto 0);END add9910;ARCHITECTURE a of add9910 isSIGNAL s1: signed(9 downto 0);SIGNAL s2: signed(9 downto 0);BEGIN s1<=(Din1(8)&Din1); s2<=(Din

8、2(8)&Din2);PROCESS(Din1,Din2,clk)BEGINif clk'event and clk='1' thenDout<=s1+s2;end if;end process;end a;3 乘法器功能:將數(shù)據(jù)乘以由matlab計(jì)算得到的濾波系數(shù)。總共有8個(gè)乘法器。源文件(以mult19為例):LIBRARY ieee;USE ieee.std_logic_1164.all;USE ieee.std_logic_arith.all;ENTITY mult19 isPORT( clk : IN STD_LOGIC; Din : IN SI

9、GNED (9 DOWNTO 0); Dout : OUT SIGNED (13 DOWNTO 0);END mult19;ARCHITECTURE a OF mult19 ISSIGNAL s1 : SIGNED (13 DOWNTO 0);SIGNAL s2 : SIGNED (10 DOWNTO 0);SIGNAL s3 : SIGNED (13 DOWNTO 0);BEGINP1:process(Din)BEGINs1(13 DOWNTO 4)<=Din;s1( 3 DOWNTO 0)<="0000"s2(10 DOWNTO 1)<=Din;s2(

10、0)<='0'if Din(9)='0' then s3<=('0'&s1(13 downto 1)+("0000"&s2(10 DOWNTO 1)+("00000"&Din(9 DOWNTO 1);else s3<=('1'&s1(13 downto 1)+("1111"&s2(10 DOWNTO 1)+("11111"&Din(9 DOWNTO 1);end if;end proce

11、ss;P2: PROCESS(clk)BEGINif clk'event and clk='1' thenDout<=s3;end if;END PROCESS;END a;4 第二級(jí)加,減法器 對(duì)于乘了濾波系數(shù)的數(shù)據(jù),進(jìn)行第二次的加和,由于上面有的濾波系數(shù)是負(fù)的,所以這里用減法器對(duì)上一面的負(fù)系數(shù)做減法運(yùn)算。源程序:減法器-sub121414LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_arith.ALL;ENTITY sub121414 isPORT(clk : in STD_LOGIC;

12、 Din1 :in signed (13 downto 0); Din2 :in signed (11 downto 0); Dout:out signed(13 downto 0);END sub121414;ARCHITECTURE a of sub121414 isSIGNAL s1: signed(13 downto 0);BEGIN s1<=(Din2(11)&Din2(11)&Din2);PROCESS(Din1,Din2,clk)BEGINif clk'event and clk='1' thenDout<=s1-Din1;en

13、d if;end process;end a;加法器- add111414LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_arith.ALL;ENTITY add111414 isPORT(clk : in STD_LOGIC; Din1 :in signed (10 downto 0); Din2 :in signed (13 downto 0); Dout:out signed(13 downto 0);END add111414;ARCHITECTURE a of add111414 isSIGNAL s1: sig

14、ned(13 downto 0);BEGIN s1<=(Din1(11)&Din1(11)&Din1(11)&Din1);PROCESS(Din1,Din2,clk)BEGINif clk'event and clk='1' thenDout<=s1+Din2;end if;end process;end a;還有add151415,add161717(略)5 第三級(jí)加,減法器功能同上: 加法器-add141415源代碼:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOG

15、IC_arith.ALL;ENTITY add141415 isPORT(clk : in STD_LOGIC; Din1 :in signed (13 downto 0); Din2 :in signed (13 downto 0); Dout:out signed(14 downto 0);END add141415;ARCHITECTURE a of add141415 isSIGNAL s1: signed(14 downto 0);SIGNAL s2: signed(14 downto 0);BEGIN s1<=(Din1(13)&Din1); s2<=(Din1

16、(13)&Din1);PROCESS(Din1,Din2,clk)BEGINif clk'event and clk='1' thenDout<=s1+s2;end if;end process;end a;減法器sub171517源代碼:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_arith.ALL;ENTITY sub171517 isPORT(clk : in STD_LOGIC; Din1 :in signed (14 downto 0); Din2 :in signed

17、(16 downto 0); Dout:out signed(16 downto 0);END sub171517;ARCHITECTURE a of sub171517 isSIGNAL s1: signed(16 downto 0);BEGIN s1<=(Din1(14)&Din1(14)&Din1);PROCESS(Din1,Din2,clk)BEGINif clk'event and clk='1' thenDout<=Din2-s1;end if;end process;end a;6 輸出級(jí)輸出通過一個(gè)加法器add151710完成

18、10位數(shù)據(jù)的輸出,通過一個(gè)15位與一個(gè)17位數(shù)據(jù)相加得到的數(shù)據(jù)取高10為作為最終結(jié)果。源程序:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_arith.ALL;ENTITY add151710 isPORT(clk : in STD_LOGIC; Din1:in signed (14 downto 0); Din2:in signed (16 downto 0); Dout:out signed(9 downto 0);END add151710;ARCHITECTURE a of add151710 isSIGNAL s1: signed(9 downto 0);SIGNAL s2: signed(9 downto 0);BEGIN s1<=(Din1(13)&Din

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論