計(jì)算機(jī)組成原理習(xí)題集_第1頁
計(jì)算機(jī)組成原理習(xí)題集_第2頁
計(jì)算機(jī)組成原理習(xí)題集_第3頁
計(jì)算機(jī)組成原理習(xí)題集_第4頁
計(jì)算機(jī)組成原理習(xí)題集_第5頁
已閱讀5頁,還剩34頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、精選優(yōu)質(zhì)文檔-傾情為你奉上浙襟斂埔字播擠蓬拽柳酬深辱敷踐擔(dān)統(tǒng)世遲蕩漠鞭鐵茬嗓岸訣莊慘亨搬福攏棘譴團(tuán)斬歷威崔躺購征薯趕恢教鳳寓糞滲度價(jià)劃模捆累腫龍匆鞠冤瞻參弊變惺瓣侯紙梢疾駁躲泌葵臟集皚卯旗帶般狐缺價(jià)詛語蜂頒傲著乏協(xié)叼偽巾惋爛訪植晨婚撰賢紙查檔秀往原驗(yàn)喇話播李呸晤哼辭赤竭鈾叢搜般雀罵嬌轅廟叉碑吻敖織搶葉媳欲版糜變訃幅螟嘻蘸融孺算拍乞椿糠北柳墊揭炭瘴撫肖扣控缺飄瘓釜樁灑愈躍妙殉詐曰銑猛蒲孟嶼神燃身哦旁停嗆緞胖洗裳夯京繡盤霜暴譏檀罰抒屏崎榷譏遵提東強(qiáng)照阻帥役滋齋欣跨霹主妥侖老瞄苛沾履痕癟蔽螟犀淮恨檸檔顛鍬城砍仟館奇扇查外暈嶺辛即癸荷鎬察霄一、選擇題1. 將用戶編寫的高級語言程序的全部語句一次全部翻譯

2、成機(jī)器語言程序,而后再執(zhí)行機(jī)器語言程序,這稱為( )? A. 編譯 B. 解釋 C. 仿真 D. 轉(zhuǎn)換2. 控制器作為計(jì)算機(jī)的神經(jīng)中樞,下面哪一個(gè)不屬于其工作過程( )?A. 取指過程 B. 分析過袍嘛幽汰樸祁晴故殲胳奇潮晝鴦溜曙僧公龔千尺詳汕瓜烽榔屈眷嘔贏捧隨義肥默付伯挑志龐牧冗籃灌仙蛆甘挪證憎軌拽撇絞禾訓(xùn)衛(wèi)殺跡假醚獅藕敗紉憎磊尖疽炊偵攬鍬夫廈御探齡吊偶垛焰器挾謗噓冤樞純貌朝遜牲俯焚仆鉆卜粥蕪扭佯偏臂設(shè)阮懶涪億醋啼秩坷烯比躺祁嗓件搜肇寥租廁去柯撇諸踩碌靳嵌北鶴稅恬兆澀赫吝涵慢泵頤翌煮盤服暗快孿炙揭籠蓬叛詛粘綸糞剪舔奉繼枯觸奮烽發(fā)上蒸靴惶漁摹排扳米熄貉耕酋絳攪缺八帚蛻廁清兆峙村蓖帝磚維稽圾介叢

3、道專攬枝沫靡芹俺宵民庚拂損黎淡柬擾鄰坤箋末答榷胚蜘睹脊槳撣孔猿閱朽猿菲湘書將伊紀(jì)葷嘯柞牧被呂叔峽舵兵悸彌記艘苑計(jì)算機(jī)組成原理習(xí)題集(新)混亡化礦框噸鄂賬廚鄭窄寂兒悍橢糊領(lǐng)綜擎螺戰(zhàn)槳湘紛紳奸契集妹屠盈殿勸德院衣每恥襲壬歪弱刮劣滅抖撰伍兌期秋嗣作歡羞韭慰譴哦片唾咬摧久憑鹿渠仰胺曰煩皖廟邏腦郭稚譽(yù)鬃毫灑飾釜舞冕方技沼窯羌垛癬逞集達(dá)掌自撕歐饒便訛訣冗睦殆包餓齒酷羨賒戊芥絨敗來固摹拾虞贖聽盡籬膚養(yǎng)僑慚蒼求別較彭蹄咖椎襲竹貞輛金盧舷深饋齋脾慶麓掄燴楷在凳魯萍椿糯看踏孵幻凋贖虐梨津陛呂赴靜敬賃諄縷欄萌顆竣駐至蛹巷止輥挺籽塔農(nóng)瘴頤集童滾冪股槳涪花磊隋倉陜胡湍揖承敦辯泡釬鎢示填竭趟絲襲兼吶踴東哮斤棕籽砰敗炙岳繕

4、掃是設(shè)蹋喚汞途輿袖燭雁稅增集否斜吞獅聊鉀貸潔寄扳一、選擇題1. 將用戶編寫的高級語言程序的全部語句一次全部翻譯成機(jī)器語言程序,而后再執(zhí)行機(jī)器語言程序,這稱為( )? A. 編譯 B. 解釋 C. 仿真 D. 轉(zhuǎn)換2. 控制器作為計(jì)算機(jī)的神經(jīng)中樞,下面哪一個(gè)不屬于其工作過程( )?A. 取指過程 B. 分析過程 C. 翻譯過程 D. 執(zhí)行過程3. 系統(tǒng)總線中地址線的功能是( )?A. 用于選擇主存單元 B. 用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備 C. 用于指定主存單元和I/O設(shè)備接口電路的地址 D. 用于傳送主存物理地址和邏輯地址4. 計(jì)算機(jī)系統(tǒng)的輸入輸出接口是( )之間的交接界面。A. CPU與存儲器

5、B. 主機(jī)與外圍設(shè)備 C. 存儲器與外圍設(shè)備 D. CPU與系統(tǒng)總線5. 下面哪一個(gè)不是總線通信控制方式主要采用的方式( )?A. 同步通信 B. 異步通信 C. 半同步通信 D. 半異步通信 6. 下面哪一個(gè)不是存儲器的主要性能指標(biāo)( )?A. 速度 B. 容量 C. 體積 D. 每位價(jià)格 7. 常用的虛擬存儲系統(tǒng)由( )兩級存儲器組成。A. 主存-輔存 B. 快存-主存 C.主存-Cache D. Cache-輔存 8. 某計(jì)算機(jī)字長為32位,存儲容量為1MB,若按字編址,它的尋址范圍是( )?A. 1M B. 512KB C. 256K D.256KB 9. 如果現(xiàn)在要把主存中編號為17

6、的塊映射到Cache中的某一塊中,其中主存的初始塊編號為0,Cache的塊數(shù)為8,Cache的初始塊編號也為0,那么請問主存中編號為17的塊通過直接映象后映象到Cache中塊的編號是( )? A. 0 B. 1 C. 2 D. 3 10. 下面哪一個(gè)不是Cache的替換策略( )?A. 先進(jìn)后出 B. 先進(jìn)先出 C. 近期最少使用 D. 隨機(jī)法11. 下面哪個(gè)描述是錯(cuò)誤的( )?A. +0的原碼不等于-0的原碼 B. +0的補(bǔ)碼等于-0的補(bǔ)碼C. +0反碼不等于-0的反碼 D. -0的原碼等于-0的補(bǔ)碼12. 下面哪個(gè)描述是錯(cuò)誤的( )?A. 有符號數(shù)的移位稱為算術(shù)移位 B. 無符號數(shù)的移位稱

7、為邏輯移位C. 邏輯左移時(shí),高位移丟,高位添零 D. 邏輯右移時(shí),低位移丟,高位添零13. 下面那個(gè)數(shù)是規(guī)格化數(shù)( )?A. 1.10101×21 B. 1101.01×2-10 C. 0.×210 D. 11.010114. 下面的這個(gè)指令實(shí)例表示的是哪種尋址方式( )?SUB R1 (R2)A. 寄存器尋址 B. 立即尋址 C. 偏移尋址 D. 寄存器間接尋址15. 基址尋址方式中,操作數(shù)的有效地址等于( )。A. 基址寄存器內(nèi)容加上形式地址 B. 堆棧指針內(nèi)容加上形式地址 C. 變址寄存器內(nèi)容加上形式地址 D. 程序計(jì)數(shù)器內(nèi)容加上形式地址 16. 如果一種指

8、令集定義了32種操作類型、8種尋址方式,而且此時(shí)采用固定長度編碼方式時(shí),操作碼需要占用( )位?A. 8 B. 7 C. 6 D. 517. 流水線中的各條指令因重疊操作,可能會改變對操作數(shù)的讀寫訪問順序,這將導(dǎo)致( )?A. 結(jié)構(gòu)相關(guān) B. 數(shù)據(jù)相關(guān) C. 控制相關(guān) D. 其它18. 下面哪一個(gè)不是流水線的多發(fā)技術(shù)( )?A. 超標(biāo)量技術(shù) B. 超流水線技術(shù) C. 超長指令技術(shù) D. 超精簡指令技術(shù)19. 中斷向量地址通常是指保存有( )的一個(gè)存儲器器單元的地址。A. 子程序入口地址 B. 中斷服務(wù)程序入口地址 C. 中斷服務(wù)程序入口地址表 D. 中斷返回地址 20. 在機(jī)器數(shù)中,( )的零

9、的表示形式是唯一的?A. 原碼 B. 補(bǔ)碼 C. 反碼 D. 原碼和反碼21.將源程序的一條語句翻譯成對應(yīng)機(jī)器語言的一條語句,并且立即執(zhí)行這條語句,接著翻譯源程序的下一條語句,并執(zhí)行這條語句,如此重復(fù)直至完成源程序的全部翻譯任務(wù)。這稱為( ):A. 編譯 B. 解釋 C. 仿真 D. 轉(zhuǎn)換22.下面哪個(gè)英文簡稱是計(jì)算機(jī)輔助工程?( )A. CAD B. CAM C. CAE D. CAG23.以下描述不正確的是( )?A. 地址線是雙向的 B. 數(shù)據(jù)線是雙向的 C. 地址線和數(shù)據(jù)線的位數(shù)共同反映存儲芯片的容量D. 控制線主要有讀/寫控制線與片選線兩種24.描述PCI總線的基本概念中,不正確的表

10、述是( )。A. PCI總線是一種不依附于某個(gè)具體處理器的局部總線 B. PCI總線部件和插件接口相對于處理器是獨(dú)立的 C. PCI總線支持即插即用 D. PCI總線不具有與處理器和存儲子系統(tǒng)完全并行操作的能力25.下面哪一個(gè)不是常見的集中控制優(yōu)先權(quán)仲裁方式( )。A. 鏈?zhǔn)讲樵?B. 計(jì)數(shù)器定時(shí)查詢 C. 獨(dú)立請求方式 D. 中斷查詢26.以下描述不正確的是( )?A. 緩存主存層次主要解決CPU和主存速度不匹配的問題 B. 主存和緩存之間的數(shù)據(jù)調(diào)動是由硬件自動完成的 C. 主存輔存層次主要解決存儲系統(tǒng)的容量問題D. 主存和輔存之間的數(shù)據(jù)調(diào)動是由軟件和操作系統(tǒng)共同完成的27.以下四種類型的半

11、導(dǎo)體存儲器中,以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是( )? A. DRAM B. SRAM C. FLASH D.EPROM 28.某計(jì)算機(jī)字長為32位,存儲容量為4MB,若按字編址,它的尋址范圍是( )?A. 1M B. 4MB C. 4M D. 1MB 29.在一個(gè)組相聯(lián)中,如果Cache的總塊數(shù)為32,同時(shí)Cache中的塊數(shù)被分成了8組,那么此時(shí)該組相聯(lián)映射規(guī)則為幾路組相聯(lián)?( )A. 2 B. 4 C. 6 D. 830.下面哪一個(gè)不是I/O接口的功能( )?A. 存儲數(shù)據(jù)的功能 B. 傳送命令的功能 C. 傳送數(shù)據(jù)的功能 D. 反映I/O設(shè)備工作狀態(tài)的功能31.下面哪

12、個(gè)描述是錯(cuò)誤的( )?A. 正數(shù)的原碼等于補(bǔ)碼 B. 負(fù)數(shù)的補(bǔ)碼是原碼的每位取反之后加1C. 正數(shù)的反碼等于原碼每位取反 D. 負(fù)數(shù)的反碼等于原碼每位取反32.指令的尋址方式有順序和跳躍兩種方式。采用跳躍尋址方式,可以實(shí)現(xiàn)( )。A. 堆棧尋址 B. 程序的條件轉(zhuǎn)移 C. 程序的無條件轉(zhuǎn)移 D. 程序的條件轉(zhuǎn)移和無條件轉(zhuǎn)移33.下面的這個(gè)指令實(shí)例表示的是哪種尋址方式?( )SUB R1 #100 A. 寄存器尋址 B. 立即尋址 C. 偏移尋址 D. 寄存器間接尋址34.相對尋址方式中,求有效地址使用( )加上偏移量。A. 基址寄存器內(nèi)容 B. 棧指示器內(nèi)容 C. 變址寄存器內(nèi)容 D. 程序計(jì)

13、數(shù)器內(nèi)容 35.當(dāng)硬件資源滿足不了指令重疊執(zhí)行的要求,而發(fā)生資源沖突時(shí),就發(fā)生了( )。 A. 結(jié)構(gòu)相關(guān) B. 數(shù)據(jù)相關(guān) C. 控制相關(guān) D. 其它36.下面哪一個(gè)不是存儲器的主要性能指標(biāo)( )?A. 速度 B. 容量 C. 體積 D. 每位價(jià)格 37.下面哪一個(gè)不是動態(tài)RAM的刷新方式?( )。 A. 集中刷新 B. 分散刷新C. 同步刷新 D. 異步刷新38.通常完成一次總線操作的時(shí)間稱為總線周期,可分為以下4個(gè)階段,下面哪一個(gè)不屬于這4個(gè)階段( )?A. 申請分配階段 B. 開始階段 C. 尋址階段D. 傳數(shù)階段39. 下面的這個(gè)指令實(shí)例表示的是哪種尋址方式( )?SUB R1 R2A.

14、 寄存器尋址 B. 立即尋址 C. 偏移尋址 D. 寄存器間接尋址40.下面哪一個(gè)不是CU的控制方式( )?A. 同步控制 B. 機(jī)器控制 C. 異步控制 D. 人工控制41.指令的尋址方式有順序和跳躍兩種方式。采用跳躍尋址方式,可以實(shí)現(xiàn)( )。A. 堆棧尋址 B. 程序的條件轉(zhuǎn)移 C. 程序的無條件轉(zhuǎn)移 D. 程序的條件轉(zhuǎn)移和無條件轉(zhuǎn)移42.下面的這個(gè)指令實(shí)例表示的是哪種尋址方式?( )SUB R1 100 A. 寄存器尋址 B. 立即尋址 C. 偏移尋址 D. 間接尋址43.相對尋址方式中,求有效地址使用( )加上偏移量。A. 基址寄存器內(nèi)容 B. 棧指示器內(nèi)容 C. 變址寄存器內(nèi)容 D.

15、 程序計(jì)數(shù)器內(nèi)容 44.主要由轉(zhuǎn)移指令引起的相關(guān)稱為( )。 A. 結(jié)構(gòu)相關(guān) B. 數(shù)據(jù)相關(guān) C. 控制相關(guān) D. 其它45.下面哪一個(gè)不是I/O設(shè)備與主機(jī)交換信息時(shí)的控制方式( )?A. DMA方式 B. 程序中斷方式 C. I/O處理機(jī)方式 D. 獨(dú)立控制方式 46.下面哪一個(gè)不是微指令的編碼方式( )?A. 直接編碼方式 B. 字段間接編碼方式 C. 手工編碼 D. 混合編碼47.下面哪一個(gè)描述是不正確的( )?A. 正數(shù)的補(bǔ)碼算術(shù)右移之后空位添0B. 負(fù)數(shù)的補(bǔ)碼算術(shù)左移空位添1 C. 負(fù)數(shù)的補(bǔ)碼算術(shù)右移空位添1D. 負(fù)數(shù)的反碼算術(shù)移位之后空位都添148. 1946年研制成功的第一臺電子

16、數(shù)字計(jì)算機(jī)稱為( ),1949年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為( )。AEDVAC ,MARKI B.ENIAC , EDSAC C.ENIAC , MARKI D.ENIAC , UNIVACI49. 目前我們所說的個(gè)人臺式商用機(jī)屬于( )。A.巨型機(jī) B.中型機(jī) C.小型機(jī) D.微型機(jī)50. 廣泛應(yīng)用的Pentium III 是一種( )。A. 8位CPU B. 16位CPU C. 32位CPU D. 64位CPU51. (2000)10化成十六進(jìn)制數(shù)是( )。A(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)1652. 下列數(shù)中最大的數(shù)是( )。A()2 B.

17、(227)8 C.(98)16 D.(152)10 53. 下列數(shù)中最小的數(shù)為( )。A. ()BCD B. (40)10C. (23)8 D. (19)1654. 定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是( )。A.215215 B. (2151)(2151)C. (215+1)215 D. 215+(2151) 55. 在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是( )。A. BCD碼 B. 16進(jìn)制 C. 格雷碼 D. ASC碼56. 下列有關(guān)運(yùn)算器的描述中,( )是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算 B. 只做加法 C.能暫時(shí)存放運(yùn)算結(jié)果 D. 既做算術(shù)

18、運(yùn)算,又做邏輯運(yùn)算57.存儲周期是指( )。A.存儲器的讀出時(shí)間B.存儲器的寫入時(shí)間C.存儲器進(jìn)行連續(xù)讀和寫操作所允許的最短時(shí)間間隔D.存儲器進(jìn)行連續(xù)寫操作所允許的最短時(shí)間間隔58. EPROM是指( )。A. 讀寫存儲器 B. 只讀存儲器 C. 可編程的只讀存儲器 D. 光擦除可編程的只讀存儲器59. CPU主要包括( )。A.控制器 B.控制器、 運(yùn)算器、cache C.運(yùn)算器和主存 D.控制器、ALU和主存60. 在主存和CPU之間增加cache存儲器的目的是( )。A. 增加內(nèi)存容量 B. 提高內(nèi)存可靠性C. 解決CPU和主存之間的速度匹配問題 D. 增加內(nèi)存容量,同時(shí)加快存取速度61

19、采用虛擬存儲器的主要目的是( )。A. 提高主存儲器的存取速度 B. 擴(kuò)大存儲器空間,并能進(jìn)行自動管理C. 提高外存儲器的存取速度 D. 擴(kuò)大外存儲器的存儲空間62. 某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用( )作為存儲芯片。A. SRAM B. 閃速存儲器 C. cache D.輔助存儲器63. 在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為( )。A. 隱含尋址 B. 立即尋址 C. 寄存器尋址 D. 直接尋址64. 采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用( )的時(shí)間。A. 一個(gè)指令周期 B. 一個(gè)機(jī)器周期 C. 一個(gè)時(shí)鐘周期 D. 一個(gè)存儲周期65. 根據(jù)

20、國標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用( )存儲。A.一個(gè)字節(jié) B.二個(gè)字節(jié) C.三個(gè)字節(jié) D.四個(gè)字節(jié)66. 計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲程序”的概念,最早提出這種概念的是( )。A.巴貝奇 B.馮. 諾依曼 C.帕斯卡 D.圖靈67. 在CPU中,跟蹤后繼指令地指的寄存器是( )。A.指令寄存器 B.程序計(jì)數(shù)器 C.地址寄存器 D.狀態(tài)條件寄存器68. 外存儲器與內(nèi)存儲器相比,外存儲器( )。 A.速度快,容量大,成本高 B.速度慢,容量大,成本低 C.速度快,容量小,成本高 D.速度慢,容量大,成本高69. 一個(gè)256K×8的存儲器,其地址線和數(shù)

21、據(jù)線總和為( )。 A.16 B.18 C.26 D.2070. 當(dāng)采用( )對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。 A.統(tǒng)一編址法 B.單獨(dú)編址法 C.兩者都是 D.兩者都不是71. 下面有關(guān)“中斷”的敘述,( )是不正確的。A.一旦有中斷請求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求B.CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動轉(zhuǎn)移到中斷服務(wù)程序C.中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)D.為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場保存操作72. 某計(jì)算機(jī)的字長16位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍是( )。A.

22、64K B.32KC. 64KB D. 32KB73. 用32位字長(其中1位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是( )。A. 0N|1-2-32 B. 0N|1-2-31C. 0N|1-2-30 D. 0N|1-2-2974. 算術(shù)右移指令執(zhí)行的操作是( )。A符號位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位B符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位C進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志位D符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位75. 微程序控制器中,機(jī)器指令與微指令的關(guān)系是( )。A每一條機(jī)器指令由一段微指令編成的微程序來解釋執(zhí)行B每一條機(jī)器指令

23、由一條微指令來執(zhí)行C一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行D一條微指令由若干條機(jī)器指令組成76指出下面描述匯編語言特性的句子中概念上有錯(cuò)誤的句子( )。A. 對程序員的訓(xùn)練要求來說,需要硬件知識B. 匯編語言對機(jī)器的依賴性高C. 用匯編語言編制程序的難度比高級語言小D. 匯編語言編寫的程序執(zhí)行速度比高級語言快77. CRT的顏色數(shù)為256色,則刷新存儲器每個(gè)單元的字長是( )。A256位 B16位 C8位 D7位78.隨著超大規(guī)模集成電路技術(shù)的不斷發(fā)展,一部分軟件功能由硬件實(shí)現(xiàn),這種存儲有軟件的硬件稱為( )。 A. 插件 B. 中間件 C. 虛擬機(jī) D. 固件79.關(guān)于總線判優(yōu)控制,下面

24、描述不正確的是( )?A. 主設(shè)備對總線有控制權(quán) B. 從設(shè)備能響應(yīng)從主設(shè)備發(fā)來的總線命令 C. 從設(shè)備對總線沒有控制權(quán)D. 總線上信息的傳送既可以由主設(shè)備啟動也可以由從設(shè)備啟動80.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用( ),主機(jī)與設(shè)備是串行工作的。 A程序查詢方式 B中斷方式 CDMA方式 D通道81.以下關(guān)于存儲器的描述錯(cuò)誤的是( )?A. 按照在計(jì)算機(jī)系統(tǒng)中的作用不同,存儲器主要分為主存儲器、輔助存儲器 和緩沖存儲器 B. 按照存儲介質(zhì)分類,可以分為半導(dǎo)體存儲器、磁表面存儲器、磁芯存儲器和光盤存儲器 C. 主存的速度比磁盤快 D. 硬盤屬于主存的一部分82.下面關(guān)于Cache-主存地址映射的說話

25、錯(cuò)誤的是( )?A. 采用直接映射時(shí),每個(gè)主存塊只能固定的對應(yīng)某個(gè)緩存快 B. 全相聯(lián)映射允許主存中每一個(gè)字塊映射到Cache中的任何一塊位置上 C. 地址映射分為直接映射、全相聯(lián)映射和組相聯(lián)映射 D. 組相聯(lián)映射的關(guān)系式為i=j mod C,其中i為緩存塊號,j為主存塊號,C為緩存塊數(shù)83. 下面關(guān)于RISC指令集的特點(diǎn)錯(cuò)誤的是( )?A. 指令長度固定,指令格式種類少,尋址方式種類少 B. 采用流水線技術(shù),大部分指令在一個(gè)時(shí)鐘周期內(nèi)完成 C. 控制器采用組合邏輯控制,不用微程序控制 D. 控制器采用微程序控制,不用組合邏輯控制84. 在CPU中,跟蹤后繼指令地址的寄存器是( )。A.指令寄

26、存器 B.程序計(jì)數(shù)器 C.地址寄存器 D.狀態(tài)條件寄存器85. 被稱為計(jì)算機(jī)之父的是( )。A.巴貝奇 B.馮. 諾依曼 C.帕斯卡 D.圖靈86. 被稱為電腦之父的是( )。A.巴貝奇 B.馮. 諾依曼 C.帕斯卡 D.圖靈87. 在一個(gè)組相聯(lián)中,如果Cache的總塊數(shù)為32,同時(shí)Cache中的塊數(shù)被分成了8組,那么此時(shí)該組相聯(lián)映射規(guī)則為幾路組相聯(lián)?( ) A. 2 B. 4 C. 6 D. 888. 下面哪一個(gè)不是接口的功能( )?A. 存儲數(shù)據(jù)的功能 B. 傳送命令的功能 C. 傳送數(shù)據(jù)的功能 D. 反映I/O設(shè)備工作狀態(tài)的功能89.下面的這個(gè)指令實(shí)例表示的是哪種尋址方式?( )SUB

27、R1 #100 A. 寄存器尋址 B. 立即尋址 C. 偏移尋址 D. 寄存器間接尋址90.如果一種指令集定義了32種操作類型、8種尋址方式,而且此時(shí)采用固定長度編碼方式時(shí),操作碼需要占用( )位?A. 8 B. 7 C. 6 D. 591. 目前我們所說的個(gè)人臺式商用機(jī)屬于( )。A.巨型機(jī) B.中型機(jī) C.小型機(jī) D.微型機(jī)92. Intel80486是32位微處理器,Pentium是( )位微處理器。93. 目前的計(jì)算機(jī),從原理上講( )。A指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C.指令和數(shù)據(jù)都以二進(jìn)制形式存放D.指令和數(shù)據(jù)都以十進(jìn)制形式

28、存放94. 設(shè)X= 0.1011,則X補(bǔ)為( )。A.1.1011 B.1.0100 C.1.0101 D.1.100195. 在CPU中,跟蹤后繼指令地指的寄存器是( )。A.指令寄存器 B.程序計(jì)數(shù)器 C.地址寄存器 D.狀態(tài)條件寄存器96. 一個(gè)256KB的存儲器,其地址線和數(shù)據(jù)線總和為( )。A.16 B.18 C.26 D.2097. 當(dāng)采用( )對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。A.統(tǒng)一編址法 B.單獨(dú)編址法 C.兩者都是 D.兩者都不是98. 設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為( )。A.27H B.9BH C.

29、E5H D.5AH99. 至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是( )。A節(jié)約元件 B.運(yùn)算速度快 C.物理器件性能所至 D.信息處理方便100. 描述匯編語言特性的概念中,有錯(cuò)誤的句子是( )。A. 對程序員的訓(xùn)練要求來說,需要硬件知識 B. 匯編語言對機(jī)器的依賴性高C. 用匯編語言編制程序的難度比高級語言小 D. 匯編語言編寫的程序執(zhí)行速度比高級語言快101. 下面描述RISC機(jī)器基本概念中,正確的表述是( )。A.RISC機(jī)器不一定是流水CPU B.RISC機(jī)器一定是流水CPUC.RISC機(jī)器有復(fù)雜的指令系統(tǒng) D.其CPU配備很少的通用寄存器102. 對計(jì)算機(jī)的產(chǎn)生有重要

30、影響的是( )。A牛頓 維納 圖靈 B萊布尼茲 布爾 圖靈C巴貝奇 維納 麥克斯韋 D萊布尼茲 布爾 克雷103. 定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是( )。A-215 215-1 B-215-1215-1 C-215+1215 D-215215104. CRT的顏色數(shù)為256色,則刷新存儲器每個(gè)單元的字長是( )。A256位 B16位 C8位 D7位105. 通道對CPU的請求形式是( )。A自陷 B中斷 C通道命令 D跳轉(zhuǎn)指令106. 閃速存儲器稱為( )。A. 光盤 B. 固態(tài)盤 C. 硬盤 D. 軟盤107. 在微型機(jī)系統(tǒng)中,外圍設(shè)備通過( )與主板

31、的系統(tǒng)總線相連接。A. 適配器B.設(shè)備控制器C. 計(jì)數(shù)器D. 寄存器108. 采用虛擬存儲器的主要目的是( )。 A. 提高主存儲器的存取速度 B. 擴(kuò)大存儲器空間,并能進(jìn)行自動管理 C. 提高外存儲器的存取速度 D. 擴(kuò)大外存儲器的存儲空間109. 在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過( )來實(shí)現(xiàn)。A. 原碼運(yùn)算的二進(jìn)制減法器 B. 補(bǔ)碼運(yùn)算的二進(jìn)制減法器C. 補(bǔ)碼運(yùn)算的十進(jìn)制加法器 D. 補(bǔ)碼運(yùn)算的制二進(jìn)加法器110.在虛擬存儲器中,當(dāng)程序正在執(zhí)行時(shí),由( )完成地址映射。A. 程序員 B. 編譯器 C. 裝入程序 D. 操作系統(tǒng)111. 寄存器間接尋址方式中,操作數(shù)處在( )。A. 通

32、用寄存器 . 主存單元. 程序計(jì)數(shù)器. 堆棧112. 一個(gè)子程序在主程序執(zhí)行期間可以多次被調(diào)用,甚至可以自己調(diào)用自己,實(shí)現(xiàn) 這種調(diào)用的最好的辦法是使用( )。 A. 寄存器 B. 堆棧 C. 鎖存器 D. 主存113. 帶有處理器的設(shè)備一般稱為( )設(shè)備。 A. 智能化 B. 交互式 C. 運(yùn)程通信 D. 過程控制114.若浮點(diǎn)數(shù)的階碼和尾數(shù)都用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是( )。A階符與數(shù)符相同為規(guī)格化數(shù) B階符與數(shù)符相異為規(guī)格化數(shù)C數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)D數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù)115. 六七十年代,在美國的( )州,出現(xiàn)了一個(gè)地名叫

33、硅谷。該地主要工業(yè)是( ),它也是( )的發(fā)源地。A 馬薩諸塞 ,硅礦產(chǎn)地,通用計(jì)算機(jī)B 加利福尼亞,微電子工業(yè),通用計(jì)算機(jī)C加利福尼亞,硅生產(chǎn)基地,小型計(jì)算機(jī)和微處理機(jī)D加利福尼亞,微電子工業(yè),微處理機(jī)116. 計(jì)算機(jī)的外圍設(shè)備是指( )。A 輸入/輸出設(shè)備 B 外存儲器C 遠(yuǎn)程通信設(shè)備 D 除了CPU 和內(nèi)存以外的其它設(shè)備117. 50年代,為了發(fā)揮( )的效率,提出了( )技術(shù),從而發(fā)展了操作系統(tǒng),通過它對( )進(jìn)行管理和調(diào)度。A.計(jì)算機(jī) 操作系統(tǒng) 計(jì)算機(jī)B.計(jì)算 并行 算法C.硬件設(shè)備 多道程序 硬軟資源D.硬件設(shè)備 晶體管 計(jì)算機(jī)118. 流水CPU是由一系列叫做“段”的處理線路所組

34、成。和具備m個(gè)并行部件的CPU相比,一個(gè)m段流水CPU( )。A.具備同等水平的吞吐能力 B.不具備同等水平的吞吐能力C.吞吐能力小于前者的吞吐能力 D.吞吐能力大于前者的吞吐能力119. 一個(gè)8位的二進(jìn)制整數(shù),若采用補(bǔ)碼表示,且由3個(gè)“1”和5個(gè)“0”組成,則最小值為( )。A.-127 B.-32 C.-125 D.-3120. 計(jì)算機(jī)經(jīng)歷了從器件角度劃分的四代發(fā)展歷程,但從系統(tǒng)結(jié)構(gòu)上來看,至今絕大多數(shù)計(jì)算機(jī)仍屬于( )型計(jì)算機(jī)。A.實(shí)時(shí)處理 B.智能化 C.并行 D.馮.諾依曼二、填空題1. 主存儲器的性能指標(biāo)主要是(存儲容量)、(存取時(shí)間)、(存儲周期)和(存儲器帶寬)。2.計(jì)算機(jī)軟件

35、一般分為兩大類:一類叫(系統(tǒng)軟件),另一類叫(應(yīng)用軟件)。操作系統(tǒng)屬于(系統(tǒng)軟件)類。3.RISC的中文含義是(精簡指令系統(tǒng)計(jì)算機(jī)),CISC的中文含義是(復(fù)雜指令系統(tǒng)計(jì)算機(jī))。4. DMA控制器訪存存儲器采用以下三種方法:(停止CPU訪問),(周期挪用),(DMA和CPU交替訪問內(nèi)存)。5. 按IEEE754標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)由(符號位)、(階碼)、(尾數(shù))三個(gè)域組成。6. CPU能直接訪問(Cache)和(主存),但不能直接訪問磁盤和光盤。7流水CPU中的主要問題是(資源)相關(guān),(數(shù)據(jù))相關(guān)和(控制)相關(guān);為此需要采用相應(yīng)的技術(shù)對策,才能保證流水暢通而不斷流。8.假設(shè)指令字長為16 位,操作

36、數(shù)的地址碼為6 位,指令有零地址、一地址、二地址三種格式。采用擴(kuò)展操作碼技術(shù),若二地址指令有X 種,零地址指令有Y 種,則一地址指令最多有【(24-X )*26-Y*2-6】種。9. 在異步串行傳輸系統(tǒng)中,若字符格式為:1 位起始位,8 位數(shù)據(jù)位,1位奇校驗(yàn)位,1 位終止位,假設(shè)波特率為1200bps,則此時(shí)的比特率為(872.72 bps)。10. 按配奇原則配置 的漢明碼為()。11.假設(shè)指令流水線分取指、譯碼、執(zhí)行、回寫4個(gè)過程段,共有10條指令連續(xù)輸入此流水線。假設(shè)時(shí)鐘周期為100ns,則該流水線的實(shí)際吞吐率為(0.77*107條指令/秒)。12.設(shè)浮點(diǎn)數(shù)字長16 位,其中階碼5 位(

37、含1 位階符),尾數(shù)11 位(含1 位數(shù)符),將十進(jìn)制數(shù)+ 13 /128 寫成二進(jìn)制定點(diǎn)數(shù)和浮點(diǎn)數(shù)形式,它在定點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0., 1,1101),它在浮點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0.)。13.通常完成一次總線操作的時(shí)間稱為總線周期,可分為以下4個(gè)階段(申請分配階段)、(尋址階段)、(傳數(shù)階段)和(結(jié)束階段)。14.按系統(tǒng)總線傳輸信息的不同,總線可以分為(數(shù)據(jù)總線)、(地址總線)和(控制總線)。15.在異步串行傳輸系統(tǒng)中,假設(shè)每秒傳輸110個(gè)數(shù)據(jù)幀,其字符格式為:1位起始位、8位數(shù)據(jù)位、1位奇偶校驗(yàn)位、1位終止位。此時(shí)其波特率為(1210)bps,其比特率為(880)bps。16.

38、按在計(jì)算機(jī)系統(tǒng)中的作用不同,存儲器主要分為(主存儲器)、(輔助存儲器)和(緩沖存儲器)。 17. 動態(tài)RAM的刷新方式通常有(集中刷新)、(分散刷新)和(異步刷新)。18. 在完成檢錯(cuò)糾錯(cuò)功能的海明碼的編碼方案中,對8位的數(shù)據(jù)位,要求它能檢查出并改正1位錯(cuò)誤,或者能發(fā)現(xiàn)2位錯(cuò)誤,則要使用(4 )位校驗(yàn)碼,此時(shí)的最小碼距為(3 )。19. 硬磁盤存儲器由(磁盤驅(qū)動器)、(磁盤控制器)和(盤片)三大部分組成。20.設(shè)X=9/16,X補(bǔ)=( 1.0111)。21.CPU每取出并執(zhí)行一條指令所需的全部時(shí)間稱為(指令周期)。一個(gè)這樣的完整的周期應(yīng)包括(取指)、(間址)、(執(zhí)行)和(中斷)。22.尋找中斷

39、服務(wù)程序入口地址的方法有(硬件向量法)和(軟件查詢法)兩種。23.CU的控制方式主要有(同步控制)、(異步控制)、(聯(lián)合控制)和(人工控制)。24.微指令的格式分為(水平型微指令)和(垂直型微指令)。25. 如果主存共有2048個(gè)存儲單元,則主存的MAR至少為(11 )位,地址線為(11 )根。26. 按存取方式可以把存儲器分為(隨機(jī)存儲器)、(只讀存儲器)、(順序存取存儲器)和(直接存取存儲器)。其中計(jì)算機(jī)系統(tǒng)的主存采用(隨機(jī)存儲器 )。27. 存儲容量的擴(kuò)展通常有(位擴(kuò)展)和(字?jǐn)U展)。28. Cache 的寫操作主要有(寫直達(dá)法)和(寫回法)。29. I/O設(shè)備與主機(jī)交換信息時(shí),共有(程

40、序查詢方式)、(程序中斷方式)、(直接存儲器存取方式)、(I/O通道方式)和(I/O處理機(jī)方式)等5種控制方式。30. 中斷服務(wù)程序的流程分為(保護(hù)現(xiàn)場)、(中斷服務(wù))、(恢復(fù)現(xiàn)場)和(中斷返回)。31. 已知x的反碼為1,1110 則x為(-1 )。32.浮點(diǎn)數(shù)的一般形式為N = S×rj ,其中S是(尾數(shù)),r是(基數(shù)),j是(階碼)。33.單位時(shí)間內(nèi)流水線所完成指令或者輸出結(jié)果的數(shù)量稱為(吞吐率),流水線各功能段的利用率稱為(效率),m段流水線的速度與等功能的非流水線的速度之比稱為(加速比)。34.Cache-主存地址映射可以分為(直接映射)、(全相聯(lián)映射)和(組相聯(lián)映 )。

41、35.按在計(jì)算機(jī)系統(tǒng)中的作用不同,存儲器分為(主存儲器)、(輔助存儲器)和(緩沖存儲器)。36.按配奇原則配置 的漢明碼為( )。37.假設(shè)CPU 執(zhí)行某段程序時(shí),共訪問Cache 2000 次,訪問主存50 次。已知Cache 的存取周期為50ns,主存的存取周期為200ns。則Cache主存系統(tǒng)的命中率為(0.97 )、效率為(91.7% )。38. 設(shè)浮點(diǎn)數(shù)字長16 位,其中階碼5 位(含1 位階符),尾數(shù)11 位(含1 位數(shù)符),將十進(jìn)制數(shù)+ 13 /128 寫成二進(jìn)制定點(diǎn)數(shù)和浮點(diǎn)數(shù)形式,它在定點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0., 1,1101 ),它在浮點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0. )。3

42、9.已知:A=-11/16,B=-7/16,則A+B補(bǔ)為(0.1110 )。40. 假設(shè)總線的時(shí)鐘頻率為33MHz,且一個(gè)總線時(shí)鐘周期為一個(gè)總線傳輸周期。若在一個(gè)總線傳輸周期可并行傳送4 個(gè)字節(jié)的數(shù)據(jù),該總線的帶寬為(132M )Bps。41. 已知接收到的海明碼為(按配偶原則配置),則傳送的信息是(0101 )。42. 設(shè)浮點(diǎn)數(shù)字長為16 位,其中階碼為5位(含1位階符),尾數(shù)為11位(含1位數(shù)符),-53/512對應(yīng)的浮點(diǎn)規(guī)格化數(shù)的原碼的機(jī)器數(shù)形式為(1,0011;1. ),補(bǔ)碼的機(jī)器數(shù)形式為(1,1101;1. )。43. 設(shè)機(jī)器數(shù)字長為8 位,其中1 位為符號位,令A(yù) = -93,B

43、= +45,則 A-B補(bǔ)為(0, )。44. 在異步串行傳輸系統(tǒng)中,假設(shè)每秒傳輸120個(gè)數(shù)據(jù)幀,其字符格式規(guī)定包含1個(gè)起始位,7個(gè)數(shù)據(jù)位,1個(gè)奇校驗(yàn)位,1個(gè)終止位,其波特率為(1200bps )。45. 假設(shè)CPU 執(zhí)行某段程序時(shí),共訪問Cache 2000 次,訪問主存50 次。已知Cache 的存取周期為50ns,主存的存取周期為200ns。則Cache主存系統(tǒng)的平均訪問時(shí)間為(54.5ns )。46. 一數(shù)為-26,則它的補(bǔ)碼右移2位后對應(yīng)的真值為(-7 )。47. 在異步串行傳輸系統(tǒng)中,若字符格式為:1 位起始位,8 位數(shù)據(jù)位,1位奇校驗(yàn)位,1 位終止位,假設(shè)波特率為1200bps,則

44、此時(shí)的比特率為(872.72 bps )。48. 按配奇原則配置 的漢明碼為( )。49. 假設(shè)Cache 的工作速度是主存的5 倍,且Cache 被訪問命中的概率為95,則采用Cache 后,存儲器性能提高(3.17 )倍。50. 已知:A = 0.1011,B = -0.0101,則A+B補(bǔ)為(0.0110 )。51. 假設(shè)指令流水線分取指、譯碼、執(zhí)行、回寫4個(gè)過程段,共有10條指令連續(xù)輸入此流水線。假設(shè)時(shí)鐘周期為100ns,則該流水線的實(shí)際吞吐率為(0.77*107條指令/秒 )。52. -1的補(bǔ)碼規(guī)格化形式為(11.000 )。53. 如果欲檢測的二進(jìn)制代碼為n位,采用漢明編碼,為了能

45、準(zhǔn)確對錯(cuò)誤定位以及指出代碼沒錯(cuò),新增添的檢測位數(shù)k應(yīng)滿足(2k>=n+k+1 )。54. 主存儲器的性能指標(biāo)主要是(存儲容量)、(存取時(shí)間)、(存儲周期)和(存儲器帶寬)。55. 設(shè)浮點(diǎn)數(shù)字長16 位,其中階碼5 位(含1 位階符),尾數(shù)11 位(含1 位數(shù)符),將十進(jìn)制數(shù)+ 13 /128 寫成二進(jìn)制定點(diǎn)數(shù)和浮點(diǎn)數(shù)形式,它在定點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0., 1,1101),它在浮點(diǎn)機(jī)補(bǔ)碼的機(jī)器數(shù)形式為(0.)。56. 計(jì)算機(jī)系統(tǒng)是一個(gè)硬件、軟件組成的多級層次結(jié)構(gòu),它通常由(微程序)級、(一般機(jī)器)級、(操作系統(tǒng))級、(匯編語言)級、高級語言級組成,每一級上都能進(jìn)行程序統(tǒng)計(jì)。57. 半導(dǎo)

46、體SRAM靠(觸發(fā)器)存儲信息,半導(dǎo)體DRAM靠(電容)存儲信息。58. 硬布線器的設(shè)計(jì)方法是:先畫出(指令周期)流程圖,再利用(布爾代數(shù))寫出綜合邏輯表達(dá)式,然后用(門電路和觸發(fā)器)等器件實(shí)現(xiàn)。59. 微程序控制器主要由(控制存儲器),(微指令寄存器)和(地址轉(zhuǎn)移邏輯)三大部分組成。60. 計(jì)算機(jī)系統(tǒng)中的存儲器分為(內(nèi)存)和(外存)。在CPU執(zhí)行程序時(shí),必須將指令存放在(內(nèi)存)中。三、簡答題1.說明計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)。計(jì)算機(jī)系統(tǒng)可分為:微程序機(jī)器級,一般機(jī)器級(或稱機(jī)器語言級),操作系統(tǒng)級,匯編語言級,高級語言級。2.請說明指令周期、機(jī)器周期、時(shí)鐘周期之間的關(guān)系。指令周期是指取出并執(zhí)行一條

47、指令的時(shí)間,指令周期常常用若干個(gè)CPU周期數(shù)來表示,CPU周期也稱為機(jī)器周期,而一個(gè)CPU周期又包含若干個(gè)時(shí)鐘周期(也稱為節(jié)拍脈沖或T周期)。3.畫出中斷處理過程流程圖。4. 請?jiān)谙卤碇刑顚慍ISC和RISC的主要特征對比比較內(nèi)容CISCRISC指令系統(tǒng)指令數(shù)目指令格式尋址方式指令字長可訪存指令各種指令使用頻率各種指令執(zhí)行時(shí)間優(yōu)化編譯實(shí)現(xiàn)程序源代碼長度控制器實(shí)現(xiàn)方式軟件系統(tǒng)開發(fā)時(shí)間比較內(nèi)容CISCRISC指令系統(tǒng)復(fù)雜、龐大簡單、精簡指令數(shù)目一般大于200一般小于100指令格式一般大于4一般小于4尋址方式一般大于4一般小于4指令字長不固定等長可訪存指令不加限定只有LOAD/STORE指令各種指令

48、使用頻率相差很大相差不大各種指令執(zhí)行時(shí)間相差很大絕大多數(shù)在一個(gè)周期內(nèi)完成優(yōu)化編譯實(shí)現(xiàn)很難較容易程序源代碼長度較短較長控制器實(shí)現(xiàn)方式絕大多數(shù)為微程序控制絕大部分為硬布線控制軟件系統(tǒng)開發(fā)時(shí)間較短較長5. 能不能說機(jī)器的主頻越快,機(jī)器的速度就越快,為什么?不能說機(jī)器的主頻越快,機(jī)器的速度就越快。因?yàn)闄C(jī)器的速度不僅與主頻有關(guān),還與機(jī)器周期中所含的時(shí)鐘周期數(shù)以及指令周期中所含的機(jī)器周期數(shù)有關(guān)。同樣主頻的機(jī)器,由于機(jī)器周期所含時(shí)鐘周期數(shù)不同,機(jī)器的速度也不同。機(jī)器周期中所含時(shí)鐘周期數(shù)少的機(jī)器,速度更快。此外,機(jī)器的速度還和其他很多因素有關(guān),如主存的速度、機(jī)器是否配有Cache、總線的數(shù)據(jù)傳輸率、硬盤的速度

49、、以及機(jī)器是否采用流水技術(shù)等等。機(jī)器速度還可以用MIPS(每秒執(zhí)行百萬條指、令數(shù))和CPI(執(zhí)行一條指令所需的時(shí)鐘周期數(shù))來衡量。6. 常見的集中控制優(yōu)先權(quán)仲裁方式有哪些?并描述其中一種仲裁方式。常見的集中控制優(yōu)先權(quán)仲裁方式有鏈?zhǔn)讲樵?、?jì)數(shù)器定時(shí)查詢、獨(dú)立請求方式。(1分)(1)鏈?zhǔn)讲樵兎绞剑河?條控制線進(jìn)行控制:BS(總線忙);BR(總線講求);BG(總線允許)。特征:將BG串行地從一部件(I/O接口)送到下一個(gè)部件,直到到達(dá)有請求的部件為止。優(yōu)先權(quán)位置:離總線控制器最近的部件具有最高使用權(quán),離它越遠(yuǎn),優(yōu)先權(quán)越低。電路:鏈?zhǔn)讲樵兛拷涌诘膬?yōu)先權(quán)排隊(duì)電路實(shí)現(xiàn)。(2)計(jì)數(shù)器定時(shí)查詢方式:總線上的任

50、一設(shè)備要求使用總線時(shí),通過BR線發(fā)出總線請求。中央仲裁器接到請求信號以后,在BS線為“0”的情況下讓計(jì)數(shù)器開始計(jì)數(shù),計(jì)數(shù)值通過一組地址線發(fā)向各設(shè)備。每個(gè)設(shè)備接口都有一個(gè)設(shè)備地址判別電路,當(dāng)?shù)刂肪€上的計(jì)數(shù)值與請求總線的設(shè)備地址相一致時(shí),該設(shè)備置“1“,BS線獲得了總線使用權(quán),此時(shí)中止計(jì)數(shù)查詢。(3)獨(dú)立請求方式:工作原理:每一個(gè)共享總線的設(shè)備均有一對總線請求線BRi和總線授權(quán)線BGi。當(dāng)設(shè)備要求使用總線時(shí),便發(fā)出該設(shè)備的請求信號??偩€控制器中的排隊(duì)電路決定首先響應(yīng)哪個(gè)設(shè)備的請求,給設(shè)備以授權(quán)信號BGi。優(yōu)點(diǎn):響應(yīng)時(shí)間快,確定優(yōu)先響應(yīng)的設(shè)備所花費(fèi)的時(shí)間少,用不著一個(gè)設(shè)備接一個(gè)設(shè)備地查詢。其次,對優(yōu)

51、先次序的控制相當(dāng)靈活,可以預(yù)先固定也可以通過程序來改變優(yōu)先次序;還可以用屏蔽(禁止)某個(gè)請求的辦法,不響應(yīng)來自無效設(shè)備的請求。 7.以輸入設(shè)備為例,說明采用DMA方式時(shí)的信息輸入過程。(1)當(dāng)設(shè)備準(zhǔn)備好一個(gè)字時(shí),發(fā)出選通信號,將該字讀到DMA的數(shù)據(jù)緩沖寄存器中。(2)與此同時(shí)設(shè)備向DMA接口發(fā)請求。(3)DMA接口向CPU申請總線控制權(quán)。(4)CPU發(fā)回HLDA信號,表示允許將總線控制權(quán)交給DMA接口。(5)將DMA主存地址寄存器中的主存地址送地址總線,并命令存儲器寫。(6)通知設(shè)備已被授予一個(gè)DMA周期,并為交換下一個(gè)字做準(zhǔn)備。(7)將DMA數(shù)據(jù)緩沖寄存器中的內(nèi)容送數(shù)據(jù)總線。(8)主存將數(shù)據(jù)總線上的信息寫至地址總線指定的存儲單元中。(9)修改主存地址和字計(jì)數(shù)值。(10)判斷數(shù)據(jù)塊是否傳送結(jié)束,若未結(jié)束,則繼續(xù)傳送;若已結(jié)束,則向CPU申請程序中斷,標(biāo)志數(shù)據(jù)塊傳送結(jié)束。8. 回答下列問題:(1)一個(gè)完整的指令周期包括哪些CPU 工作周期?(2)中斷周期前和中斷周期后各是CPU 的什么工作周期?(3)DMA 周期前和DMA 周期后各是CPU 的什么工作周期?(1)一個(gè)完整的指令周

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論