第2講第2章TMS320C55x的硬件結(jié)構(gòu)C55x的總體結(jié)構(gòu)封裝引腳2135_第1頁
第2講第2章TMS320C55x的硬件結(jié)構(gòu)C55x的總體結(jié)構(gòu)封裝引腳2135_第2頁
第2講第2章TMS320C55x的硬件結(jié)構(gòu)C55x的總體結(jié)構(gòu)封裝引腳2135_第3頁
第2講第2章TMS320C55x的硬件結(jié)構(gòu)C55x的總體結(jié)構(gòu)封裝引腳2135_第4頁
第2講第2章TMS320C55x的硬件結(jié)構(gòu)C55x的總體結(jié)構(gòu)封裝引腳2135_第5頁
已閱讀5頁,還剩47頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1第第2章章 TMS320C55x 的硬件結(jié)構(gòu)的硬件結(jié)構(gòu)(第(第2講)講)一、一、C55x 的總體結(jié)構(gòu)的總體結(jié)構(gòu)內(nèi)容包括內(nèi)容包括2.1 TMS320C55x 的總體的總體結(jié)構(gòu)結(jié)構(gòu)2.3 C55x 的的CPU結(jié)構(gòu)結(jié)構(gòu)2.5 存儲空間和存儲空間和I/O空間空間二、二、C55x 的封裝和引腳的封裝和引腳內(nèi)容包括內(nèi)容包括2.2 C55x 的封裝和引腳功能的封裝和引腳功能2一、一、C55x 的總體結(jié)構(gòu)的總體結(jié)構(gòu)內(nèi)部總線內(nèi)部總線CPU的結(jié)構(gòu)的結(jié)構(gòu) 存儲空間結(jié)構(gòu)存儲空間結(jié)構(gòu) 外設(shè)配置外設(shè)配置計算機的組成計算機的組成運算器、控制器運算器、控制器存儲器存儲器輸入設(shè)備、輸出設(shè)備輸入設(shè)備、輸出設(shè)備3M c B S

2、PR T CI2CM M C / S DM c B S PW D O GT I M E RA / DG P I OT I M E RM c B S PM M C / S DD P L LU S B P L LU S BR O M3 2 K W電源控制內(nèi)部存儲器接口S A R A M9 6 K WD A R A M3 2 K WD M A控制器E H P IG P I O A程序流單元( P u n i t )地址- 數(shù)據(jù)流單元(A u n i t )數(shù)據(jù)運算單元( D u n i t )指令緩沖單元(I u n i t )C 5 5 xC P U中斷控制仿真控制SDRAM控制信號異步存儲器控制

3、信號通用地址和數(shù)據(jù)信號666227 / 82 / 4754 5 / 4 732外設(shè)總線引腳的數(shù)量視不同封裝而定數(shù)據(jù)讀地址總線 B B A B (2 4 )數(shù)據(jù)讀數(shù)據(jù)總線 B B B (1 6 )程序讀地址總線P A B (2 4 )程序讀數(shù)據(jù)總線P B (3 2 )數(shù)據(jù)讀地址總線 C C A B (2 4 )數(shù)據(jù)讀數(shù)據(jù)總線 C C B (1 6 )數(shù)據(jù)讀數(shù)據(jù)總線 C C B (1 6 )數(shù)據(jù)讀數(shù)據(jù)總線 D D B (1 6 )數(shù)據(jù)寫地址總線 E E A B (2 4 )數(shù)據(jù)寫數(shù)據(jù)總線 E E B (1 6 )數(shù)據(jù)寫數(shù)據(jù)總線 E E B (1 6 )數(shù)據(jù)寫數(shù)據(jù)總線 F F B (1 6 )圖圖2

4、-1 TMS320VC5509A框圖框圖內(nèi)部總線和內(nèi)部總線和CPU結(jié)構(gòu)結(jié)構(gòu)41. 內(nèi)部總線內(nèi)部總線 (1)內(nèi)部總線內(nèi)部總線 1組組32位程序總線位程序總線 PB 5組組16位數(shù)據(jù)總線位數(shù)據(jù)總線 BB、CB、DB、EB、FB 6組組24位地址總線位地址總線 PAB、BAB、CAB、DAB、EAB、FAB圖圖2-3 C55x的的CPU結(jié)構(gòu)框圖結(jié)構(gòu)框圖51. 內(nèi)部總線內(nèi)部總線 (2)內(nèi)部總線內(nèi)部總線 1組組32位程序總線位程序總線 PB 5組組16位數(shù)據(jù)總線位數(shù)據(jù)總線 BB、CB、DB、EB、FB 6組組24位地址總線位地址總線 PAB、BAB、CAB、DAB、EAB、FAB 讀程序讀程序 PAB(

5、24位地址位地址)/PB(32位指令位指令) 讀數(shù)據(jù)讀數(shù)據(jù) BAB(24位地址位地址)/BB(16位數(shù)據(jù)位數(shù)據(jù)) CAB(24位地址位地址)/CB(16位數(shù)據(jù)位數(shù)據(jù)) DAB(24位地址位地址)/DB(16位數(shù)據(jù)位數(shù)據(jù)) 寫數(shù)據(jù)寫數(shù)據(jù) EAB(24位地址位地址)/EB(16位數(shù)據(jù)位數(shù)據(jù)) FAB(24位地址位地址)/FB(16位數(shù)據(jù)位數(shù)據(jù))CPU在一個機器周期內(nèi),能夠讀在一個機器周期內(nèi),能夠讀1次次32位程序代碼、讀位程序代碼、讀3次次16位數(shù)據(jù)、寫位數(shù)據(jù)、寫2次次16位數(shù)據(jù)位數(shù)據(jù) 6 注注 BB總線總線 沒有連到外部存儲設(shè)備沒有連到外部存儲設(shè)備 傳送的必是傳送的必是內(nèi)存內(nèi)存中的數(shù)據(jù)中的數(shù)據(jù)

6、僅從內(nèi)存向僅從內(nèi)存向D單元單元傳數(shù)據(jù)傳數(shù)據(jù) 存儲器接口單元存儲器接口單元(M單元單元) 內(nèi)部數(shù)據(jù)流、指令流接口;內(nèi)部數(shù)據(jù)流、指令流接口; CPU和數(shù)據(jù)空間或和數(shù)據(jù)空間或I/O空間傳輸空間傳輸數(shù)據(jù)的媒介。數(shù)據(jù)的媒介。PADI72. CPU的結(jié)構(gòu)的結(jié)構(gòu)(1) 指令緩沖單元指令緩沖單元(I) 程序流單元程序流單元(P) 地址數(shù)據(jù)流單元地址數(shù)據(jù)流單元(A) 數(shù)據(jù)計算單元數(shù)據(jù)計算單元(D)8指令緩沖單元指令緩沖單元(I) 功能功能 指令緩沖隊列指令緩沖隊列(IBQ) 存程序代碼存程序代碼 指令譯碼器指令譯碼器 對對變長度變長度指令譯碼指令譯碼 把指令流傳給其它工作單元把指令流傳給其它工作單元P、A、D

7、決定決定CPU是否是否并行并行執(zhí)行執(zhí)行2條條指令指令9程序流單元程序流單元(P) (1) 功能功能 產(chǎn)生所有產(chǎn)生所有程序空間的程序空間的地址地址 PAB 控制控制指令的讀取順序指令的讀取順序 P unit supports byte addressing(P單元支單元支持持按字節(jié)尋址按字節(jié)尋址)10地址數(shù)據(jù)流單元地址數(shù)據(jù)流單元(A) 功能功能 產(chǎn)生所有讀寫產(chǎn)生所有讀寫數(shù)據(jù)數(shù)據(jù)空間的空間的地址地址 算術(shù)邏輯單元算術(shù)邏輯單元(ALU) 算數(shù)運算、邏輯算數(shù)運算、邏輯運算、位操作、運算、位操作、移位、測試等移位、測試等11數(shù)據(jù)計算單元數(shù)據(jù)計算單元(D) CPU的基本的基本計算單元計算單元 注意:注意:

8、 BB只與只與D單元相聯(lián)單元相聯(lián)12指令流水指令流水 第一階段:取指第一階段:取指 第二階段:執(zhí)行第二階段:執(zhí)行參考技術(shù)資料:參考技術(shù)資料:TMS320C55x DSP Programmers Guide(SPRU376),p4-52P4-76C55x的指令流水線分為兩個階段的指令流水線分為兩個階段圖圖2-8 指令流水線(取指階段)指令流水線(取指階段)圖圖2-9 指令流水線(執(zhí)行階段)指令流水線(執(zhí)行階段)13 流流水水階階段段 描描 述述 PF1 向向存存儲儲器器提提交交要要提提取取程程序序的的地地址址 PF2 等等待待存存儲儲器器的的響響應(yīng)應(yīng) F 從從存存儲儲器器提提取取一一個個指指令令

9、包包,放放入入 IBQ PD 對對 IBQ 里里的的指指令令作作預(yù)預(yù)解解碼碼(確確認認指指令令的的開開始始和和結(jié)結(jié)束束:確確認認并并行行指指令令) 表表2-6 取指階段流水線的意義取指階段流水線的意義14 流水階段流水階段 描描 述述 D 從指令緩沖隊里讀從指令緩沖隊里讀 6 字節(jié)字節(jié) 解碼一個指令對或一條單指令解碼一個指令對或一條單指令 將指令調(diào)度給適當?shù)膶⒅噶钫{(diào)度給適當?shù)?CPU 功能單元功能單元 讀與地址產(chǎn)生有關(guān)的讀與地址產(chǎn)生有關(guān)的 STx_55 位位 :ST1_55(CPL),ST2_55(ARnLC),ST2_55(AR MS),ST2_55(CDPLC) AD 讀讀/修改與地址產(chǎn)生

10、有關(guān)的寄存器,例如:修改與地址產(chǎn)生有關(guān)的寄存器,例如: 讀讀/修改修改*ARx+(T0)里的)里的 ARx 與與 T0 如果如果 AR2LC=1,則讀,則讀/修改修改 BK03 在壓棧和出棧時,讀在壓棧和出棧時,讀/修改修改 SP 如果是在如果是在 32 位堆棧模式,在壓棧和出棧時,讀位堆棧模式,在壓棧和出棧時,讀/修改修改 SSP 使用使用 A 單元的單元的 ALU 作操作,例作操作,例如:如: 使用使用 AADD 指令做算術(shù)運算指令做算術(shù)運算 使用使用 SWAP 指令,交換指令,交換 A 單元的寄存器單元的寄存器 寫常數(shù)到寫常數(shù)到 A 單元的寄存器(單元的寄存器(BKxx、BSAxx、BR

11、Cxx、CSR 等)等) 當當 ARx 不為零,做條件分支時,不為零,做條件分支時,ARx 減減 1 (例外)計算(例外)計算 XCC 指令的條件(在代數(shù)式句法里,指令的條件(在代數(shù)式句法里,AD 單元的執(zhí)行屬性)單元的執(zhí)行屬性) 表表2-7 執(zhí)行階段流水線的意義執(zhí)行階段流水線的意義15 流水階段流水階段 描描 述述 AC1 對于存儲器讀,將地址送到適當?shù)膶τ诖鎯ζ髯x,將地址送到適當?shù)腃PU 地址總線地址總線 AC2 給存儲器一個周期的時間,來響應(yīng)讀請求給存儲器一個周期的時間,來響應(yīng)讀請求 R 從存儲器和從存儲器和 MMR 尋址的寄存器讀數(shù)據(jù)尋址的寄存器讀數(shù)據(jù) 當執(zhí)行在當執(zhí)行在 A 單元預(yù)取指

12、的單元預(yù)取指的 D 單元指令時,讀單元指令時,讀 A 單元的寄存器,在單元的寄存器,在 R 階段讀,階段讀,而不是在而不是在 X 階段讀階段讀 計算條件指令的條件。大多數(shù)條件,但不是所有的條件,在計算條件指令的條件。大多數(shù)條件,但不是所有的條件,在R 階段計算。在階段計算。在本表里,例外的情況已經(jīng)專門加以標注本表里,例外的情況已經(jīng)專門加以標注 X 讀讀/修改不是由修改不是由 MMR 尋址的寄存器尋址的寄存器 讀讀/修改單個寄存器里的位修改單個寄存器里的位 設(shè)置條件設(shè)置條件 (例外) 計算(例外) 計算 XCCPART 指令的條件 (在代數(shù)式句法里,指令的條件 (在代數(shù)式句法里, D 單元的執(zhí)行

13、屬性) ,單元的執(zhí)行屬性) ,除非該指令是條件寫存儲器(在這種情況下,在除非該指令是條件寫存儲器(在這種情況下,在R 階段計算條件)階段計算條件) (例外)計算(例外)計算 RPTCC 指令的條件指令的條件 W 寫數(shù)據(jù)到寫數(shù)據(jù)到 MMR 尋址的寄存器或?qū)ぶ返募拇嫫骰?I/O 空間(外設(shè)寄存器)空間(外設(shè)寄存器) 寫數(shù)據(jù)到存儲器。從寫數(shù)據(jù)到存儲器。從 CPU 的角度看,該寫操作在本流水階段結(jié)束的角度看,該寫操作在本流水階段結(jié)束 W+ 寫數(shù)據(jù)到存儲器。從存儲器的角度看,該寫操作在本流水階段結(jié)束寫數(shù)據(jù)到存儲器。從存儲器的角度看,該寫操作在本流水階段結(jié)束 1617183. 存儲空間結(jié)構(gòu)存儲空間結(jié)構(gòu) C

14、55X的存儲空間的存儲空間 數(shù)據(jù)空間、程序空間數(shù)據(jù)空間、程序空間 統(tǒng)一編址統(tǒng)一編址 I/O空間空間 數(shù)據(jù)數(shù)據(jù)/程序空間程序空間 與與 I/O空間空間 完全分開完全分開19C55X的存儲器映射的存儲器映射 尋址空間:尋址空間:16MB 數(shù)據(jù)空間:數(shù)據(jù)空間:23位地址;程序空間:位地址;程序空間:24位地址位地址存儲器映射寄存器存儲器映射寄存器( (不超過不超過16bit)16bit)字字尋址尋址字節(jié)字節(jié)尋址尋址20TMS320VC5509A存儲器映射存儲器映射 8M words (16M bytes) 存儲空間存儲空間 On-Chip (片上片上) memory On-Chip Read-Onl

15、y Memory (ROM) 32K 16-bit words On-Chip RAM128K 16-bit words On-Chip Dual-Access RAM (DARAM)On-Chip Single-Access RAM (SARAM) external (擴展擴展) memory21ROM片外片外存儲存儲器器VC5509A可可HPI尋址尋址22片上片上ROM的使能的使能 A hardware reset always clears the MP/MC bit, so it is not possible to disable the ROM at reset. However,

16、 the software reset instruction does not affect the MP/MC bit. When the MP/MC bit field of the ST3 status register is set through software, the on-chip ROM is disabled and not present in the memory map, and byte address range FF0000hFFFFFFh is directed to external memory space.23Secure ROM24存儲空間的訪問存

17、儲空間的訪問 回顧:存儲格式回顧:存儲格式 程序空間程序空間 數(shù)據(jù)空間數(shù)據(jù)空間 I/O空間空間25回顧:存儲器格式回顧:存儲器格式- 小端存儲器系統(tǒng)小端存儲器系統(tǒng) 數(shù)據(jù)的數(shù)據(jù)的高高字節(jié)存放在字節(jié)存放在高高地址中。地址中。 大端存儲器系統(tǒng)大端存儲器系統(tǒng) 數(shù)據(jù)的數(shù)據(jù)的高高字節(jié)存放在字節(jié)存放在低低地址中。地址中。A+3A+2A+1A存儲器存儲器0 x120 x340 x560 x78A+3A+2A+1A存儲器存儲器0 x780 x560 x340 x12例:例:0 x123456780 x12345678在在A A地址開始地址開始的一個字空間的一個字空間的存儲的存儲26程序空間程序空間(1) 字節(jié)字

18、節(jié)尋址尋址 一次可以讀取一次可以讀取 32 位的指令位的指令 supports 8-, 16-, 24-, 32-, and 48-bit instructions. 地址總線地址總線 24 位,地址位,地址 24 位位讀讀指令時,偶地址對齊指令時,偶地址對齊 地址的地址的低兩位低兩位為為 027程序空間程序空間(2) 大端存儲大端存儲 指令的地址指令的地址是操作碼是操作碼高有效字節(jié)高有效字節(jié)的地址的地址28數(shù)據(jù)空間數(shù)據(jù)空間(1) 字字尋址尋址 一次可以讀一次可以讀/寫寫 8、16 和和 32 位位 數(shù)據(jù)數(shù)據(jù) 地址總線地址總線 24 位,地址位,地址 23 位位 地址左移一位,最低位補地址左移

19、一位,最低位補 029數(shù)據(jù)空間數(shù)據(jù)空間(2) 數(shù)據(jù)類型數(shù)據(jù)類型 8、16 和和 32 位位 (bit)30數(shù)據(jù)空間數(shù)據(jù)空間(3) 32位位長字長字訪問訪問 地址地址長字的高字長字的高字(MSW)地址地址 已確定地址的已確定地址的MSW (LSW),將其地址的最低有效,將其地址的最低有效位取反,可得位取反,可得LSW (MSW)的地址。的地址。the most significant word (MSW)the least significant word (LSW)31數(shù)據(jù)空間數(shù)據(jù)空間(4)32I/O空間空間 只能用來訪問只能用來訪問DSP 外設(shè)上的寄存器外設(shè)上的寄存器 字字尋址尋址 地址總線

20、地址總線 24 位位 讀:數(shù)據(jù)讀地址總線讀:數(shù)據(jù)讀地址總線DAB 寫:數(shù)據(jù)寫地址總線寫:數(shù)據(jù)寫地址總線EAB 地址地址 16 位位 可以訪問可以訪問 64K 個地址個地址 讀寫時要在讀寫時要在 16 位地址前補位地址前補 0334. 外設(shè)配置外設(shè)配置(1) 1個個 并行外設(shè)接口,支持并行外設(shè)接口,支持 16-bit 外部存儲器接口外部存儲器接口 ( external memory interface - EMIF ) 16-bit 增強主機接口增強主機接口 ( enhanced host-port interface EHPI ) 6 通道通道 直接存儲器存取直接存儲器存取 ( direct

21、memory access - DMA ) 控制器控制器 1個個 可編程數(shù)字鎖相環(huán)可編程數(shù)字鎖相環(huán) ( digital phase-locked loop DPLL ) 時鐘發(fā)生器時鐘發(fā)生器 2個個 20-bit 定時器定時器 1個個 看門狗定時器看門狗定時器 ( Watchdog Timer )344. 外設(shè)配置外設(shè)配置(2)3個個 串口,支持串口,支持 最多最多 3個個 多通道緩沖串口多通道緩沖串口 ( multichannel buffered serial ports McBSPs ) 最多最多 2個個 多媒體卡多媒體卡/安全數(shù)字安全數(shù)字 ( MultiMedia Card/Secur

22、e Digital - MMC/SD) 串行接口串行接口 最多最多 2個個 記憶棒記憶棒 ( Memory Stick MS ) 串行接口串行接口7個個 LQFP封裝封裝 或或 8個個 BGA 封裝封裝 的的 可配置通用可配置通用 I/O ( general-purpose I/O GPIO ) 引腳引腳USB 1.1 接口接口I2C 主從接口主從接口實時時鐘實時時鐘 ( Real-time clock, RTC )2通道通道 (LQFP) 或或 4通道通道 (BGA) 10-bit 逐次逼近型逐次逼近型 ( Successive Approximation ) A/D 轉(zhuǎn)換器轉(zhuǎn)換器35M c

23、 B S PR T CI2CM M C / S DM c B S PWD O GT I M E RA / DG P I OT I M E RM c B S PM M C / S DD P L LU S B P L LU S BR O M3 2 K W電源控制內(nèi)部存儲器接口S A R A M9 6 K WD A R A M3 2 K WD M A控制器E H P IG P I O A程序流單元( P u n i t )地址- 數(shù)據(jù)流單元(A u n i t )數(shù)據(jù)運算單元( D u n i t )指令緩沖單元(I u n i t )C 5 5 xC P U中斷控制仿真控制SDRAM控制信號異步存

24、儲器控制信號通用地址和數(shù)據(jù)信號666227 / 82 / 4754 5 / 4 732外設(shè)總線引腳的數(shù)量視不同封裝而定數(shù)據(jù)讀地址總線 B B A B (2 4 )數(shù)據(jù)讀數(shù)據(jù)總線 B B B (1 6 )程序讀地址總線P A B (2 4 )程序讀數(shù)據(jù)總線P B (3 2 )數(shù)據(jù)讀地址總線 C C A B (2 4 )數(shù)據(jù)讀數(shù)據(jù)總線 C C B (1 6 )數(shù)據(jù)讀數(shù)據(jù)總線 C C B (1 6 )數(shù)據(jù)讀數(shù)據(jù)總線 D D B (1 6 )數(shù)據(jù)寫地址總線 E E A B (2 4 )數(shù)據(jù)寫數(shù)據(jù)總線 E E B (1 6 )數(shù)據(jù)寫數(shù)據(jù)總線 E E B (1 6 )數(shù)據(jù)寫數(shù)據(jù)總線 F F B (1 6

25、)36二、二、C55x 的封裝和引腳的封裝和引腳 封裝封裝(a) 179腳腳BGA封裝封裝(底視圖底視圖)(b) 144腳腳PGE LQFP封裝封裝(頂視圖頂視圖)圖圖2-2 TMS320VC5509A的封裝的封裝37DSPDSP總體結(jié)構(gòu)總體結(jié)構(gòu)具具體體芯芯片片有有所所不不同同38引腳引腳并行總線引腳并行總線引腳初始化、中斷和復(fù)位引腳初始化、中斷和復(fù)位引腳位輸入位輸入/輸出信號輸出信號振蕩器振蕩器/時鐘信號時鐘信號 實時時鐘實時時鐘 I2C總線總線McBSP接口接口 USB接口接口 A/D接口接口測試測試/仿真引腳仿真引腳電源引腳電源引腳外設(shè)引腳外設(shè)引腳時鐘引腳時鐘引腳391. 并行總線引腳并

26、行總線引腳(1) A13:0 C55x內(nèi)核的并行內(nèi)核的并行地址地址總線總線A13A0 功能功能 HPI地址線:地址線:HPI.HA13:0 EMIF地址總線:地址總線:EMIF.A13:0 通用輸入輸出:通用輸入輸出:GPIO.A13:0 D15:0 C14C0401. 并行總線引腳并行總線引腳(2) A13:0 D15:0 C55x內(nèi)核的并行雙向內(nèi)核的并行雙向數(shù)據(jù)數(shù)據(jù)總線總線D15D0 功能功能 EMIF 數(shù)據(jù)總線:數(shù)據(jù)總線:EMIF. D15:0 HPI 數(shù)據(jù)總線:數(shù)據(jù)總線:HPI.HD15:0 C14C0411. 并行總線引腳并行總線引腳(3) A13:0 D15:0 C14C0 EMI

27、F 使能、選通、片選等使能、選通、片選等 HPI 讀讀/寫、輸出中斷、選通、訪問控制、字節(jié)辨識等寫、輸出中斷、選通、訪問控制、字節(jié)辨識等 GPIO SDRAM 地址、時鐘等地址、時鐘等422. 初始化、中斷和復(fù)位引腳初始化、中斷和復(fù)位引腳(1) /INT4:0 外部中斷請求信號外部中斷請求信號 可屏蔽中斷可屏蔽中斷屏蔽屏蔽中斷使能寄存器中斷使能寄存器(IER)和中斷方式位和中斷方式位查詢和復(fù)位查詢和復(fù)位中斷標志寄存器中斷標志寄存器(IFR)432. 初始化、中斷和復(fù)位引腳初始化、中斷和復(fù)位引腳(2) /REST 復(fù)位信號,低電平有效復(fù)位信號,低電平有效 低電平低電平終止程序執(zhí)行,使終止程序執(zhí)行

28、,使PC=0 xFF8000h 高電平高電平從程序存儲器從程序存儲器FF8000h地址處開始執(zhí)行地址處開始執(zhí)行 影響寄存器和狀態(tài)位影響寄存器和狀態(tài)位 此引腳需要外接上拉電阻此引腳需要外接上拉電阻443. 位輸入位輸入/輸出信號輸出信號 GPIO7:6,4:0 可以配置為輸入口或輸出口可以配置為輸入口或輸出口 當配置為當配置為輸出輸出引腳時,可以單獨設(shè)置或者復(fù)位引腳時,可以單獨設(shè)置或者復(fù)位 在復(fù)位時這些引腳被配置為輸入引腳在復(fù)位時這些引腳被配置為輸入引腳 復(fù)位完成后,裝載引導(dǎo)器(復(fù)位完成后,裝載引導(dǎo)器(BootLoader)根據(jù))根據(jù)GPIO3:0引腳電平?jīng)Q定引腳電平?jīng)Q定自舉方式自舉方式 XF

29、輸出信號輸出信號 用于配置其它處理器的復(fù)用狀態(tài)或者作為通用輸出引腳用于配置其它處理器的復(fù)用狀態(tài)或者作為通用輸出引腳454. 振蕩器振蕩器/時鐘信號時鐘信號(1) CLKOUT DSP 時鐘輸出引腳時鐘輸出引腳 CLKOUT 周期為周期為CPU的機器周期的機器周期 X2/CLKIN 時鐘振蕩器輸入引腳時鐘振蕩器輸入引腳 若使用內(nèi)部時鐘,用來外接晶體電路若使用內(nèi)部時鐘,用來外接晶體電路 若使用外部時鐘,該引腳接外部時鐘輸入若使用外部時鐘,該引腳接外部時鐘輸入 X1 由內(nèi)部系統(tǒng)振蕩器連接到外部晶振的輸出引腳由內(nèi)部系統(tǒng)振蕩器連接到外部晶振的輸出引腳 若不使用內(nèi)部振蕩器時,若不使用內(nèi)部振蕩器時,X1引腳

30、懸空引腳懸空464. 振蕩器振蕩器/時鐘信號時鐘信號(3) TIN/TOUT0 定時器定時器T0 輸入輸入/輸出輸出 輸出時輸出時計數(shù)器計數(shù)器減到減到0,TIN/TOUT0 信號輸出一個脈沖或信號輸出一個脈沖或者狀態(tài)發(fā)生改變。者狀態(tài)發(fā)生改變。 輸入時輸入時TIN/TOUT0為內(nèi)部定時器模塊提供時鐘為內(nèi)部定時器模塊提供時鐘復(fù)位時,此引腳配置為輸入引腳。復(fù)位時,此引腳配置為輸入引腳。 注意:只有定時器注意:只有定時器0 信號可以輸出。定時器信號可以輸出。定時器T1信號不能提信號不能提供輸出。供輸出。475. 實時時鐘實時時鐘 RTCINX1:實時時鐘振蕩器輸:實時時鐘振蕩器輸入入RTCINX2:實

31、時時鐘振蕩器輸:實時時鐘振蕩器輸出出6. I2C總線總線SDA:I2C (雙向雙向) 數(shù)據(jù)數(shù)據(jù)信號信號復(fù)位時,處于高阻狀態(tài)復(fù)位時,處于高阻狀態(tài)SCL:I2C (雙向雙向) 時鐘時鐘信號信號復(fù)位時,處于高阻狀態(tài)復(fù)位時,處于高阻狀態(tài)487. McBSP接口接口 McBSP0 CLKR0:接收時鐘信號:接收時鐘信號 DR0:數(shù)據(jù)接收信號:數(shù)據(jù)接收信號 FSR0:接收幀同步信號:接收幀同步信號 CLKX0:發(fā)送時鐘信號:發(fā)送時鐘信號 DX0:數(shù)據(jù)發(fā)送信號:數(shù)據(jù)發(fā)送信號 FSX0:發(fā)送幀同步信號:發(fā)送幀同步信號 McBSP1 S1015 McBSP1 S2025VC5509A共有共有3個個McBSP接口:接口: McBSP1與與McBSP2為多功能口為多功能口498. USB接口接口 DP 差分數(shù)據(jù)接收差分數(shù)據(jù)接收/發(fā)送發(fā)送(正正向向) 復(fù)位時,此引腳配置為輸入端復(fù)位時,此引腳配置為輸入端 DN 差分數(shù)據(jù)接收

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論