




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄1/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄2/139 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄3/139 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄4/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄5/139 數(shù)制是計數(shù)進位制的簡稱。在數(shù)字電路中常用的數(shù)制是計數(shù)進位制的簡稱。在數(shù)字電路中常用的數(shù)制有十進制、二進制、八進制和十六進制。數(shù)制有十進制、二進制、八進制和十六進制。(1) 十進制十進制 各個數(shù)碼處于十進制數(shù)的不同數(shù)位時各個數(shù)碼處于十進制數(shù)的不同數(shù)位時, 所代表的數(shù)所代表的數(shù)值不同值不
2、同, 即不同數(shù)位有不同數(shù)位的即不同數(shù)位有不同數(shù)位的“位權(quán)位權(quán)”值。整數(shù)部值。整數(shù)部分從低位至高位每位的權(quán)依次為:分從低位至高位每位的權(quán)依次為: 100、101 、102、;小數(shù)部分從高位至低位每位的權(quán)依次為:小數(shù)部分從高位至低位每位的權(quán)依次為: 10 1 、 102 、103 、。十進制的基數(shù)。十進制的基數(shù)(底數(shù)底數(shù))是是 10 。 如:如:(123.45) 10 =1 102+2 101+3 100+4 10 1+5 10 2 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄6/139(2) 二進制二進制 二進制有二進制有 0 和和 1 兩個數(shù)碼,基數(shù)是兩個數(shù)碼,基數(shù)是2,計數(shù)規(guī)則,計數(shù)
3、規(guī)則為為 “逢二進一逢二進一” 。 二進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如:二進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如: (110101.01)2 = 1 25+1 24+0 23+1 22+0 21+1 20+ 0 2-1 +1 2-2 = (53.25)10(3) 八進制八進制 八進制有八進制有 0 8 八個數(shù)碼,基數(shù)是八個數(shù)碼,基數(shù)是8, 。 八進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如:八進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如: (32.4)8 = 3 81 + 2 80 + 4 81 = (26.5)10下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄7/139(4) 十六進制十六進制 十六進制有十六進制有 0 9, A(
4、10) , B(11) , C(12) ,D(13) ,E(14) ,F(xiàn)(15)十六個數(shù)碼,基數(shù)是十六個數(shù)碼,基數(shù)是16,計數(shù)規(guī)則為,計數(shù)規(guī)則為 “逢十六進一逢十六進一” 。 十六進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如:十六進制數(shù)可轉(zhuǎn)換為十進制數(shù),例如: (3B.6E)16 = 3 161+ B 160 + 6 161 +14 162 (59.4)102. 十進制數(shù)轉(zhuǎn)換為任意進制數(shù)十進制數(shù)轉(zhuǎn)換為任意進制數(shù)(1) 十十 二進制轉(zhuǎn)換二進制轉(zhuǎn)換 十進制數(shù)轉(zhuǎn)換為二進制數(shù)分整數(shù)和凈小數(shù)兩部分進十進制數(shù)轉(zhuǎn)換為二進制數(shù)分整數(shù)和凈小數(shù)兩部分進行。行。 整數(shù)部分的轉(zhuǎn)換采取除整數(shù)部分的轉(zhuǎn)換采取除2取余法,直到商為零取余法,
5、直到商為零 為止。為止。例如將十進制數(shù)例如將十進制數(shù) (27.35)10 轉(zhuǎn)換成二進制數(shù)。轉(zhuǎn)換成二進制數(shù)。 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄8/139 余數(shù)余數(shù) 1 (d0) 余數(shù)余數(shù) 1 (d1) 余數(shù)余數(shù) 0 (d2) 余數(shù)余數(shù) 1 (d3) 余數(shù)余數(shù) 1 (d4)2 272 132 62 32 100.35 2 = 0.7 整數(shù)整數(shù)0 (d 1) 0.7 2 = 1.4 整數(shù)整數(shù)1 (d 2) 0.4 2 = 0.8 整數(shù)整數(shù)0 (d 3) 0.8 2 = 1.6 整數(shù)整數(shù)1 (d 2) 0.6 2 = 1.2 整數(shù)整數(shù)1 (d 5) 0.2 2 = 0.4 整數(shù)整數(shù)
6、0 (d 6) (27.35)10 =(d4d3 d2d1d0.d-1d-2d-3d-4d-5d-6 ) = (11011.010110)2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄9/139例:將十進制數(shù)例:將十進制數(shù) 27.35 轉(zhuǎn)換成八進制數(shù)。轉(zhuǎn)換成八進制數(shù)。 (27.35)10 = (33.26)8(0 1 1 0 1 1 . 0 1 0 1 1 0 )2( 3 3 . 2 6 )8(0 0 0 1 1 0 1 1 . 0 1 0 1 1 0 0 0)2( 1 B . 5 8 )16(27.35)10 = (1B.58)16下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄
7、10/139 正脈沖:正脈沖:脈沖躍變后的值比初始值高。脈沖躍變后的值比初始值高。負脈沖:負脈沖:脈沖躍變后的值比初始值低。脈沖躍變后的值比初始值低。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄11/139 所謂門就是一種開關(guān),它能按照一定的條件去控所謂門就是一種開關(guān),它能按照一定的條件去控制信號通過或不通過。制信號通過或不通過。 門電路的輸入和輸出之間存在一定的邏輯關(guān)系門電路的輸入和輸出之間存在一定的邏輯關(guān)系(因因果關(guān)系果關(guān)系),所以門電路又稱為,所以門電路又稱為邏輯門電路邏輯門電路。 基本邏輯關(guān)系為基本邏輯關(guān)系為三種。三種。 下面通過例子說明邏輯電路的概念及下面通過例子說明邏輯電路
8、的概念及的意義。的意義。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄12/139 Y = A B0001011101 00ABYYBA下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄13/139 Y = A + B000111110110ABY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄14/139101AY0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄15/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄16/139100VUCC高電平高電平低電平低電平下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄17/139 (1) 電路電路(2) 工作原理工作
9、原理輸入輸入A、B 全為高電平全為高電平 1 ,輸出輸出 Y 為為 1 。輸入輸入A、B 不全為不全為 1 ,輸出輸出 Y 為為 0 。1 000下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄18/139邏輯邏輯即:有即:有 0 出出 0 , 全全 1 出出 1 。 Y = A B下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄19/139輸入輸入A、B全為低電平全為低電平 0 ,輸出輸出 Y 為為 0 。輸入輸入A、B有一個為有一個為 1 ,輸出輸出 Y 為為 1 。111000011101或或門邏輯狀態(tài)表門邏輯狀態(tài)表ABY輸輸 入入輸出輸出下一頁下一頁返回返回上一頁上一頁退出退出
10、章目錄章目錄20/139(3) 邏輯關(guān)系邏輯關(guān)系邏輯邏輯即:有即:有 1 出出 1 , 全全 0 出出 0 。Y=A+B下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄21/139(2) 邏輯表達式邏輯表達式 Y=A0101 1 010AY飽和飽和下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄22/139有有 0 出出 1 ,全,全 1 出出 0 。Y = A B 與非與非邏輯狀態(tài)表邏輯狀態(tài)表下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄23/139有有 1 出出 0 ,全,全 0 出出 1 。Y = A + B 或或非邏輯狀態(tài)表非邏輯狀態(tài)表下一頁下一頁返回返回上一頁上一頁退出
11、退出章目錄章目錄24/139&AABY1有有 0 出出 0 ,全全 1 出出 1 。有有 1 出出 1 ,全全 0 出出 0 。Y2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄25/139Y = AB +CD邏輯符號邏輯符號下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄26/139(晶體管晶體管晶體管邏輯門電路晶體管邏輯門電路) TTL門電路是雙極型集成電路,與分立元件相門電路是雙極型集成電路,與分立元件相比比,具有速度快、可靠性高和微型化等優(yōu)點具有速度快、可靠性高和微型化等優(yōu)點, 目前分目前分立元件電路已被集成電路替代。下面介紹集成立元件電路已被集成電路替代。下面介紹集
12、成 與非與非門電路的工作原理、特性和參數(shù)。門電路的工作原理、特性和參數(shù)。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄27/139E2E3E1BC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄28/1394.3V鉗位鉗位2.1V 0 (0.3V)輸入全高輸入全高 1 輸出為低輸出為低 0 1VT1R1+UCC3.6V 1 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄29/139 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1(0.3V) 1 0 輸入有低輸入有低 0 輸出為高輸出為高 1 1V 流過流過 發(fā)射結(jié)的電流發(fā)射結(jié)的電流為正向電流為正向電流5VVY
13、 (5 0.7 0.7) V = 3.6V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄30/139Y = A B C下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄31/13974LS20、74LS00引腳排列示意圖引腳排列示意圖下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄32/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄33/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄34/1392 2p pd d2 2p pd d1 1p pd dttt 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄35/139 下一頁下一頁返回返回上一頁上一頁退出退
14、出章目錄章目錄36/139 DE 1 D控制端控制端下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄37/139 0 1V1V控制端控制端下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄38/139 邏輯符號邏輯符號 0 高阻高阻 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 0ABEY功能表功能表1E0EABY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄39/139 1 0 0 A1 B1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄40/139邏輯符號邏輯符號下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄41/139 1 0 0 0 0 下一頁下
15、一頁返回返回上一頁上一頁退出退出章目錄章目錄42/139 1 0 0 1 0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄43/13920.4.1 CMOS非非門電路門電路下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄44/139T4與與T3并聯(lián)并聯(lián), T1與與T2 串串聯(lián)。聯(lián)。 當(dāng)當(dāng) A、B 都是高電平時都是高電平時,T1 與與 T2 同時導(dǎo)通,同時導(dǎo)通,T4 與與 T3 同時截止同時截止, 輸出輸出Y為低為低電平。電平。 當(dāng)當(dāng)A、B中有一個是低中有一個是低電平時,電平時,T1與與T2中有一個中有一個截止,截止,T4與與T3中有一個導(dǎo)中有一個導(dǎo)通通,輸出輸出 Y 為高電平。為高電
16、平。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄45/139 當(dāng)當(dāng) A、B 中有一中有一個是高電平時,個是高電平時,T1 與與 T2 中有一個導(dǎo)通,中有一個導(dǎo)通,T4 與與 T3 中有一個截止,中有一個截止,輸出輸出 Y 為低電平。為低電平。 當(dāng)當(dāng)A、B都是低電都是低電平時,平時,T1 與與 T2 同時截同時截止,止,T4 與與 T3 同時導(dǎo)通;同時導(dǎo)通;輸出輸出 Y 為高電平。為高電平。20. 4. 3 CMOS下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄46/13920.4. I II下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄47/139I I 20.4. 下一頁
17、下一頁返回返回上一頁上一頁退出退出章目錄章目錄48/13920.4. 1 0 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄49/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄50/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄51/139AAAA100011AAAAAAAAAA 01AAAAABBAABBA下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄52/139CBABCAAA)()(CBACBA )()(CBACBACABACBA)()()()(CABACBA)()(CABABCBCAA)(BCBCA)(1BCAA+1=1 A A=A.下一頁下一頁返回
18、返回上一頁上一頁退出退出章目錄章目錄53/139110011111100BABABABA列狀態(tài)表證明:列狀態(tài)表證明:AB0001101111100100ABBABABABA0000下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄54/139BAAABA)(A+AB = ABAABABAAABBAA)(BABAA (3)(4)ABABA)(ABAAB (5)(6)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄55/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄56/139 (下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄57/139取取 Y = 1 ( 或或Y = 0
19、 ) 列邏輯式。列邏輯式。取取 Y = 1 一種組合中,輸入變量之一種組合中,輸入變量之間是間是與與關(guān)系。關(guān)系。 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1 對應(yīng)于對應(yīng)于Y = 1,下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄58/139ABCCBACBACBAY 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄59/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄60/139 由
20、邏輯狀態(tài)表直接寫出的邏輯式及由此畫出由邏輯狀態(tài)表直接寫出的邏輯式及由此畫出的邏輯圖,一般比較復(fù)雜;若的邏輯圖,一般比較復(fù)雜;若經(jīng)過簡化,則可使用經(jīng)過簡化,則可使用較少的邏輯門實現(xiàn)同樣的邏輯功能。較少的邏輯門實現(xiàn)同樣的邏輯功能。從而從而可節(jié)省器可節(jié)省器件件,降低成本,提高電路工作的可靠性。降低成本,提高電路工作的可靠性。 利用邏輯代數(shù)變換,可用不同的門電路實現(xiàn)利用邏輯代數(shù)變換,可用不同的門電路實現(xiàn)相同的邏輯功能。相同的邏輯功能。化簡方法化簡方法公式法公式法卡諾圖法卡諾圖法下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄61/139(2)應(yīng)用應(yīng)用與非與非門構(gòu)成門構(gòu)成或或門電路門電路(1) 應(yīng)用
21、應(yīng)用與非與非門構(gòu)成門構(gòu)成與與門電路門電路由邏輯代數(shù)運算法則由邏輯代數(shù)運算法則ABABY由邏輯代數(shù)運算法則由邏輯代數(shù)運算法則BABABAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄62/139AY 由邏輯代數(shù)運算法則:由邏輯代數(shù)運算法則:BABABAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄63/139CABCBACBAABCY)()(BBCABBACCAAC ACBCAABY)(AACBCAABCBACACABABCAAB下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄64/139BABAACBACBAABCYABCCBACBAABCACBC CBCBA)(CBCBA
22、CBABAABCBACBAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄65/139化簡化簡DBCDCBADABABCYDBABCDCBAABCDBCDCBAABDBCDCBAB)(DCBCDABCDBCDAB)(DADBCDCBAABCBCDABCDBDBCDCAAB )(下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄66/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄67/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄68/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄69/139ABCCBACBACBAY下一頁下一頁返回返回上一頁上一頁退
23、出退出章目錄章目錄70/139解:解:ABCCABCBABCAY將將 用卡諾圖表示并化簡。用卡諾圖表示并化簡。1. 卡諾圖卡諾圖2. 合并最小項合并最小項3. 寫出最簡寫出最簡與或與或邏輯式邏輯式下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄71/139解:解:三個圈最小項分別為三個圈最小項分別為合并最小項合并最小項ABCCBAABCBCACABABC BCACABABACBCY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄72/13900ABC100111101111解:解:CACBYAB00011110CD000111101111DBY CBABCACBACBAY(1)(2)
24、DCBADCBADCBADCBAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄73/139解:解:DBAYAB00011110CD000111101DBDBCBAAY111111111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄74/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄75/139確定確定下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄76/139BAA BAB BA BABBAAYYY 21BABBAAY BABBAA )()(BABBAA BABA 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄77/139=A B 輸入輸入相同相同輸出為輸出
25、為 0 ,輸入輸入相異相異輸出為輸出為 1 ,稱為稱為異或異或邏輯邏輯關(guān)系。這種電路稱異或門。關(guān)系。這種電路稱異或門。BABAY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄78/139 例例 2:某一組合邏輯電路如圖所示,試某一組合邏輯電路如圖所示,試分析其邏分析其邏輯功能。輯功能。 解:解:(1) 由邏輯圖寫邏輯表達式,并化簡由邏輯圖寫邏輯表達式,并化簡 CABCBABCAABCY )(CBAABC )(CBAABC _CBAABC 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄79/139_CBAABCY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄80/139 (1
26、) 由邏輯要求,列出邏輯狀態(tài)表由邏輯要求,列出邏輯狀態(tài)表 (2) 由邏輯狀態(tài)表寫出邏輯表達式由邏輯狀態(tài)表寫出邏輯表達式 (3) 簡化和變換邏輯表達式簡化和變換邏輯表達式(4) 畫出邏輯圖畫出邏輯圖下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄81/139 例例1:設(shè)計一個三人設(shè)計一個三人 (A、B、C )表決電路。每表決電路。每人有一按鍵,如果贊同,按鍵,表示人有一按鍵,如果贊同,按鍵,表示 1 ;如不贊同,;如不贊同,不按鍵,表示不按鍵,表示 0 。表決結(jié)果用指示燈表示,多數(shù)。表決結(jié)果用指示燈表示,多數(shù)贊同贊同,燈亮為燈亮為 1 ,反之燈不亮為,反之燈不亮為 0 。解解: (1) 列邏
27、輯狀態(tài)表列邏輯狀態(tài)表 (2) 寫出邏輯表達式寫出邏輯表達式取取 Y = 1 (或或Y = 0 ) 列邏輯列邏輯式。式。 對應(yīng)于對應(yīng)于Y = 1,若輸入變?nèi)糨斎胱兞繛榱繛?1,則取輸入變量本身則取輸入變量本身 ( 如如 A ) ;若輸入變量為若輸入變量為 0 則取其反則取其反變量變量(如如 A )。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄82/139CBACBABABCAYC(3) 用用與非與非門構(gòu)成邏輯電路門構(gòu)成邏輯電路在一種組合中,各輸入變量之間是在一種組合中,各輸入變量之間是與與關(guān)系。關(guān)系。各組合之間是各組合之間是或或關(guān)系。關(guān)系。ACBCBAY ACBCBAY CABCBA )
28、(BACBA CBACBACBACBACBABCA )(CBACBAC)BACBACBABCA ()(ABC00100111101111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄83/139CABCBAY. )(BACBAY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄84/139開工為開工為 1 ,不開工為,不開工為 0 ;G1和和 G2運行為運行為 1,不運行為,不運行為 0 。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄85/1390111 0 0 1 0 100011 0 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄86/139ABCCABCBABC
29、AG 1ABCCBACBACBAG 2ABC00100111101111ACBCABG 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄87/139ACBCABG 1ACBCAB ABCCBACBACBAG 2ABCCBACBACBAG 2 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄88/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄89/13920.7 加法器加法器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄90/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄91/139BABABASABSCABC 下一頁下一頁返回返回上一頁上一頁退出退出章目
30、錄章目錄92/139 全加:實現(xiàn)兩個全加:實現(xiàn)兩個 1 位二進制數(shù)相加,且考慮來位二進制數(shù)相加,且考慮來自低位的進位。自低位的進位。輸入輸入-1 表示低位來的進位表示低位來的進位 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄93/1391111 iiiiiiiiiiiiiCBACBACBACBAS1111 iiiiiiiiiiiiiCBACBACBACBAC11 iiiiiiCACBBA1 iiiCBA下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄94/13911 iiiiiiiCACBBAC1i CBASiii半加器構(gòu)成的全加器半加器構(gòu)成的全加器下一頁下一頁返回返回上一頁上一頁
31、退出退出章目錄章目錄95/139 n 位二進制代碼有位二進制代碼有 2n 種組合種組合, 可以表示可以表示 2n 個信個信息。息。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄96/139 編碼器編碼器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄97/139解:解: 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄98/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄99/139Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7. . . . . .= I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. .
32、 . . . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7. . . . . . = I1 I3 I5 I7= I1 + I3+ I5 + I7下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄100/1391000 0 0 0011 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄101/139表示十進制數(shù)表示十進制數(shù)10個個編碼器編碼器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄102/13900011101000011110001101100000000111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄103/139Y3 = I8+
33、I9下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄104/1391000000001110110100下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄105/13998983.IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310IIIIIIIIIIY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄106/139十鍵十鍵8421碼編碼器的邏輯圖碼編碼器的邏輯圖下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄107/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄108/139下一頁下一頁返回返回上一頁上一頁退
34、出退出章目錄章目錄109/139例例: : 74LS147集成優(yōu)先編碼器集成優(yōu)先編碼器(10線線4線線)74LS147引腳圖引腳圖下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄110/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄111/139 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄112/139Y0=A B CY1=A B CY2=A B CY3=A B CY7=A B CY4=A BCY6=A B CY5=A B C下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄113/139 0 1 1 1 0 001000000下一頁下一頁返回返回上一頁上一頁退出退
35、出章目錄章目錄114/139時時,當(dāng)當(dāng) 0 S下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄115/13900脫離總線脫離總線數(shù)據(jù)數(shù)據(jù)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄116/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄117/13974LS譯碼器譯碼器 74LS139型譯碼器型譯碼器輸出低電平有效。輸出低電平有效。S = 0時譯碼器工作。時譯碼器工作。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄118/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄119/139 由七段發(fā)光二極管構(gòu)成由七段發(fā)光二極管構(gòu)成gfedcba低低電電平平時時發(fā)
36、發(fā)光光高高電電平平時時發(fā)發(fā)光光共陽極接法共陽極接法共陰極接法共陰極接法下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄120/13910010111111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄121/139gfedcba下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄122/139七段譯碼器和數(shù)碼管的連接圖七段譯碼器和數(shù)碼管的連接圖 74LS247型譯碼器型譯碼器 引腳排列圖引腳排列圖下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄123/139 在數(shù)字電路中,當(dāng)需要進行遠距離多路數(shù)字在數(shù)字電路中,當(dāng)需要進行遠距離多路數(shù)字傳輸時,為了減少傳輸線的數(shù)目,發(fā)送端常通過一傳
37、輸時,為了減少傳輸線的數(shù)目,發(fā)送端常通過一條公共傳輸線,用多路選擇器分時發(fā)送數(shù)據(jù)到接收條公共傳輸線,用多路選擇器分時發(fā)送數(shù)據(jù)到接收端端,接收端利用多路分配器分時將數(shù)據(jù)分配給各路接接收端利用多路分配器分時將數(shù)據(jù)分配給各路接收端,其原理如圖所示。收端,其原理如圖所示。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄124/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄125/139下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄126/139從從多路多路數(shù)據(jù)中選擇所需要的數(shù)據(jù)中選擇所需要的一路一路數(shù)據(jù)輸出。數(shù)據(jù)輸出。例:例:四選一數(shù)據(jù)選擇器。四選一數(shù)據(jù)選擇器。輸輸入入數(shù)數(shù)據(jù)據(jù)輸出數(shù)據(jù)輸出數(shù)據(jù)使能端使能端控制信號控制信號D0D1D2D3YSA1A0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄127/139100000074LS153型型4選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄128/13901D0000由控制端決定選擇哪一路由控制端決定選擇哪一路數(shù)據(jù)輸出。數(shù)據(jù)輸出。D000110074LS153型型4選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器選中選中下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄129/139由邏輯圖寫出邏輯表達式由邏輯圖寫出邏輯表達式SAADSA
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 梁溪區(qū)環(huán)??煅b施工方案
- 全國滇人版初中信息技術(shù)八年級上冊第一單元第6課《網(wǎng)絡(luò)安全》教學(xué)設(shè)計
- 2025年高精度晶閘管直流調(diào)速器合作協(xié)議書
- 2024-2025學(xué)年高中數(shù)學(xué)第二章基本初等函數(shù)Ⅰ2.2.1.2對數(shù)的運算課時作業(yè)含解析新人教A版必修1
- 2024-2025學(xué)年高中歷史第二單元中國古代文藝長廊第9課詩歌與小說課后篇鞏固探究岳麓版必修3
- 2024-2025學(xué)年高中歷史課時作業(yè)9近代中國經(jīng)濟結(jié)構(gòu)的變動新人教版必修2
- 2024-2025學(xué)年高中政治第3單元第7課第2框收入分配與社會公平教案新人教版必修1
- 2024-2025學(xué)年新教材高中物理分層集訓(xùn)15實驗:探究加速度與力質(zhì)量的關(guān)系含解析新人教版必修第一冊
- Unit2 reading1教學(xué)設(shè)計-2024-2025學(xué)年譯林版(2024)七年級英語上冊
- Unit 5 The colourful world Part A(教學(xué)設(shè)計)-2024-2025學(xué)年人教PEP版(2024)英語三年級上冊
- 禁止送禮的協(xié)議書
- 《機械專業(yè)英語》教學(xué)大綱
- 2024從洞見到生意:阿里健康特色人群消費趨勢報告-阿里健康x一財商學(xué)院
- 男方欠女方錢離婚協(xié)議書范本
- 《積極心理學(xué)(第3版)》 課件 第1章 主觀幸福感
- 2024-2030年中國匹克球市場前景預(yù)判與未來發(fā)展形勢分析研究報告
- 《2023-2024中國區(qū)塊鏈發(fā)展年度報告》
- 人教版2024年新教材七年級上冊英語starter unit 1 -unit7重點短語句型清單
- 小學(xué)二年級新學(xué)期開學(xué)學(xué)生家長會承上啟下的二年級模板
- 排水管網(wǎng)更新改造項目經(jīng)濟效益和社會效益分析
- LY/T 3370-2024草原術(shù)語及分類
評論
0/150
提交評論