零基礎(chǔ)到看懂verilog程序以及調(diào)試成功(一步一個(gè)腳印)_第1頁
零基礎(chǔ)到看懂verilog程序以及調(diào)試成功(一步一個(gè)腳印)_第2頁
零基礎(chǔ)到看懂verilog程序以及調(diào)試成功(一步一個(gè)腳印)_第3頁
零基礎(chǔ)到看懂verilog程序以及調(diào)試成功(一步一個(gè)腳印)_第4頁
零基礎(chǔ)到看懂verilog程序以及調(diào)試成功(一步一個(gè)腳印)_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、然后點(diǎn)擊新建填出一個(gè)對話框。選擇verilog點(diǎn)擊OK零基礎(chǔ)到看懂verilo程序以及調(diào)試成功(一步一個(gè)腳?。┱f來很失敗,以前沒有特意的去學(xué)過FPGA呆滯后來有許許多多的應(yīng)用與自己擦肩而過。覺得甚是遺憾,這一生我們聽了太多的道理,卻始終過不好這一世。期初自己是做模擬的,對之類的編程比較有興趣,卻忽略了FPGA之類。以前總想著找個(gè)時(shí)間去學(xué)習(xí)。當(dāng)時(shí)記得看了一個(gè)星期書。果斷就放棄了。覺得那個(gè)太肯跌了。和之前學(xué)過的還是有卻別的。但是還是幾年前。那個(gè)時(shí)候的書比較少。夏宇聞估計(jì)那個(gè)時(shí)候我也不怎么認(rèn)識他。知道這幾日。發(fā)現(xiàn)自己掌握的東西太少。相當(dāng)有必要來吧Verilog高懂。好在手上有一黑金的板子。今天做的工

2、作很近單。但這僅僅是個(gè)開始。來點(diǎn)亮了一個(gè)流水燈。并在基礎(chǔ)上修改來修改去了好幾回。覺得有必要記錄下來。不廢話了。正文:相信大家都覺得r比好用吧。安裝過程什么的就不具體說明了。這個(gè)如果有必要的話可以傳一篇文檔上來。先建立工程。每個(gè)軟件的必要!打開軟件。ileero之后彈出界面。r點(diǎn)擊。出現(xiàn)下圖第二是新建的文件名。第三和第二個(gè)會自動(dòng)填寫上去的。然后提示是否創(chuàng)建。點(diǎn)擊是。點(diǎn)擊ex然后再在eX填出如下界面。這里是設(shè)置選用的芯片。由于自己的黑金石該芯片。所以選擇loe然后一直點(diǎn)擊e直到i。保存之后然后進(jìn)行編程。這里我的程序是讓流水燈循環(huán)點(diǎn)亮。然后在重復(fù),如此生生不息。這里是自己的代碼。這里后面每句都解釋了

3、。只要你稍微花點(diǎn)時(shí)間。絕對能看懂,樓主自己也是新手。對于zerilog真的以前不怎么懂的。但是樓主相信。只要花了時(shí)間。自己笨就笨點(diǎn)。大方向?qū)α?。還怕不會成功嗎。另外這里的腳包括了時(shí)鐘,復(fù)位腳還有8個(gè)LED。之后還需要管腳配置!這個(gè)是必須的。要不沒有時(shí)鐘?;蛘邥r(shí)鐘的腳不對應(yīng)。如何出來效果呢?moduleled_12345678(clk,rst,led);/定義時(shí)鐘。復(fù)位腳以及輸出led8位的inputelk;/時(shí)鐘輸入inputrst;/復(fù)位腳output7:0led;/8bitsled輸出的格式是這樣的reg7:0led;/定義reg型led.reg25:0count;定義count是26位的

4、always(posedgeelk)/這里的意思是只有時(shí)鐘上升沿來了就/直執(zhí)行下面的begin-end之間的內(nèi)容!beginif(!rst)|count22=1)如果復(fù)位/了或者count22=1begincountendelsecountendalways(posedgeelk)/這個(gè)同樣的道理。只要來上升沿就執(zhí)行,注意。這里的always和上面那個(gè)always是并行的!beginif(!rst)/僉測如果復(fù)位鍵來了ledelse否則beginif(count22=1)如果,beginif(Ied=8b1111_1111)/如果全部都是1了。就是都亮了ledelse/前往注意這里iflese

5、的關(guān)系。這里有好幾個(gè)ifelseledendendendendmodule到了這里然后就完了。點(diǎn)擊processing-startcompilation編程成功后配置管腳。點(diǎn)擊assignment-pins彈出對話框,吧下面的腳脫進(jìn)去就行。這里因?yàn)槲业臅r(shí)鐘是28腳。所以就直接拖進(jìn)去28腳就好了。其他的LED對照板子原理圖直接拖進(jìn)去。還有復(fù)位端也是如此。programmerO擇AS模式。然后點(diǎn)擊左上角的hardwaresetup填出界面。USB驅(qū)動(dòng)檢查下已經(jīng)有了。所以選這里,如果你的沒有發(fā)現(xiàn)驅(qū)動(dòng)。那就插上你的USBBlaster可以讓他自動(dòng)安裝驅(qū)動(dòng)程序。或者手動(dòng)安裝。驅(qū)動(dòng)在安裝軟件的driver文件下。然后點(diǎn)擊關(guān)閉。再打開左邊的ADDfile文件。加載.pof文件然后在programconfigure打鉤就行。然后點(diǎn)擊左側(cè)一欄的start就可以了。等待一會上面會出現(xiàn)藍(lán)色的100%就代表成功了。借來下一定要先拔掉開關(guān)。在拔下下載器。不然會對板子有損壞的。這是習(xí)慣。話說優(yōu)秀也是一種習(xí)慣。優(yōu)秀的工程師就是平時(shí)會注重這些。所以成功!切記。然后在把電源插上。這是就可以看到流水燈的運(yùn)轉(zhuǎn)了。為新P可主會一直堅(jiān)持吧黑金玩下去。這也代表這一種態(tài)度。之所以選擇這個(gè)時(shí)候才來學(xué)FPGA。本身前/tus的可能覺得者。這也算中成功吧。后面樓面由于自己懶。覺得不想學(xué)。所以沒

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論