2011電子設(shè)計(jì)競(jìng)賽培訓(xùn)-競(jìng)賽平臺(tái)-XILINX芯片-XILINX開(kāi)發(fā)24599544_第1頁(yè)
2011電子設(shè)計(jì)競(jìng)賽培訓(xùn)-競(jìng)賽平臺(tái)-XILINX芯片-XILINX開(kāi)發(fā)24599544_第2頁(yè)
2011電子設(shè)計(jì)競(jìng)賽培訓(xùn)-競(jìng)賽平臺(tái)-XILINX芯片-XILINX開(kāi)發(fā)24599544_第3頁(yè)
2011電子設(shè)計(jì)競(jìng)賽培訓(xùn)-競(jìng)賽平臺(tái)-XILINX芯片-XILINX開(kāi)發(fā)24599544_第4頁(yè)
2011電子設(shè)計(jì)競(jìng)賽培訓(xùn)-競(jìng)賽平臺(tái)-XILINX芯片-XILINX開(kāi)發(fā)24599544_第5頁(yè)
已閱讀5頁(yè),還剩59頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 何賓 Tel: 版權(quán)所有,禁止未經(jīng)授權(quán)的商業(yè)使用行為 北京中教儀裝備技術(shù) 所有培訓(xùn)資料均可從網(wǎng)站 :/下載 培訓(xùn)內(nèi)容EXCD-1/Nexys3競(jìng)賽平臺(tái)介紹Xilinx公司介紹Xilinx公司產(chǎn)品概述Xilinx公司軟件平臺(tái)介紹Xilinx公司ISE13.1軟件介紹基于ISE13.1的數(shù)字系統(tǒng)的設(shè)計(jì)基于ISE13.1的模數(shù)混合系統(tǒng)的設(shè)計(jì)和調(diào)試Xilinx片上可編程系統(tǒng)原理介紹基于EDK13.1和AXI4的嵌入式系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-EXCD-1硬件平臺(tái)介紹用于競(jìng)賽用于實(shí)驗(yàn)室培訓(xùn) EXCD-1開(kāi)發(fā)板+SOC實(shí)驗(yàn)箱EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-EXC

2、D-1硬件平臺(tái)介紹 德式簡(jiǎn)潔架構(gòu),雙層結(jié)構(gòu),盒蓋可放置在底部做為收納盒。EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-EXCD-1硬件平臺(tái)介紹數(shù)字脈沖源電源:+5V/3A ,-5V/1A ,+3.3V/3A點(diǎn)陣LCM12864單通道并行ADC單通道并行DAC步進(jìn)電機(jī)模塊4*4矩陣鍵盤(pán)蜂鳴器MP3播放模塊紅外收發(fā)通訊UART通訊交通燈模塊USB模塊網(wǎng)絡(luò)10M/100M溫度傳感器日歷時(shí)鐘模塊資源豐富 EXCD-1開(kāi)發(fā)板主要基于Xilinx Spartan 3E FPGA器件XC3S500E-PQ208 ,板上含有2Mbytes的Flash和1024K bytes的SRAM,以及各種輸入輸出設(shè)備。 基

3、于該板可以設(shè)計(jì)具有各種功能的數(shù)字系統(tǒng),并可以完成含有8位PicoBlaze 微控制器和MicroBlaze7.0軟核的嵌入式處理器系統(tǒng)。EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-EXCD-1硬件平臺(tái)介紹EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-EXCD-1硬件平臺(tái)介紹電源接口+5V高速擴(kuò)展口7針JTAG接口PROM芯片Spartan-3EFPGA芯片VGA接口串口接口PS/2接口50MHz晶振SRAM芯片外部擴(kuò)展接口,與競(jìng)賽外擴(kuò)板連接市場(chǎng)售價(jià):905元EXCD-1/Nexys3硬件開(kāi)發(fā)平臺(tái)介紹-Nexys3硬件平臺(tái)介紹Spartan-6FPGA芯片四個(gè)高速擴(kuò)展接口外接7針JTAG接口電源接

4、口以太網(wǎng)接口VGA接口100MHz信號(hào)USB接口DigilentUSB-JTAGUART接口高速接口SRAMFlashSPI FlashDIP開(kāi)關(guān)7段數(shù)碼管按鍵開(kāi)關(guān)市場(chǎng)售價(jià):1780元現(xiàn)場(chǎng)預(yù)定:1180元Xilinx公司介紹 -公司起源 1984年在硅谷工作的2個(gè)聰明的工程師和1個(gè)營(yíng)銷(xiāo)主管作了一個(gè)夢(mèng)。Bernie Vonderschmitt、Ross Freeman 和 Jim Barnett 夢(mèng)想創(chuàng)立一家不同于一般的公司。 他們希望創(chuàng)立一家公司來(lái)為一個(gè)全新的領(lǐng)域開(kāi)發(fā)和推出先進(jìn)技術(shù)。他們還希望以下面這種方式來(lái)領(lǐng)導(dǎo)它:在這里工作的人們熱愛(ài)他們的工作、享受工作帶來(lái)的樂(lè)趣,并且對(duì)他們所從事的工作著迷

5、。 新型半導(dǎo)體現(xiàn)稱(chēng)為現(xiàn)場(chǎng)可編程門(mén)陣列由 Xilinx 共同創(chuàng)始人 Ross Freeman 創(chuàng)造,是一種全新的可編程邏輯。 Xilinx公司介紹-市場(chǎng)份額 Xilinx 是世界可編程平臺(tái)領(lǐng)導(dǎo)廠商,根據(jù)市場(chǎng)分析公司 iSuppli 公司統(tǒng)計(jì),Xilinx 在 2021 財(cái)政年度創(chuàng)造了18 億美元的收益,并在半導(dǎo)體行業(yè)可編程邏輯器件 (PLD) 領(lǐng)域占有 50% 以上的市場(chǎng)份額。 Xilinx公司產(chǎn)品概述-應(yīng)用領(lǐng)域 Xilinx 解決方案在大量終端市場(chǎng)上實(shí)現(xiàn)了世界上最具創(chuàng)新意義的應(yīng)用:航空航天/軍用產(chǎn)品 汽車(chē) 播送 消費(fèi)類(lèi) 數(shù)據(jù)處理/存儲(chǔ) 工業(yè)/科技/醫(yī)療ISM 有線 無(wú)線 Xilinx公司產(chǎn)品概

6、述-應(yīng)用領(lǐng)域Xilinx公司介紹-主要開(kāi)展例程 1984年 Ross Freeman、Bernie Vonderschmitt 和 Jim Barnett 創(chuàng)立了 Xilinx。 1985 年 Xilinx 推出了它的第一款產(chǎn)品 - XC2064。 1991年 推出 XC4000 系列 FPGA。 1998年 推出 Virtex FPGA 系列。 2002年 推出 CoolRunner-II 系列產(chǎn)品。 2003年 推出 Spartan-3 系列產(chǎn)品。 2006年 Xilinx 推出Virtex-5 系列的 FPGA。 2021年 Xilinx 推出Spartan-6和Virtex-6新一代

7、FPGA。 2021年 Xilinx 推出第7代FPGA系列產(chǎn)品,統(tǒng)一架構(gòu)。Xilinx公司介紹-芯片工藝的演進(jìn)VirtexVirtex-EVirtex-IIVirtex-II ProVirtex-4Virtex-51st Generation2nd Generation3rd Generation4th Generation5th Generation6th Generation220-nm180-nm150-nm40-nm65-nm 90-nm130-nmVirtex-7Virtex-67th Generation28-nmXilinx公司介紹-兩個(gè)最近令業(yè)界興奮的消息1. 采用28nm的

8、第7代FPGA產(chǎn)品相繼上市。Xilinx公司介紹-兩個(gè)最近令業(yè)界興奮的消息 Zynq-7000 系列是 Xilinx 推出的首款可擴(kuò)展式處理平臺(tái) (EPP)。該新型產(chǎn)品將業(yè)界標(biāo)準(zhǔn) ARM雙核 Cortex-A9 MPCore 處理系統(tǒng)與 Xilinx 一體化 28nm 可編程邏輯架構(gòu)完美整合在一起。 這種以處理器為核心的架構(gòu)不但能夠?qū)崿F(xiàn) FPGA 的高度靈活性和可擴(kuò)展性,同時(shí)還能帶來(lái)類(lèi)似于 ASIC 的高性能和低功耗,以及 ASSP 的易用性。2. 嵌入ARM的Zynq-7000 系列FPGA將于下半年上市。Xilinx公司介紹-兩個(gè)最近令業(yè)界興奮的消息ARM雙核硬核處理器先進(jìn)的AXI4接口規(guī)

9、范可編程邏輯單元, DSP Slice, BRAM集成了ADC轉(zhuǎn)換器PCI-E控制器提供外設(shè)控制器Xilinx公司介紹 -大學(xué)方案XUPXilinx大學(xué)方案部大中華區(qū)經(jīng)理謝凱年E_mail: 大學(xué)計(jì)劃入口Xilinx公司介紹 -大學(xué)方案XUPXilinx公司CPLD概述-CPLD原理 復(fù)雜可編程邏輯器件CPLD 由完全可編程的與/或陣列以及宏單元庫(kù)構(gòu)成。 與/或陣列是可重新編程的,可以實(shí)現(xiàn)多種邏輯功能。 宏單元那么是可實(shí)現(xiàn)組合或時(shí)序邏輯的功能模塊,同時(shí)還提供了真值或補(bǔ)碼輸出和以不同的路徑反響等額外的靈活性。 Xilinx公司CPLD概述-CPLD內(nèi)部結(jié)構(gòu)功能塊1功能塊2功能塊3功能塊NI/O塊

10、快速開(kāi)關(guān)陣列宏單元1-18宏單元1-18宏單元1-18宏單元1-18JTAG控制器系統(tǒng)內(nèi)編程控制器圖2.5 XC9500 CPLD內(nèi)部結(jié)構(gòu)Xilinx公司CPLD概述-CPLD內(nèi)部結(jié)構(gòu)-功能塊可編程的與陣列乘積項(xiàng)分配器 來(lái)自快速連接 開(kāi)關(guān)矩陣到快速連接開(kāi)關(guān)矩陣到IO塊全局置位/ 全局復(fù)位 時(shí)鐘圖2.6 FB塊的內(nèi)部結(jié)構(gòu)Xilinx公司CPLD概述-CPLD內(nèi)部結(jié)構(gòu)-功能塊圖2.7 宏單元的內(nèi)部結(jié)構(gòu)Xilinx公司CPLD概述-CPLD內(nèi)部結(jié)構(gòu)-快速連接矩陣Xilinx公司CPLD概述-CPLD內(nèi)部結(jié)構(gòu)-IO塊圖2.9 IO塊內(nèi)部邏輯Xilinx公司CPLD概述 -CPLD類(lèi)型 Xilinx C

11、PLD產(chǎn)品目前有兩大類(lèi):CoolRunner系列XC9500系列CoolRunner-IICoolRunnerXPLA3XC9500XC9500XLXilinx公司FPGA概述-FPGA原理查找表技術(shù) FPGA是在PAL、GAL、EPLD、CPLD等可編程器件的根底上進(jìn)一步開(kāi)展起來(lái)的,它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的缺乏,又克服了原有可編程器件門(mén)電路有限的缺點(diǎn)。 由于FPGA需要被反復(fù)燒寫(xiě),它實(shí)現(xiàn)組合邏輯的根本結(jié)構(gòu)不可能像ASIC那樣通過(guò)固定的與非門(mén)來(lái)完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。 查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工

12、藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用Flash或熔絲/反熔絲工藝查找表結(jié)構(gòu)。Xilinx公司FPGA概述-FPGA原理查找表技術(shù) 查找表Look-Up-Table簡(jiǎn)稱(chēng)為L(zhǎng)UT,LUT本質(zhì)上就是一個(gè)RAM。 目前FPGA中多使用4輸入的LUT,所以每一個(gè)LUT可以看成一個(gè)有4位地址線的 的RAM。 當(dāng)用戶通過(guò)原理圖或HDL語(yǔ)言描述了一個(gè)邏輯電路以后,PLD/FPGA開(kāi)發(fā)軟件會(huì)自動(dòng)計(jì)算邏輯電路的所有可能結(jié)果,并把真值表即結(jié)果事先寫(xiě)入RAM,這樣,每輸入一個(gè)信號(hào)進(jìn)行邏輯運(yùn)算就等于輸入一個(gè)地址進(jìn)行查表,找出地址對(duì)應(yīng)的內(nèi)容,然后輸出即可。 Xilinx公司產(chǎn)品概述-FPGA原理四輸入查找表結(jié)

13、構(gòu)LUT也稱(chēng)為函數(shù)發(fā)生器(Function generator,FG)其功能被輸入的數(shù)目限制,而不是被復(fù)雜性所限;貫穿LUT的時(shí)延是固定的;ABCDZ000000001000100001110100101011.11000110101110011111Combinatorial LogicABCDZXilinx公司產(chǎn)品概述-FPGA原理六輸入查找表結(jié)構(gòu) 多年以來(lái),四輸入 LUT 一直是業(yè)界標(biāo)準(zhǔn)。但是,在65nm工藝條件下,相比較于其它電路特別是互連電路,LUT 的常規(guī)結(jié)構(gòu)大大縮小。 一個(gè)具有四倍比特位的六輸入LUT (6-LUT) 僅僅將 CLB 面積提高了15% - 但是平均而言,每個(gè) LU

14、T 上可集成的邏輯數(shù)量卻增加了40%。 更高的邏輯密度通??梢越档图?jí)聯(lián) LUT 的數(shù)目,并且改進(jìn)關(guān)鍵路徑延遲性能。Xilinx公司產(chǎn)品概述-FPGA原理六輸入查找表結(jié)構(gòu) 4/6輸入LUT實(shí)現(xiàn)8:1多路復(fù)用器的原理Xilinx公司產(chǎn)品概述-FPGA原理六輸入查找表結(jié)構(gòu) 新一代的FPGA 提供了真正的 6-LUT,可以將它用作邏輯或者分布式存儲(chǔ)器,這時(shí) LUT是一個(gè)64 位的分布式 RAM 甚至雙端口或者四端口或者一個(gè)32 位可編程移位存放器。 每個(gè) LUT 具有兩個(gè)輸出,從而實(shí)現(xiàn)了五個(gè)變量的兩個(gè)邏輯函數(shù),存儲(chǔ)32 x 2 RAM 比特,或者作為16 x 2-bit 的移位存放器進(jìn)行工作。Xili

15、nx公司產(chǎn)品概述-FPGA內(nèi)部結(jié)構(gòu)Spartan-6FPGA芯片的幅員Xilinx公司產(chǎn)品概述 -Spartan-6 FPGA內(nèi)部結(jié)構(gòu)(可配置邏輯塊-) 可配置的邏輯塊Configurable Logic Block, CLB是主要的邏輯資源,用于實(shí)現(xiàn)順序和組合邏輯電路。 SwitchMatrix每個(gè)CLB連接到一個(gè)開(kāi)關(guān)矩陣用于訪問(wèn)通用的布線資源 一個(gè)CLB包含一對(duì)切片Slice 兩個(gè)Slice之間沒(méi)有直接連接X(jué)ilinx公司產(chǎn)品概述 -Spartan-6 FPGA內(nèi)部結(jié)構(gòu)(可配置邏輯塊) 每個(gè)CLB包含兩個(gè)切片列。一列稱(chēng)為SLICEX列,另一列在SLICEL和SLICEM交替??捎玫那衅杏?/p>

16、50%的SLICEX,25%的SLCEL和25%的SLCEM。 Xilinx公司產(chǎn)品概述 - Spartan-6 FPGA內(nèi)部結(jié)構(gòu)(SliceM)圖2.14 SLICEM的內(nèi)部結(jié)構(gòu)六輸入查找表進(jìn)位鏈觸發(fā)器資源多路復(fù)用器觸發(fā)器資源Xilinx公司產(chǎn)品概述 - Spartan-6 FPGA內(nèi)部結(jié)構(gòu)(SliceL)六輸入查找表進(jìn)位鏈觸發(fā)器資源多路復(fù)用器觸發(fā)器資源Xilinx公司產(chǎn)品概述 - Spartan-6 FPGA內(nèi)部結(jié)構(gòu)(SliceX)六輸入查找表觸發(fā)器資源多路復(fù)用器觸發(fā)器資源Xilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)時(shí)鐘資源Spartan-6的FPGA時(shí)鐘資源包含下面四

17、種類(lèi)型的連接: 全局時(shí)鐘輸入引腳(GCLK); 全局時(shí)鐘復(fù)用開(kāi)關(guān)BUFG,BUFGMUX I/O時(shí)鐘緩沖區(qū)BUFIO2,BUFIO2_2CLK, BUFPLL 水平的時(shí)鐘布線緩沖區(qū)BUFHXilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)時(shí)鐘資源 Spartan-6的FPGA包含兩種類(lèi)型的時(shí)鐘網(wǎng)絡(luò):提供了16個(gè)高速,低抖動(dòng)的全 局時(shí)鐘資源來(lái)優(yōu)化性能。這些 資源通過(guò)EDA軟件工具自動(dòng) 的使用。提供了40個(gè)超高速、低抖動(dòng)的 I/O區(qū)域時(shí)鐘資源。用于效勞 本地的I/O串行/解串行電路。圖2.17 DCM的符號(hào)Xilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)專(zhuān)用BRAM最

18、大4.8Mb 同步的讀/寫(xiě)真正的雙端口RAM每個(gè)端口有同步讀/寫(xiě)功能每個(gè)端口有不同的時(shí)鐘可 配置 支持初始化值對(duì)輸出鎖存器的同步復(fù)位支持奇偶校驗(yàn)每8位一個(gè)奇偶校驗(yàn)位與嵌入式的專(zhuān)用乘法器相鄰用于快速的乘-累加操作DIADIPAADDRAWEAENASSRACLKADIBDIPBWEBADDRBENBSSRBDOACLKBDOPADOPBDOB18-kb block SelectRAM memoryXilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)互連資源 互聯(lián)是FPGA內(nèi)用于在功能元件,比方IOB,CLB,DSP和BRAM,的輸入和輸出信號(hào)通路的可編程網(wǎng)絡(luò)。 互聯(lián)也稱(chēng)為布線,被分段

19、用于最優(yōu)的連接。Xilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)存儲(chǔ)器控制器 Spartan-6 FPGA內(nèi)集成了硬的存儲(chǔ)器控制器,下表給出了該硬存儲(chǔ)器控制器的特點(diǎn)。FPGA內(nèi)集成的硬存儲(chǔ)器控制器減少了設(shè)計(jì)的時(shí)間,并且支持DDR,DDR2,DDR3 & LP DDR。特點(diǎn)具體體現(xiàn)高性能最大800Mbps低成本節(jié)約軟件邏輯,較小的晶圓低功耗專(zhuān)用的邏輯容易設(shè)計(jì)時(shí)間收斂不再是一個(gè)問(wèn)題可配置的多端口用戶接口核生成器/MIG向?qū)?& EDK支持新特性Xilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)專(zhuān)用DSP模塊 Spartan-6 FPGA內(nèi)集成了專(zhuān)用的XtremeDSP

20、 DSP48A1 DSP模塊。該DSP模塊最高速度到達(dá)250MHz,快速的乘法器和48位的加法器。并且集成了輸入和輸出寄存器。Xilinx公司產(chǎn)品概述- Spartan-6 FPGA內(nèi)部結(jié)構(gòu)IO塊輸入通道: 兩個(gè)DDR存放器輸出通道:兩個(gè)DDR存放器兩個(gè)三態(tài)使能 DDR復(fù)用器獨(dú)立的時(shí)鐘和時(shí)鐘使能,用于I和O共享置位和復(fù)位信號(hào)RegRegDDR MUX3-stateOCK1OCK2RegRegDDR MUXOutputOCK1OCK2PADRegRegInputICK1ICK2IOBXilinx公司產(chǎn)品概述-FPGA產(chǎn)品分類(lèi) Xilinx公司目前有兩大類(lèi)FPGA產(chǎn)品:Spartan系列: 面向低

21、本錢(qián)的中低端應(yīng)用,是目前業(yè)界本錢(qián)最低的一類(lèi)FPGA;Virtex系列: 面向高端應(yīng)用,屬于業(yè)界頂級(jí)產(chǎn)品 。 這兩個(gè)系列的差異僅限于芯片的規(guī)模和專(zhuān)用模塊上, Spartan系列是Virtex系列的簡(jiǎn)化版本。Xilinx公司產(chǎn)品概述 -先前的FPGA產(chǎn)品-Spartan系列 Spartan-2,Spartan-2E,Spartan-3, Spartan-3A,Spartan-3E等種類(lèi)。 1Spartan-2最高可達(dá)20萬(wàn)系統(tǒng)門(mén); 2Spartan-2E最高可達(dá)60萬(wàn)系統(tǒng)門(mén); 3Spartan-3最高可達(dá)500萬(wàn)門(mén); 4Spartan-3A和Spartan-3E不僅系統(tǒng)門(mén)數(shù)更大,還增強(qiáng)了大量的內(nèi)嵌

22、專(zhuān)用乘法器和專(zhuān)用塊RAM資源,具備實(shí)現(xiàn)復(fù)雜數(shù)字信號(hào)處理和片上可編程系統(tǒng)的能力。Xilinx公司產(chǎn)品概述 -先前的FPGA產(chǎn)品Virtex系列 Virtex系列是Xilinx的高端產(chǎn)品,也是業(yè)界的頂級(jí)產(chǎn)品,Xilinx公司正是憑借Vitex系列產(chǎn)品贏得市場(chǎng),從而獲得FPGA供給商領(lǐng)頭羊的地位。 可以說(shuō)Xilinx以其Virtex-5、Virtex-4、Virtex-II Pro和Virtex-II系列FPGA產(chǎn)品引領(lǐng)現(xiàn)場(chǎng)可編程門(mén)陣列行業(yè)。Xilinx公司產(chǎn)品概述-FPGA新結(jié)構(gòu) Virtex-4系列的FPGA采用了高級(jí)硅模組 (Advanced Silicon Modular Block,ASM

23、BL)架構(gòu)。ASMBL通過(guò)使用獨(dú)特的基于列的結(jié)構(gòu),實(shí)現(xiàn)了支持多專(zhuān)門(mén)領(lǐng)域應(yīng)用平臺(tái)的概念。 每列代表一個(gè)具有專(zhuān)門(mén)功能的硅子系統(tǒng),如邏輯資源、存儲(chǔ)器、I/O、DSP、處理、硬IP和混合信號(hào)等。 Xilinx公司通過(guò)組合不同功能列,組裝成面向特定應(yīng)用類(lèi)別的專(zhuān)門(mén)領(lǐng)域FPGA與專(zhuān)用不同,專(zhuān)用是指一項(xiàng)單一應(yīng)用。 Xilinx公司產(chǎn)品概述-Virtex-4結(jié)構(gòu)智能RAM 新的BRAM/FIFOXesium 時(shí)鐘技術(shù)500 MHzRocketIO多吉比特 接收、發(fā)送器622 Mbps10.3 Gbps1 Gbps SelectIOChipSync 源同步技術(shù), XCITE活動(dòng)的端接三模式以太網(wǎng) MAC10/10

24、0/1000 Mbps帶APU接口的PowerPC 405450 MHz, 680 DMIPSXtremeDSP 技術(shù)Slices256 18x18 GMACs高級(jí)CLBs200K邏輯單元Xilinx公司產(chǎn)品概述-Virtex-5結(jié)構(gòu)550 MHz 時(shí)鐘管理 單元 (帶DCM和PLL)三模式10/100/1000 Mbps 以太網(wǎng) MACs新一代PowerPC嵌入式處理器帶ChipSync技術(shù)和XCITE DCI的 SelectIORocketIO 接收/發(fā)送器選項(xiàng)低功耗 GTP: 最大到3.75 Gbps高性能的GTX: 最大到 6.5 GbpsPCI Express 端節(jié)點(diǎn)模塊最高級(jí)的高性

25、能真正的6輸入 LUT邏輯結(jié)構(gòu)高級(jí)配置選項(xiàng)36Kbit 雙口RAM / FIFO(帶集成的ECC) 帶有集成ALU的25x18 DSP Slice新的擴(kuò)展的帶內(nèi)建ADC的系統(tǒng)監(jiān)控功能Xilinx公司產(chǎn)品概述 -新一代Virtex-6和Spartan-6FPGA產(chǎn)品Virtex-6 FPGAsSpartan-6 FPGAs150K Logic Cell Device760K Logic Cell Device公共資源*Optimized for target application in each family3.3 V兼容的I/O硬核存儲(chǔ)器控制器LUT-6 CLB DSP Slices塊RAM

26、HSS 收發(fā)器*并行 I/O FIFO 邏輯系統(tǒng)監(jiān)控器三模式EMACPCIe 接口高性能時(shí)鐘Basic Architecture 52Xilinx公司產(chǎn)品概述 -新一代Virtex-6和Spartan-6FPGA產(chǎn)品市場(chǎng)分額Application Market SegmentsSpartan-6 LX最低本錢(qián)邏輯 + DSP 最低的邏輯 +高速串行鏈路Spartan-6 LXT 高邏輯密度 +串行連接Virtex-6 LXTDSP + 邏輯 +串行連接Virtex-6 SXT超高速串行連接+邏輯Virtex-6 HXTXilinx公司產(chǎn)品概述 -最新一代FPGA產(chǎn)品采用統(tǒng)一的內(nèi)部結(jié)構(gòu) 通用的元

27、件使得很容易的實(shí)現(xiàn)IP重用技術(shù),使得可以在 所有的7系列的FPGA上實(shí)現(xiàn)快速的設(shè)計(jì) 從低本錢(qián)到高性能的設(shè)計(jì)靈活性 擴(kuò)展的生態(tài)系統(tǒng)支持 最快速的 產(chǎn)品投放市場(chǎng)時(shí)間TTM精確的,低抖動(dòng)的時(shí)鐘MMCMs 邏輯結(jié)構(gòu)LUT-6 CLB DSP引擎DSP48E1 Slices片上存儲(chǔ)器36Kbit/18Kbit BRAM擴(kuò)展的連接PCIe 接口塊高性能并行 I/O連接SelectIO技術(shù)Artix-7 FPGAKintex-7 FPGAVirtex-7 FPGA高性能串行 I/O連接接收發(fā)送器技術(shù)Basic Architecture 54Xilinx配置FPGA的存儲(chǔ)器-PROM產(chǎn)品 Xilinx公司的P

28、latform Flash PROM能為所有型號(hào)的Xilinx FPGA提供非易失性存儲(chǔ)。 全系列PROM的容量范圍為1Mbit到32Mbit,兼容任何一款Xilinx的FPGA芯片,具備完整的工業(yè)溫度特性,支持IEEE1149.1所定義的JTAG邊界掃描協(xié)議。 PROM芯片可以分成3.3V核電壓的 系列和1.8V核電壓的系列兩大類(lèi)。Xilinx公司產(chǎn)品概述-PROM產(chǎn)品串行配置并行配置Xilinx公司軟件平臺(tái)介紹-開(kāi)發(fā)工具 ISE Design Suite涉及了FPGA設(shè)計(jì)的各個(gè)應(yīng)用方面,包括邏輯開(kāi)發(fā)、數(shù)字信號(hào)處理系統(tǒng)以及嵌入式系統(tǒng)開(kāi)發(fā)等FPGA開(kāi)發(fā)的主要應(yīng)用領(lǐng)域,主要包括: 1ISE De

29、sign Tools:集成開(kāi)發(fā)工具 2 EDK:嵌入式開(kāi)發(fā)套件 3System Generator:數(shù)字信號(hào)處理開(kāi)發(fā)工具 4ChipScope Pro:在線邏輯分析儀工具 5PlanAhead:用于布局和布線等設(shè)計(jì)分析工具Xilinx公司軟件平臺(tái)介紹-ISE13.1軟件平臺(tái)數(shù)字信號(hào)處理開(kāi)發(fā)工具片上系統(tǒng)開(kāi)發(fā)在線邏輯分析儀工具 布局布線工具集成開(kāi)發(fā)環(huán)境約束編輯器核生成器FPGA物理編輯器下載工具仿真庫(kù)編譯向?qū)r(shí)序分析器功耗分析器Xilinx公司軟件平臺(tái)介紹-ISE Foundation軟件 ISE Foundation軟件是Xilinx公司推出的FPGA/CPLD集成開(kāi)發(fā)環(huán)境,不僅包括邏輯設(shè)計(jì)所需的一切,還具有簡(jiǎn)便易用的內(nèi)置式工具和向?qū)?,使得I/O分配、功耗分析、時(shí)序驅(qū)動(dòng)設(shè)計(jì)收斂、HDL仿真等關(guān)鍵步驟變得容易而直觀。Xilinx公司軟件平臺(tái)介紹-EDK軟件 EDK是Xilinx公司推出的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論