單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)_第1頁
單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)_第2頁
單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)_第3頁
單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)_第4頁
單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

單片調(diào)頻發(fā)射電路PCB設(shè)計(jì)一.操作內(nèi)容1.設(shè)計(jì)PCB元件的封裝2.設(shè)計(jì)原理圖庫文件3.繪制如圖所示的單片調(diào)頻發(fā)射電路原理圖4.設(shè)計(jì)電路的雙面PCB板二、操作要求項(xiàng)目文件及其全部設(shè)計(jì)文件都存放在文件名為學(xué)號+名字的文件夾內(nèi)2、PCB封裝封裝設(shè)計(jì)1)設(shè)計(jì)一個(gè)電位器的封裝,焊盤尺寸為1.524mm,hole為0.762mm,每個(gè)焊盤之間的距離為3mm,電位器外框自行合理繪制,封裝名為VR,如下圖所示。單片調(diào)頻發(fā)射電路原理圖中的電位器用此封裝。2)設(shè)計(jì)立式電阻封裝,左右相鄰焊盤中心間距為100mil,焊盤尺寸為60mil,hole為30mil,元件外框自行合理繪制,封裝名為AXIAL-0.1,如下圖所示。單片調(diào)頻發(fā)射電路原理圖中的電阻用此封裝。3)設(shè)計(jì)電感封裝,焊盤尺寸為1.524mm,hole為0.762mm,左右相鄰焊盤之間的距離為3mm,上下兩排焊盤中心間距為6mm元件外框自行合理繪制,封裝名為INDU,如下圖所示。單片調(diào)頻發(fā)射電路原理圖中的電感用此封裝。4)設(shè)計(jì)電解電容封裝,左右相鄰焊盤中心間距為200mil,焊盤尺寸為60mil,hole為30mil,元件外框自行合理繪制,封裝名為AXIAL-0.1,元件外框自行合理繪制,封裝名為CAP+,如下圖所示。單片調(diào)頻發(fā)射電路原理圖中的電解電容用此封裝。其余封裝自行正確選擇。3、原理圖庫文件設(shè)計(jì)設(shè)計(jì)要求:(1)自行設(shè)計(jì)MC2833元件,外型見圖2,引腳電氣屬性見附表1pinElecrical6,10P833ower3,5Input1,4,14Output其余Passive附表1(2)編輯MC2833元件的屬性,如元件編號,元件名稱和元件封裝。4、原理圖設(shè)計(jì)設(shè)計(jì)要求:1)環(huán)境參數(shù)設(shè)置(1)圖紙型號A4,工作區(qū)顏色為214,邊框顏色為6號,系統(tǒng)字體為Arial,Regular,字號10;(2)設(shè)計(jì)捕捉柵格為5mil,可視柵格為3mil;(3)設(shè)置原理圖文檔參數(shù)Title為“單片調(diào)頻發(fā)射電路”,制圖者為“姓名”,用特殊字符串在標(biāo)題欄中顯示。2)完成原理圖的繪制,對原理圖進(jìn)行編譯無錯(cuò)誤。3)生成元件清單,含有(Designator,Footprint,Comment參數(shù))。5、PCB設(shè)計(jì)單邊框大小為80*60mm,并進(jìn)行尺寸標(biāo)注。布局位置如下圖所示,其他元器件自行擺放整齊。布線可以自行選擇手動(dòng)或自動(dòng)。電源線、接地線寬30mil,信號線寬10mil,過孔直徑為30mil,ViaHole直徑為15mil;

最小電氣安全間距為8mil。在左下方合適的位置放置一個(gè)封裝型號為HDR1X2器件,作為電源插件POWER,分別標(biāo)住GND,VCC.且連接板內(nèi)的電源和地。實(shí)驗(yàn)過程和結(jié)果1,建立一個(gè)文件夾名為“1328405059杜婷實(shí)驗(yàn)十二”File/new/project/integratedlibrary.新建一個(gè)元器件庫。右擊/addnewtoproject/pcblibrary.給元器件庫添加封裝庫。同理,右擊/addnewtoproject/schematiclibrary.在原理圖庫中按照要求畫出MC2833如下依次畫出電感,電解電容,電位器,立式電阻在封裝庫中按照要求畫出他們的封裝要注意焊盤的標(biāo)識要和原理圖中的引腳一一對應(yīng)建立集成庫。以立式電阻為例給每個(gè)元件添加封裝將所有文件保存在原理圖庫界面的下面。點(diǎn)擊addfootprint.將會出現(xiàn)如下界面點(diǎn)擊browse.將會出現(xiàn)如下界面點(diǎn)擊AXIAL-0.1.點(diǎn)擊ok即可所有元件添加封裝后,開始編譯集成庫點(diǎn)擊project/compileintegratedlibrary即生成了一個(gè)集成庫出現(xiàn)在右邊library面板中file/new/project/pcbproject.添加一個(gè)工程。右擊/addnewtoproject/schematic給工程添加原理圖。右擊/addnewtoproject/pcb.給工程添加PCB按照要求設(shè)置圖紙參數(shù)如圖并繪制原理圖如下注意所用到的元器件庫必須全部在工程里打開,否則將會出現(xiàn)錯(cuò)誤6,進(jìn)行編譯,電路無錯(cuò)誤時(shí)進(jìn)行PCB導(dǎo)入設(shè)計(jì)Design/updatePCBdocument。將封裝導(dǎo)入PCB板。在keep-out層畫80mm×60mm的禁止布線區(qū)域,并進(jìn)行標(biāo)注。Place/coordinate。手動(dòng)進(jìn)行PCB布局。Design/rules進(jìn)行PCB板的設(shè)置.按照要

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論