數(shù)電本科總復習3時序邏輯電路總復習2021年0527_第1頁
數(shù)電本科總復習3時序邏輯電路總復習2021年0527_第2頁
數(shù)電本科總復習3時序邏輯電路總復習2021年0527_第3頁
數(shù)電本科總復習3時序邏輯電路總復習2021年0527_第4頁
數(shù)電本科總復習3時序邏輯電路總復習2021年0527_第5頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

數(shù)電本科總復習3時序邏輯電路總復習2021年0527時序邏輯電路一、選擇題:、相同計數(shù)器的異步計數(shù)器和同步計數(shù)器相比,一般情況下( )A.驅(qū)動方程簡單B.使用觸發(fā)器個數(shù)少C.工作速度快D.以上都不對2

、n級觸發(fā)器組成的環(huán)形計數(shù)器A.n個B.2

,其有效循環(huán)的狀態(tài)數(shù)是個C.4個

(

)

D.6

個3、設計計數(shù)器時應采用〔〕。A特觸發(fā)器

.根本觸發(fā)器B.邊沿觸發(fā)器C.同步觸發(fā)器4、一塊7490十進制計數(shù)器中,它含有的觸發(fā)器個數(shù)是(

)

D.施密A.1

B.2

C.4

D.65

、n級觸發(fā)器組成的扭環(huán)形計數(shù)器

,其有效循環(huán)的狀態(tài)數(shù)是

(

)A.

n個

B.

2n個

C.

4個

D.6個

6、數(shù)字系統(tǒng)與邏輯功能零件的主要區(qū)別是有沒有〔

〕A.

存儲器

B.控制器

C.加法器

D.譯碼器7、某時序邏輯電路的狀態(tài)變換圖如下,假定輸入序列_=1001時,設開端狀態(tài)為S1,那么輸出序列Z=〔〕_/Z0/11/0S1S20/01/1A.0101B.1011C.0111D.10008、利用中規(guī)模集成計數(shù)器組成隨意進制計數(shù)器的方法有()A.復位法B.預置數(shù)法C.級聯(lián)復位法9、在移位寄存器中采用并行輸出比串行輸出〔〕。A.快B.慢C.同樣快D.不確定10、用觸發(fā)器設計一個24進制的計數(shù)器,起碼需要( )個觸發(fā)器。A.3B.4C.6D.511、有一個左移移位寄存器,當預先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是〔〕。A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000C.1011--0111--1110—1101—1011D.1011—1101—1110—1111--111112、在N進制中,字符N的取值范圍為:〔〕A.0_NB.1_NC.1_N-1D.0_N-1二、填空題:1、用n個觸發(fā)器組成的計數(shù)器,計數(shù)容量最多可為。2、某移位寄存器的時鐘脈沖頻次為100KHz,欲將寄存在該寄存器中的數(shù)左移8位,達成該操作的時間為。3、二進制加法計數(shù)器從0計數(shù)到十進制24時,需要5個觸發(fā)器組成,有7個無效狀態(tài)。〔〕4、利用四位可逆移位寄存器串行輸入寄存1100,左移時首先輸入數(shù)碼,右移時首先輸入數(shù)碼。5、時序邏輯電路在構造上包含__________________和____________兩局部。、時序邏輯電路的特點是,隨意時刻的輸出不單取決于該時刻的_____________,還與電路的_____________相關。7、時序邏輯電路在構造上包含__________________和_____________兩局部。8、四位雙向移位寄存器T4194的功能表如表所示。由功能表可知,要實現(xiàn)保持功能,應使

,當

RD?1,S1=1

,S0=0時,電路實現(xiàn)

功能。9、時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時鐘控制分為時序邏輯電路和時序邏輯電路。10、觸發(fā)器有個穩(wěn)態(tài),存儲8位二進制信息要個觸發(fā)器。11、某計數(shù)器的狀態(tài)變換圖如下列圖,試問該計數(shù)器是一個進制法計數(shù)器,它有個有效狀態(tài),個無效狀態(tài),該電路自啟動。假定用JK觸發(fā)器組成,起碼要個JK觸發(fā)器。12、要組成5進制計數(shù)器,起碼需要個觸發(fā)器,其無效狀態(tài)有個。13、利用四位右移寄存器串行輸入寄存1010,清零之后應首先輸入,當輸入三個數(shù)碼〔已發(fā)出3個寄存指令〕時,電路〔觸發(fā)器自左至右〕狀態(tài)為。14、寄存器的功能是。比如在計算機中,需要它存儲要參加運算的數(shù)據(jù)。15、是對脈沖的個數(shù)進行計數(shù),擁有計數(shù)功能的電路。三、判斷題:1、組成一個7進制計數(shù)器需要三個觸發(fā)器。2、當時序電路存在無效循環(huán)時該電路不能自啟動。

〔〕〔〕3、同步時序電路具有統(tǒng)一的時鐘

CP控制?!?/p>

〕四、剖析設計題:1、剖析下列圖所示序列發(fā)生電路,要求寫出DSR的邏輯函數(shù)式,列出狀態(tài)變換表,寫出Z的輸出序列碼。、如下列圖時序電路。寫出電路的驅(qū)動方程、狀態(tài)方程,畫出電路的狀態(tài)變換圖,說明電路的邏輯功能,并剖析該電路可否自啟動。1JFF21KQ2CP3、剖析電路功能,并說明可否自啟動。

Q0

1JFF01KQ01JFF11KQ1JJQQJJQQJJQQ_F3KQKF2CP+QQAQBFC1QDQQT215KCP“1〞CP-CrABCDLD4、剖析下列圖所示的時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)變換圖,并說明該電路是否能自啟動。5、電路如下列圖所示,試按給定的CP與S波形畫出Q1及Q2的波形圖〔設觸發(fā)器開端狀態(tài)均為0〕。Q2Q11J2Q2J1Q1CPQ2K21K1Q1RDRDS1243CPSQ1Q26、如下列圖時序電路。寫出電路的驅(qū)動方程、狀態(tài)方程,畫出電路的狀態(tài)變換圖,說明電路CP●DQCPFF1●DQCPFF2DQCPFF3_Y●的邏輯功能,并剖析該電路可否自啟動。_DQ1DQ2DQ3Q2Q3CP、剖析下列圖TTL電路實現(xiàn)何種邏輯功能,其中_是控制端,對_=0,_=1分別剖析,假定觸發(fā)器的初始狀態(tài)為Q2=1,Q1=1.并判斷可否自啟動。8、下表所示為四位二進制計數(shù)器T215的功能表,試剖析下列圖電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論