ch04-6用VerilogHDL描述組合邏輯電路_第1頁
ch04-6用VerilogHDL描述組合邏輯電路_第2頁
ch04-6用VerilogHDL描述組合邏輯電路_第3頁
ch04-6用VerilogHDL描述組合邏輯電路_第4頁
ch04-6用VerilogHDL描述組合邏輯電路_第5頁
已閱讀5頁,還剩23頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

4.6

用VerilogHDL描述組合邏輯電路4.6.1

組合邏輯電路的門級建模4.6.2

組合邏輯電路的數(shù)據(jù)流建模4.6.3

組合邏輯電路的行為級建模4.6

用VerilogHDL描述組合邏輯電路用VerilogHDL描述組合邏輯電路有三種不同抽象級別:組合邏輯電路的門級描述、組合邏輯電路的數(shù)據(jù)流描述、組合邏輯電路的行為級描述。VerilogHDL描述的電路就是該電路的VerilogHDL模型。行為描述方式:

一般使用下述語句描述,可以對組合、時序邏輯電路建模。

1)initial語句

2)always語句數(shù)據(jù)流描述方式:

一般使用assign語句描述,主要用于對組合邏輯電路建模。門級描述:

一般使用Primitive(內(nèi)部元件)、自定義的下層模塊對電路描述。主要用于層次化設(shè)計中。end基本門級元件模型元件符號功能說明元件符號功能說明and多輸入端的與門nand多輸入端的與非門or多輸入端的或門nor多輸入端的或非門xor多輸入端的異或門xnor多輸入端的異或非門buf多輸出端的緩沖器not多輸出端的反相器bufif1控制信號高電平有效的三態(tài)緩沖器notif1控制信號高電平有效的三態(tài)反相器bufif0控制信號低電平有效的三態(tài)緩沖器notif0控制信號低電平有效的三態(tài)反相器多輸入門多輸出門三態(tài)門4.6.1組合邏輯電路的門級建模門級建模:將邏輯電路圖用HDL規(guī)定的文本語言表示出來。Verilog基本門級元件

andn-inputANDgatenandn-inputNANDgateorn-inputORgatenorn-inputNORgatexorn-inputexclusiveORgatexnorn-inputexclusiveNORgate

bufn-outputbuffer notn-outputinverter bufif0tri-statebuffer; Ioenable bufif1tri-statebuffer;hienable notif0tri-stateinverter;Ioenable notif1tri-stateinverter;hienable1、多輸入門只允許有一個輸出,但可以有多個輸入。andA1(out,in1,in2,in3);輸入2xxx1zxxx1xxx01111110zx10

輸入1nand

nand真值表X-不確定狀態(tài)Z-高阻態(tài)

and真值表x0zx0xx10100000zX10

輸入1and輸入2xxxxx調(diào)用名XX1XZXX1XX11111XX100ZX10輸入1or輸入2

or真值表輸入2XXXXZXXXXXXX011XX100ZX10輸入1xorxor真值表2、多輸出門允許有多個輸出,但只有一個輸入。notN1(out1,out2,…,in);xx10zx10輸入buf輸出buf真值表輸出xx01zx10輸入notnot真值表bufB1(out1,out2,…,in);out1inout2outN…out1inout2outN…bufif1真值表xxxzzxxxzx1/z1/z1z10/z0/z0z0zx10控制輸入bufif1數(shù)據(jù)輸入xxxzzxxxzx0/z0/z0z11/z1/z10zzx10控制輸入notif1數(shù)據(jù)輸入notif1真值表3、三態(tài)門有一個輸出、一個數(shù)據(jù)輸入和一個輸入控制。如果輸入控制信號無效,則三態(tài)門的輸出為高阻態(tài)z。4、設(shè)計舉例//Gate-leveldescriptionofa2-to-4-linedecodermodule_2to4decoder(A1,A0,E,Y);inputA,B,E;output[3:0]Y;wireA1not,A0not,Enot;notn1(A1not,A1),n2(A0not,A0),n3(Enot,E);nandn4(Y[0],A1not,A0not,Enot),n5(Y[1],A1not,A0,Enot),n6(Y[2],A1,A0not,Enot),n7(Y[3],A1,A0,Enot);endmodule

試用Verilog語言的門級元件描述2線-4線譯碼器.說明部分功能描述例2用Verilog的門級元件進行描述由三態(tài)門構(gòu)成的2選1數(shù)據(jù)選擇器。//Gate-leveldescriptionofa2-to-1-linemultiplexermodule_2to1muxtri(A,B,SEL,L);inputA,B,SELoutputL;triL;bufif1(L,B,SEL);bufif0(L,A,SEL);endmodule

5、分層次的電路設(shè)計方法簡介

4位全加器的層次結(jié)構(gòu)框圖分層次的電路設(shè)計:在電路設(shè)計中,將兩個或多個模塊組合起來描述電路邏輯功能的設(shè)計方法。設(shè)計方法:自頂向下和自底向上兩種常用的設(shè)計方法modulehalfadder(S,C,A,B);

inputA,B;

outputS,C;//Instantiateprimitivegates

xor(S,A,B);

and(C,A,B);endmodule//Gate-levelhierarchicaldescriptionof4-bitadder//Descriptionofhalfadder//Descriptionof1-bitfulladdermodulefulladder(S,CO,A,B,CI);inputA,B,CI;outputS,CO;wireS1,D1,D2;//內(nèi)部節(jié)點信號//InstantiatethehalfadderhalfadderHA1(S1,D1,A,B);halfadderHA2(S,D2,S1,CI);org1(CO,D2,D1);endmoduleD1S1D2//Descriptionof4-bitfulladdermodule_4bit_adder(S,C3,A,B,C_1);input[3:0]A,B;inputC_1;output[3:0]S;outputC3;wireC0,C1,C2;//內(nèi)部進位信號//InstantiatethefulladderfulladderFA0(S[0],C0,A[0],B[0],C_1),FA1(S[1],C1,A[1],B[1],C0),FA2(S[2],C2,A[2],B[2],C1),FA3(S[3],C3,A[3],B[3],C2);endmodule

4.6.2組合邏輯電路的數(shù)據(jù)流建模數(shù)據(jù)流建模能在較高的抽象級別描述電路的邏輯功能。通過邏輯綜合軟件,能夠自動地將數(shù)據(jù)流描述轉(zhuǎn)換成為門級電路。VerilogHDL的運算符類型符號功能說明類型符號功能說明算術(shù)運算符(雙目運算符)+-*/%二進制加二進制減二進制乘二進制除求模關(guān)系運算符(雙目運算符)><>=<===!=大于小于大于或等于小于或等于等于不等于位運算符(雙目運算符)~&|^^~或~^按位取反按位與按位或按位異或按位同或縮位運算符(單目運算符)&~&|~|^^~或~^縮位與縮位與非縮位或縮位或非縮位異或縮位同或邏輯運算符!&&||邏輯非邏輯與邏輯或移位運算符(雙目運算符)>><<右移左移位運算符與縮位運算的比較A:4’b1010、B:4’b1111,A~^B=1010A^B=0101A|B=1111A&B=1010~A=0101~B=0000

位運算~^A=1~^B=1^A=0^B=0|A=1~|B=0~&A=1&B=1&A=1&0&1&0=0

縮位運算對同一個操作數(shù)的重復拼接還可以雙重大括號構(gòu)成的運算符{{}}例如{4{A}}=4’b1111,{2{A},2{B},C}=8’b11101000。作用是將兩個或多個信號的某些位拼接起來成為一個新的操作數(shù),進行運算操作。位拼接運算符設(shè)A=1’b1,B=2’b10,C=2’b00則{B,C}=4’b1000{A,B[1],C[0]}=3’b110{A,B,C,3’b101}=8’b11000101。一般用法:condition_expr?expr1:expr2;條件運算符是三目運算符,運算時根據(jù)條件表達式的值選擇表達式。首先計算第一個操作數(shù)condition_expr的值,如果結(jié)果為邏輯1,則選擇第二個操作數(shù)expr1的值作為結(jié)果返回,結(jié)果為邏輯0,選擇第三個操作數(shù)expr2的值作為結(jié)果返回。2、數(shù)據(jù)流建模舉例連續(xù)賦值語句的執(zhí)行過程是:只要邏輯表達式右邊變量的邏輯值發(fā)生變化,則等式右邊表達式的值會立即被計算出來并賦給左邊的變量。注意,在assign語句中,左邊變量的數(shù)據(jù)類型必須是wire型。

數(shù)據(jù)流建模使用的基本語句是連續(xù)賦值語句assign,該語句用于對wire型變量進行賦值,它由關(guān)鍵詞assign開始,后面跟著由操作數(shù)和運算符組成的邏輯表達式。2選1數(shù)據(jù)選擇器的連續(xù)賦值描述是:wireA,B,SEL,L;//聲明4個連線型變量assignL=(A&~SEL)|(B&SEL);//連續(xù)賦值//Dataflowdescriptionofa2-to-4-linedecoder,moduledecoder_df(A1,A0,E,Y);inputA1,A0,E;output[3:0]Y;assignY[0]=~(~A1&~A0&~E);assignY[1]=~(~A1&A0&~E);assignY[2]=~(A1&~A0&~E);assignY[3]=~(A1&A0&~E);endmodule

//Dataflowdescriptionof2-to-1-linemultiplexermodulemux2x1_df(A,B,SEL,L);inputA,B,SEL;outputL;assignL=SEL?A:B;endmodule

用條件運算符描述了一個2選1的數(shù)據(jù)選擇器。在連續(xù)賦值語句中,如果SEL=1,則輸出L=A;否則L=B。4.6.3

組合邏輯電路的行為級建模

行為級建模就是描述數(shù)字邏輯電路的功能和算法。一般使用always結(jié)構(gòu),后面跟著一系列過程賦值語句,給reg類型的變量賦值。if(condition_expr1)true_statement1;elseif(condition_expr2)true_statement2;elseif(condition_expr3)true_statement3;……elsedefault_statement;1、條件語句(if語句)條件語句就是根據(jù)判斷條件是否成立,確定下一步的運算。if(condition_expr)true_statement;if(condition_expr)true_statement;elsefale_statement;Verilog語言中有3種形式的if語句:if后面的條件表達式一般為邏輯表達式或關(guān)系表達式。執(zhí)行if語句時,首先計算表達式的值,若結(jié)果為0、x或z,按“假”處理;若結(jié)果為1,按“真”處理,并執(zhí)行相應的語句。是一種多分支條件選擇語句,一般形式如下:case(case_expr)item_expr1:statement1;item_exp

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論