南郵數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)題_第1頁(yè)
南郵數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)題_第2頁(yè)
南郵數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)題_第3頁(yè)
南郵數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)題_第4頁(yè)
南郵數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩114頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路與邏輯設(shè)計(jì)總復(fù)習(xí)盧慶莉編寫(xiě)第一章復(fù)習(xí)題一?填空1?已知:A=(1111011)2,則A=()10=()8421BCD

0=()161230001001000117B2、(1000)16

—(700)16

=(900)16

=(2304)10=(4400)8

=(100100000000)2=(0010001100000100)8421BCD3?(1.39)10=()2

(本題要求保持原精度)1%。1.0110001∵27=128,則1/128<1%,∴取n=7位4、一個(gè)10位的二進(jìn)制數(shù)最大可表示的十進(jìn)制數(shù)是()。10235、表示一個(gè)最大的兩位十進(jìn)制數(shù),至少需要()位二進(jìn)制數(shù)。76、十進(jìn)制數(shù)4,5,6,7對(duì)應(yīng)的三位循環(huán)碼分別為_(kāi)____、_____、_____、_____。110111101100一?選擇題1?函數(shù)F=A⊕B與G=A⊙B的關(guān)系為_(kāi)______。A.僅互非B.僅對(duì)偶C.相等D.既互非又對(duì)偶D2、n個(gè)變量可以構(gòu)成______個(gè)最小項(xiàng)。A.B.C.D.C3、下列各式中,______是三變量A、B、C的最小項(xiàng)。a.A+B+Cb.A+BCc.ABCd.ABCC4、設(shè)運(yùn)算符為$,已知有如下運(yùn)算結(jié)果:0$0=0、0$1=0、1$0=0、1$1=1,則該運(yùn)算是______。

A.或運(yùn)算;B.與運(yùn)算;C.異或運(yùn)算;D.同或運(yùn)算;B第二章復(fù)習(xí)題5、實(shí)際使用時(shí)與非門(mén)的閑置輸入端應(yīng)置_____,或非門(mén)的的閑置輸入端應(yīng)置———。A.高電平;B.低電平AB6、表達(dá)式ABC+AD+BD+CD的多余項(xiàng)為_(kāi)_____。A.BD;B.AD;C.CD;D.ABCC8、標(biāo)準(zhǔn)與或式是由____構(gòu)成的邏輯表達(dá)式。A.與項(xiàng)相或;B.最小項(xiàng)相或;C.或項(xiàng)相與;D.最大相相與B9、乘積項(xiàng)ABCD的邏輯相鄰相為_(kāi)___。A.ABCD;B.ABCD;C.ABCD;D.ABCD9、乘積項(xiàng)ABCD的邏輯相鄰相為_(kāi)___。A.ABCD;B.ABCD;C.ABCD;D.ABCD9、乘積項(xiàng)ABCD的邏輯相鄰相為_(kāi)___。A.ABCD;B.ABCD;C.ABCD;D.ABCD9、乘積項(xiàng)ABCD的邏輯相鄰相為_(kāi)___。A.ABCD;B.ABCD;C.ABCD;D.ABCDC10、組合邏輯電路中的邏輯冒險(xiǎn)現(xiàn)象是由于___引起。A.電路未達(dá)到最簡(jiǎn);B.電路有多個(gè)輸出;C.電路中存在延時(shí);D.邏輯門(mén)類(lèi)型不同。C解:二?直接寫(xiě)出F’=(A+B)·C+A+B+CF=(A+B)·C+A+B+C三、(1)若F(ABC)=Σm(0,1,3,6)則其對(duì)偶式F’=Σm()。解:F(ABC)=Σm(0,1,3,6)F(ABC)=Σm(2,4,5,7)F(ABC)=Σm(2,4,5,7)F(ABC)=Σm(2,4,5,7)F’(ABC)=Σm(5,3,2,0)0,2,3,5四.填空(1)F(A,B,C)=AB+BC=∑m(?)解:F(A,B,C)=AB+BC=AB(C+C)+(A+A)BC=ABC+ABC+ABC=m7+m6+m3=∑(7,6,3)(3)F(A,B,C)=1⊕A⊕BC=∑m(?)解:F(A,B,C)=A⊕BC=A·BC+A·BC=A(B+C)+ABC=AB+AC+ABCF(A,B,C)=∑(0,1,2,7)五、若F1(A,B,C)=∑m(0,1,2,3),F(xiàn)2(A,B,C)=∏M(0,1,2,3),則F1⊕F2=(?)。解:⊕=∴F1⊕F2=1F1F2F九.用公式法化簡(jiǎn)函數(shù)解:F’=A+BC+BD+AB+ABCD=A+BC+BD+B=A+B+C+DF=(F’)’=ABCD解:F=A+B?C+AB+B+C=ABC+AB+B+C=A(BC+B)+B+C=A(B+C)+B+C=A+B+C+B+C=A+1=1解:F=AB(C+D)+BC+AB+AC+BC+BCD=ABC+ABD+B+AB+AC+BCD=AC+AD+B+A+AC+CD=C+D+B+A+CD=A+B+C+D解:F=ABC+ABD+(A+B)CD+C⊕DD=AB(C+D)+ABCD+C⊕DD=ABCD+ABCD+C⊕DD=CD+(CD+CD)D=CD+CD=1六?試用卡諾圖法把下列函數(shù)化簡(jiǎn)為最簡(jiǎn)“與-或”式解:F=BD+AD(2)真值表如下所示,試將該函數(shù)F(A,B,C,D)化簡(jiǎn)為最簡(jiǎn)“與-或”式。解:F=CD+AD3.用卡諾圖法化簡(jiǎn)函數(shù)F(1)F(A,B,C,D)=ABD+ACD,且(B+D)(A+B+D)=1為最簡(jiǎn)與或式,并用最少與非門(mén)實(shí)現(xiàn)該函數(shù)。解:F=AB+AC=ABAC(2)F=(ACD+ABC+ABC+ACD)ABC+ACD+ABC+ACD求最簡(jiǎn)“與-或”式。解:F=BD(3)、已知F1(ABCD)=Σm(0,3,4,5,7,9,10,13,14,15)F2(ABCD)=Σm(2,3,5,6,7,9,12,13,15)試用卡諾圖運(yùn)算的方法求F3(ABCD)=F1(ABCD)⊙F2(ABCD)的最簡(jiǎn)與或表達(dá)式。(4)已知:F1=∑m(1,2,3,5,7)+∑?

(0,6)F2=∑m(0,3,4,6)+∑

?

(2,5),求F=F1⊙F2的最簡(jiǎn)與或式。解:F=F1

⊙F2=AB第三章復(fù)習(xí)題1、CMOS反相器(b)邏輯符號(hào)1AP2、CMOS與非門(mén)&BAP(b)邏輯符號(hào)3、帶緩沖級(jí)的CMOS與非門(mén)BA1P≥111圖3.4.4帶緩沖級(jí)的CMOS與非門(mén)帶緩沖級(jí)的CMOS與非門(mén)電路圖4、CMOS或非門(mén)≥1BAP(b)邏輯符號(hào)5、帶緩沖級(jí)的CMOS或非門(mén)BA1P11帶緩沖級(jí)的CMOS或非門(mén)&帶緩沖級(jí)的CMOS或非門(mén)電路圖第四章復(fù)習(xí)題1、用卡諾圖判別函數(shù)Z和Y有何關(guān)系?解:因此Z和Y互為反函數(shù)2、某汽車(chē)駕駛員培訓(xùn)班進(jìn)行結(jié)業(yè)考試,有三名評(píng)判員,其中A為主評(píng)判員,B和C為副評(píng)判員。在評(píng)判時(shí)按照少數(shù)服從多數(shù)原則通過(guò),但只要主評(píng)判員認(rèn)為合格就算通過(guò),在雙軌輸入條件下用最少與非門(mén)實(shí)現(xiàn)該電路。解:★3、設(shè)B、F均為三位二進(jìn)制數(shù),B為輸入,F為輸出,要求二者之間有下述關(guān)系:當(dāng)2≤B≤5時(shí),F=B+2;當(dāng)B<2時(shí),F=1;當(dāng)B>5時(shí),F=0。試列出真值表。B3B2B1F3F2F100000100100101010001110100110101111110000111000解:4、分析圖中所示電路的邏輯功能,請(qǐng)寫(xiě)出

分析過(guò)程。解:1?寫(xiě)出表達(dá)式2?列真值表3?分析

由真值表分析可知,本電路為三位二進(jìn)制碼轉(zhuǎn)換為三位循環(huán)碼。(三位Garg碼)。(方法二)6、已知由3/8譯碼器實(shí)現(xiàn)的邏輯函數(shù)如圖1所示,試改用一個(gè)4選1數(shù)據(jù)選擇器(輸出)實(shí)現(xiàn)(可附加少量門(mén)電路)。解:7、用一個(gè)四選一多路選擇器實(shí)現(xiàn)邏輯函數(shù),并畫(huà)出電路圖(說(shuō)明:除一個(gè)四選一多路選擇器外只提供兩個(gè)反向器)。F(A,B,C,D)=∑m(1,2,5,8,12)+∑Φ(0,4,7,10)8、解:設(shè)計(jì)思路:分析真值表可知1)0000~0100兩者是相同的。即:8421BCD=5421BCD(2)根據(jù)題目要求只提供用74283芯片,因而不可以考慮7485芯片(比較器),設(shè)計(jì)采用同余的概念來(lái)實(shí)現(xiàn)電路。根據(jù)以上的分析,采用兩片74283芯片設(shè)計(jì)電路。2)當(dāng)8421BCD碼等于0101時(shí),5421BCD碼等于1000。兩者相差0011。即:8421BCD+0011=5421BCD①當(dāng)8421BCD=0000~0100時(shí),8421BCD+?≤1111,(I)片的CO=0,Ⅱ片為0000+8421BCD。②當(dāng)8421BCD≥0101時(shí),8421BCD+?≥1111,(I)片的CO=1,Ⅱ片為0011+8421BCD。即:10000–0101=1011。9、試用一個(gè)四位數(shù)值比較器7485和一個(gè)四位全加器74283(不允許附加任何器件)將四位二進(jìn)制數(shù)B3B2B1B0轉(zhuǎn)換成8421BCD碼000D10D8D4D2D1(其中000D10D8D4D2D1分別表示十進(jìn)制數(shù)的十位、個(gè)位數(shù)的8421BCD碼)。10、下圖所示數(shù)據(jù)選擇器MUX的輸出方程為,試用MUX(不提供其它元器件)構(gòu)成檢測(cè)電路,判斷四位自然二進(jìn)制碼ABCD(ABCD的位權(quán)依次分別為8421)是否是8421BCD碼的非法碼(若是,輸出F=1,否則F=0)。11、如圖(1)所示,請(qǐng)分析這個(gè)電路完成什么功能?解:本電路完成4位二進(jìn)制數(shù)轉(zhuǎn)換成兩位8421BCD碼的電路。如圖(2)所示,請(qǐng)分析這個(gè)電路完成什么功能?解:本電路完成4位二進(jìn)制數(shù)轉(zhuǎn)換成兩位8421BCD碼的電路。??12、用四選一多路選擇器和少量的門(mén)實(shí)現(xiàn)邏輯函數(shù),并畫(huà)出電路圖。F(A,B,C,D)=∑m(0,1,3,4,5,8,10,11,12,14)1、選擇題(1)觸發(fā)器沒(méi)有空翻(沒(méi)有空翻,有空翻);觸發(fā)器可用于

設(shè)計(jì)計(jì)數(shù)器和移位寄存器(鎖存數(shù)據(jù),設(shè)計(jì)計(jì)數(shù)器和移位寄存器);觸發(fā)器的觸發(fā)方式邊沿觸發(fā)(邊沿觸發(fā),電平觸發(fā))。(2)鎖存器有空翻(沒(méi)有空翻,有空翻);鎖存器可用于

鎖存數(shù)據(jù)(鎖存數(shù)據(jù),設(shè)計(jì)計(jì)數(shù)器和移位寄存器);鎖存器的觸發(fā)方式

電平觸發(fā)

(邊沿觸發(fā),電平觸發(fā))。(3)CMOSFF的輸入端在使用時(shí),多余的輸入端不可以懸空(不可以懸空,可以懸空)。對(duì)于與非門(mén)多余的輸入端接高電平(接高電平,接地),對(duì)于或非門(mén)多余輸入

接地(接高電平,接地)。第五章復(fù)習(xí)題2、基本觸發(fā)器的邏輯符號(hào)與輸入波形如圖P5.1所示。試作出Q、Q的波形。SDRDQQ圖P5.13、畫(huà)出P5.11中Q端的波形,設(shè)初態(tài)為“0”。Q4?已知觸發(fā)器電路及其輸入波形如下圖所示,試作輸出端的波形。

1?電路及其輸入波形見(jiàn)下圖,設(shè)Q初態(tài)為“0”,作Q端的波形。Q5、已知觸發(fā)器電路及其輸入波形如下圖所示,作Q端的波形。6?分析下圖電路,將分析結(jié)果填入下表。解:X=0:(1)具有自啟動(dòng);(2)二位二進(jìn)制同步加法計(jì)器。00→01→10→11→

X=1:(1)具有自啟動(dòng);(2)二位二進(jìn)制同步減法計(jì)數(shù)器。

11→10→01→00→推廣:用JKFF構(gòu)成的異步可逆計(jì)數(shù)器:

X=0:(1)二位異步二進(jìn)制加法計(jì)數(shù)器;X=1:(2)二位異步減法計(jì)數(shù)器。用DFF構(gòu)成的異步可逆計(jì)數(shù)器:

X=0:(1)二位異步二進(jìn)制減法計(jì)數(shù)器;X=1:(2)二位異步加法計(jì)數(shù)器。第六章復(fù)習(xí)題1、填空題和選擇題(1)通過(guò)級(jí)聯(lián)方法,把兩片4位二進(jìn)制計(jì)數(shù)器7416l連接成為8位二進(jìn)制計(jì)數(shù)器后,其最大模值是

。(2)對(duì)MSI計(jì)數(shù)器,若,無(wú)論CP信號(hào)處于何狀態(tài),計(jì)數(shù)器立即清零,該清零方式稱(chēng)為

;MSI計(jì)數(shù)器74163的清零方式為

。(3)分析時(shí)序電路時(shí)所列的四組方程包括時(shí)鐘方程、

、

及電路輸出方程。(4)設(shè)計(jì)模為12的二進(jìn)制計(jì)數(shù)器,如使用74163利用CR端以復(fù)0法則其反饋態(tài)Q3Q2Q1Q0為

,如使用74161利用LD端以置最小數(shù)法設(shè)計(jì),則所置數(shù)為(

)2。(5)74LS161,74LS160和74LS163均為常用的加法計(jì)數(shù)器。與74LS161之功能相比,不同之處在于74LS160為

,74LS163為

。256異步清零

同步清零

激勵(lì)方程

次態(tài)方程

10110100模十計(jì)數(shù)器

同步清零(6)若將一片模值為10的74160芯片和一片模值為16的74161芯片同步級(jí)聯(lián),則級(jí)聯(lián)后的模值為

。(7)由3個(gè)JK觸發(fā)器構(gòu)成的3位二進(jìn)制同步加法計(jì)數(shù)器的基本結(jié)構(gòu)是:CP1=CP2=CP3=CP;各級(jí)觸發(fā)器均接為

,且T1=

,T2=

,T3=

,Z=

。(8)一個(gè)10位的二進(jìn)制數(shù)最大可表示的十進(jìn)制數(shù)是

。(9)兩片74160組成的電路如圖1所示,計(jì)數(shù)器是采用了

(置數(shù)法、復(fù)0法),級(jí)聯(lián)的方式是

級(jí)聯(lián),實(shí)現(xiàn)的模長(zhǎng)為

,74160(1)、74160(2)的反饋狀態(tài)分別為()2和(

)2。

160TFF1Q1Q1Q2

Q1Q2Q31023復(fù)0法

同步42001001002、試用74161用復(fù)0法實(shí)現(xiàn)M=12的計(jì)數(shù)器。解:74161為異步復(fù)0方式,起跳狀態(tài)為S12,即:(1100)2。電路圖如下所示:考慮可靠清零,電路圖如下所示:3、試用74163用復(fù)0法設(shè)計(jì)M=12的計(jì)數(shù)器。解:74163為同步復(fù)0方式,起跳狀態(tài)為S11,即:(1011)2。電路圖如下所示:4、試用74161,用預(yù)置“0”法設(shè)計(jì)M=6的計(jì)數(shù)器。解:74161為同步置數(shù)方式,反饋狀態(tài)為:M–1=6–1=5=(0101)2;LD=Q2Q01)N=N1·N22)兩片74160的P?T恒為1,都處于計(jì)數(shù)狀態(tài)。0000000074160(2)74160(1)0000000100001001…0001000010011001…74160(2)74160(1)000100015、異步級(jí)聯(lián)6、同步級(jí)聯(lián)1)M=100,CP1=CP2=CP,P=T=1;(1片)2)QCC(1)=P(2)=T(2);當(dāng)?shù)谑畟€(gè)CP↑到達(dá)后,1片為Q3Q2Q1Q0=0000,2片為Q3Q2Q1Q0=0001。7、試用兩片74160接成M=29的計(jì)數(shù)器。解法1:采用整體預(yù)置0法,如圖6.5.22所示。Q80Q40Q20Q10Q8Q4Q2Q1

00101000強(qiáng)調(diào):采用整體預(yù)置0法,必須接成同步的形式,千萬(wàn)不可接成異步形式。8、用兩片74161設(shè)計(jì)一個(gè)M=56的計(jì)數(shù)器。解:方法一:用預(yù)置“0”法,M=48+8=56即:狀態(tài):00000000~00110111強(qiáng)調(diào):用整體預(yù)置“0”法時(shí),要注意計(jì)數(shù)器一定要接成同步形式,千萬(wàn)不能接成異步形式。9、試用整體預(yù)置零法在圖5增加適當(dāng)?shù)倪B線,構(gòu)成同步二十四進(jìn)制計(jì)數(shù)器,(注:圖中與非門(mén)的輸入端數(shù)視需要而定)。解:74161異步清零,同步置數(shù),采用置零法實(shí)現(xiàn)。(24)10=(00011000)2,計(jì)數(shù)狀態(tài):00000000~00010111,反饋函數(shù)按(00010111)2寫(xiě)。10、分析圖所示計(jì)數(shù)器電路,說(shuō)明是模長(zhǎng)為多少的計(jì)數(shù)器,并列出狀態(tài)轉(zhuǎn)移表。當(dāng)M=0時(shí),預(yù)置數(shù)為(0010)2,則是8進(jìn)制計(jì)數(shù)器;當(dāng)M=1時(shí),預(yù)置數(shù)為(0100)2,則為6進(jìn)制計(jì)數(shù)器。11、將3改為設(shè)計(jì)題:試用一片74161和一個(gè)開(kāi)關(guān)設(shè)計(jì)計(jì)數(shù)器,當(dāng)K=0時(shí),計(jì)數(shù)器Q3Q2Q1Q0為0010~1001;當(dāng)K=1時(shí),計(jì)數(shù)器Q3Q2Q1Q0為0100~1001。請(qǐng)畫(huà)出電原理圖。解:

當(dāng)K=0時(shí),預(yù)置數(shù)為(0010)2,則是8進(jìn)制計(jì)數(shù)器;當(dāng)K=1時(shí),預(yù)置數(shù)為(0100)2,則為6進(jìn)制計(jì)數(shù)器。12、判斷下圖所示電路是幾進(jìn)制計(jì)數(shù)器?M=365M=512+256+64+32+4+1=86974160是模十計(jì)數(shù)器,電路為同步級(jí)聯(lián)并采用置”0”法,則M-1=36474161是M=16計(jì)數(shù)器,電路為同步級(jí)聯(lián)并采用置”0”法實(shí)現(xiàn),則M-1=00110110010013、試分析圖所示電路的分頻比(即Y與CP的分頻比)。Y與CP的分頻比為1:24074161是M=16計(jì)數(shù)器,電路為同步級(jí)聯(lián)并采用置”0”法,則M-1=01110111。M=64+32+16+4+2+1+1=120,則Y=120×2=240。1114、用一片74194和若干與非門(mén)設(shè)計(jì)一個(gè)產(chǎn)生序列碼為110100,···且能自啟動(dòng)的序列信號(hào)發(fā)生器。要求:導(dǎo)出DSL的表達(dá)式并畫(huà)出電路。解:110100,110100Q1Q2Q3DSL

110110100100100100110110檢查自啟動(dòng):000→001√,111→110√電路具有自啟動(dòng)性110100,110100√√√√√注意:考慮電路具有自啟動(dòng)性時(shí),000和111這兩個(gè)特殊格的圈化值得關(guān)注,即:000要圈畫(huà),111不能圈畫(huà)。電路圖15、試用74194及74151設(shè)計(jì)產(chǎn)生序列

11100010011010,···要求電路具有自啟動(dòng)性。解:11100010011010,111000···降去Q3:↓注意:要使電路具有自啟動(dòng)性,0000一定要取“1”,才能使0000→0001。1111一定要取“0”,才能使1111→1110。第八章復(fù)習(xí)題一、概念及其應(yīng)用

傳感器A/D計(jì)算機(jī)D/A模擬控制被測(cè)被控對(duì)象圖8.0.1典型的數(shù)字控制系統(tǒng)框圖二、主要技術(shù)指標(biāo)1.精度:用分辨率、轉(zhuǎn)換誤差表示2.速度:用轉(zhuǎn)換時(shí)間、轉(zhuǎn)換速率表示能夠?qū)?shù)字量轉(zhuǎn)換為模擬量的器件稱(chēng)為數(shù)模轉(zhuǎn)換器,簡(jiǎn)稱(chēng)D/A轉(zhuǎn)換器或DAC。能夠?qū)⒛M量轉(zhuǎn)換為數(shù)字量的器件稱(chēng)為模數(shù)轉(zhuǎn)換器,簡(jiǎn)稱(chēng)A/D轉(zhuǎn)換器或ADC。1.在A/D轉(zhuǎn)換器中,已知△是量化單位,若采用“四舍五入”方法劃分量化電平,則最大量化誤差為_(kāi)____△。A.1/4;B.1/2;C.1;D.2B2.若一個(gè)10位二進(jìn)制D/A轉(zhuǎn)換器的滿(mǎn)刻度輸出電壓為10.23V,當(dāng)輸入為(1100000010)2時(shí),輸出電壓為_(kāi)_____V。A.2.65;B.5.12;C.7.7;D.8.58C解:D=512+256+2=770u0:10.23=770:210-14.已知4位倒T型DAC,輸入數(shù)字量為1101,uREF=-8V,Rf=R,則輸出模擬量uO=?解:3.已知一個(gè)DAC電路有4個(gè)并行數(shù)字輸入端,則分辨率為_(kāi)_______。5.一個(gè)倒T網(wǎng)絡(luò)的10位D/A轉(zhuǎn)換器的最小輸出電壓為0.01V,則當(dāng)輸入為(1100000100)2時(shí),對(duì)應(yīng)的輸出電壓為_(kāi)_____V。A.7.72B.8.56C.9.64D.10.25解:D=512+256+4=772u0:0.01=772:1A6.在轉(zhuǎn)換器中,已知是量化單位,若采用“舍尾”方法劃分量化電平,則最大量化誤差為_(kāi)_____△。A.1/4B.1/2C.1D.2C5.已知uOm=5V,n=10,則6.倒T型網(wǎng)絡(luò)DAC的uOm=10V,試問(wèn)需多少位代碼,才能使分辨率R′達(dá)到2mV。(Rf=R)解由題意知:8.已知一個(gè)ADC為4位,則分辨率為_(kāi)_______。9.已知一ADC為10位,UREF=5V,則:10.ADC0809的分辨率為8位,即該轉(zhuǎn)換的輸出數(shù)據(jù)可以用28個(gè)二進(jìn)制數(shù)進(jìn)行量化,其分辨率為1LSB(數(shù)字量的最小的單位)。用百分比表示,則其分辨率為:第九章復(fù)習(xí)題一、填空和選擇題1、使用PROM實(shí)現(xiàn)組合邏輯時(shí),應(yīng)首先把邏輯函數(shù)變換成____,而使用PLA實(shí)現(xiàn)組合邏輯時(shí),應(yīng)首先把邏輯函數(shù)變換成___。(A:最小項(xiàng)表達(dá)式,B:最大項(xiàng)表達(dá)式,C:最簡(jiǎn)與或式

)2、存儲(chǔ)器容量的擴(kuò)展有__擴(kuò)展和__擴(kuò)展兩種方法。如把1K字×4位容量的2114RAM擴(kuò)展為16K字×8位的RAM,則需____片2114和一個(gè)______譯碼器。3、若用ROM實(shí)現(xiàn)“將八位二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)(用BCD碼表示)的轉(zhuǎn)換電路”,則ROM的容量至少應(yīng)為_(kāi)______________。28x12=30724、有一個(gè)存儲(chǔ)器的容量為1024字×8位,則該存儲(chǔ)器共有____個(gè)基本存儲(chǔ)單元,共存有____字,每字有____位,該存儲(chǔ)器共有____個(gè)2114。5、某RAM存儲(chǔ)器矩陣采用32×32的形式,行地址譯碼器采用5/32線譯碼器;列地址譯碼器采用3/8線譯碼器,則可知該RAM有_____個(gè)存儲(chǔ)單元。該存儲(chǔ)矩陣共有____個(gè)字,每個(gè)字有_____位,其列地址譯碼器的每根輸出線接存儲(chǔ)矩陣的____列。6、存儲(chǔ)器的容量用___和___的乘積表示。構(gòu)成16K×16位的RAM需要_____片容量為1K×4的2114,這時(shí)應(yīng)有_____條地址線,一次讀出操作選中____。7、RAM在工作時(shí),可以按地址對(duì)指定單元____或____數(shù)據(jù);而ROM在工作時(shí),只能_____指定單元的數(shù)據(jù)。(擦出、讀取、存放)8、一個(gè)RAM的容量為1024字×8位,則該RAM共有____個(gè)基本存儲(chǔ)單元,工作時(shí)每次訪問(wèn)____個(gè)基本存儲(chǔ)單元,有____個(gè)地址端。9、只能讀出、不能寫(xiě)入,但信息可永久保存的存儲(chǔ)器是_____。A.固定ROMB.RAMC.EPROMD.DRAMA10、16K×8RAM,其地址線和數(shù)據(jù)線的數(shù)目分別為_(kāi)____。A.8條地址線,8條數(shù)據(jù)線B.10條地址線,4條數(shù)據(jù)線C.16條地址線,8條數(shù)據(jù)線D.14條地址線,8條數(shù)據(jù)線D11、若用ROM實(shí)現(xiàn)“兩個(gè)三位二進(jìn)制數(shù)相乘的乘法器”,則ROM的容量至少應(yīng)為_(kāi)_________。26x6=384二、用ROM設(shè)計(jì)兩個(gè)一位二進(jìn)制數(shù)a和b及進(jìn)位輸入c的全加器,設(shè)本位和為S,進(jìn)位輸出為CO。三、由EPROM構(gòu)成的電路如下,試分析電路,列出真值表,填寫(xiě)功能。1、X、Y、Z的真值表為:2、該電路的邏輯功能是___________________________________________四、由PROM和DFF構(gòu)成的電路如圖所示,設(shè)Q1Q2Q3的初態(tài)為000。1)試填寫(xiě)Q1Q2Q3的狀態(tài)轉(zhuǎn)移表。2)試寫(xiě)出序列碼F碼型。3)試說(shuō)明這是什么功能的電路。F=11011100,11011100,···功能:M=8的11011100序列碼發(fā)生器。五、試用ROM實(shí)現(xiàn)下列多輸出函數(shù)電路。解:六、由PROM和DFF構(gòu)成的計(jì)數(shù)型序列碼發(fā)生器如下,分析該電路后,試畫(huà)出該電路的全狀態(tài)轉(zhuǎn)移圖和產(chǎn)生的序列碼F=?(設(shè)初態(tài)為Q3Q2Q1=000)序列碼F=序列碼F=0000011第十章復(fù)習(xí)題一、填空1、使用GAL16V8最多可設(shè)置____個(gè)輸入端,最多可設(shè)置____個(gè)輸出端。2、說(shuō)明下表中所列5種器件的與、或陣列是固定結(jié)構(gòu)還是可編程結(jié)構(gòu)(在表內(nèi)對(duì)應(yīng)小格中打“√”)。3、GAL16V8共有____個(gè)管腳,其中輸入端最多可有____個(gè),輸出端最多可有_____個(gè),其OLMC在結(jié)構(gòu)控制字的作用下可以構(gòu)成____種不同的工作模式。4、PAL和GAL的相同之處是基本結(jié)構(gòu)都是_____陣列可編程,_____陣列固定。不同之處是_____(PAL,GAL)的輸出結(jié)構(gòu)是固定的,而_____(PAL,GAL)的輸出結(jié)構(gòu)可由用戶(hù)編程確定。5、GAL16V8的與陣列產(chǎn)生的乘積項(xiàng)最多包含________個(gè)變量。326、GAL16V8器件在結(jié)構(gòu)上的特點(diǎn)是:與陣列可編程、或陣列__________。固定7、GAL16V8的與陣列總共可實(shí)現(xiàn)______個(gè)乘積項(xiàng)。648、用PLA器件實(shí)現(xiàn)函數(shù)

解:用PLA器件實(shí)現(xiàn),需3個(gè)輸入端,2個(gè)輸出端。用卡諾圖法化簡(jiǎn),得出F1、F2的最簡(jiǎn)與或式:相應(yīng)的實(shí)現(xiàn)電路如圖10.5.2所示。圖10.5.2用PLA實(shí)現(xiàn)組合函數(shù)的設(shè)計(jì)

&≥19、試用PLA實(shí)現(xiàn)4位二進(jìn)制碼到Gray碼的轉(zhuǎn)換。解:利用卡諾圖化簡(jiǎn)得最簡(jiǎn)與或式:與陣列或陣列A3A2A1A0D3D2D1D0CP圖210.已知DFF及PLA組成的電路如圖所示,作全狀態(tài)轉(zhuǎn)移圖,分析邏輯功能。

10.1PLD器件有哪幾種分類(lèi)方法?按不同的方法劃分PLD器件分別有哪幾種類(lèi)型?PLD器件通常有兩種分類(lèi)方法:按集成度分類(lèi)和按編程方法分類(lèi)。按集成度分類(lèi),PLD器件可分為低密度可編程邏輯器件(LDPLD)和高密度可編程邏輯器件(HDPLD)兩種。具體分類(lèi)如下:10.6GAL16V8的OLMC有哪幾種具體配置?OLMC可配置成5種不同的工作模式:為專(zhuān)用輸入模式;為專(zhuān)用組合輸出模式;為反饋組合輸出模式;為時(shí)序電路中的組合輸出模式;為寄存器輸出模式;第十二章復(fù)習(xí)題1、控制器的描述方法和設(shè)計(jì)依據(jù)是____________________________________。狀態(tài)轉(zhuǎn)移表或狀態(tài)轉(zhuǎn)移圖2、ASM圖由3個(gè)基本符號(hào)組成,它們分別是_____________、_______________和_________________。狀態(tài)框判斷框條件框3、

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論