計(jì)算機(jī)組成原理基礎(chǔ)選擇題_第1頁
計(jì)算機(jī)組成原理基礎(chǔ)選擇題_第2頁
計(jì)算機(jī)組成原理基礎(chǔ)選擇題_第3頁
計(jì)算機(jī)組成原理基礎(chǔ)選擇題_第4頁
計(jì)算機(jī)組成原理基礎(chǔ)選擇題_第5頁
已閱讀5頁,還剩27頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

計(jì)算機(jī)組成原理基礎(chǔ)選擇題及答案計(jì)算機(jī)組成原理基礎(chǔ)選擇題及答案/計(jì)算機(jī)組成原理基礎(chǔ)選擇題及答案1、若浮點(diǎn)數(shù)用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果可否為規(guī)格化數(shù)的方法是C______。階符與數(shù)符同樣為規(guī)格化數(shù)階符與數(shù)符相異為規(guī)格化數(shù)數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字同樣為規(guī)格化數(shù)2、16位字長的定點(diǎn)數(shù),采用2的補(bǔ)碼形式表示時(shí),所能表示的整數(shù)范圍是___A___。-215~+(215B.-(215–1)~+(215–1)A.-1)C.-(215+1)~+215D.-215~+2153、容量是128M*32的內(nèi)存,若以字節(jié)編址,最少需要__C____根地址線。A.16B.29C.27D.324、某計(jì)算機(jī)字長16位,它的存貯容量是64KB,若按字編址,那么它的尋址范圍是___B_。A、0~64KB、0~32KC、0~64KBD、0~32KB5、主存貯器和CPU之間增加cache的目的是__B____。擴(kuò)大主存貯器的容量解決CPU和主存之間的速度般配問題擴(kuò)大CPU中通用存放器的數(shù)量既擴(kuò)大主存的容量,又?jǐn)U大CPU通用存放器的數(shù)量6、以某個(gè)存放器的內(nèi)容為操作數(shù)地址的尋址方式稱為__C____尋址。A.直接B.間接C.存放器直接D.存放器間接7、在cache的照射方式中不需要代替策略的是_A_____。8、在

A.全相聯(lián)照射方式B.直接照射方式C.組相聯(lián)照射方式CPU中追蹤指令后繼地址的存放器是__B____。A主存地址存放器B程序計(jì)數(shù)器C指令存放器

D狀態(tài)條件存放器9、.微程序控制器中,機(jī)器指令與微指令的關(guān)系是___C___。每一條機(jī)器指令由一條微指令來執(zhí)行每一條機(jī)器指令由一段微程序來講解執(zhí)行每一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行每一條微指令由機(jī)器指令來講解執(zhí)行10、微程序控制儲(chǔ)藏器容量為128X36位,測(cè)試條件有4個(gè),微指令采用水平格式,則對(duì)應(yīng)的3個(gè)字段長度分配是B。A.控制字段29位,測(cè)試字段2位,微地址字段5位B.控制字段26位,測(cè)試字段4位,微地址字段6位C.控制字段25位,測(cè)試字段4位,微地址字段7位D.控制字段26位,測(cè)試字段2位,微地址字段8位11、SRAM芯片,儲(chǔ)藏容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)量為___D___。A64,16

B16,64

C64,8

D16,16

。12、四片74181ALU和一片74182CLA器件相當(dāng)合,擁有以下進(jìn)位傳達(dá)功能____B__。A.行波進(jìn)位B.組內(nèi)先行進(jìn)位,組間先行進(jìn)位C.組內(nèi)先行進(jìn)位,組間行波進(jìn)位D.組專家波進(jìn)位,組間先行進(jìn)位13、以下四各種類的半導(dǎo)體儲(chǔ)藏器中,以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是_C_____。C.閃速儲(chǔ)藏器14、相聯(lián)儲(chǔ)藏器是按___C___進(jìn)行尋址的儲(chǔ)藏器。A.地址指定方式B.貨倉存取方式C.內(nèi)容指定方式D。地址指定與貨倉存取方式結(jié)合15、操作控制器的功能是___D___。A.產(chǎn)生時(shí)序信號(hào)B.從主存取出一條指令C.達(dá)成指令操作的譯碼D.從主存取出指令,達(dá)成指令操作碼譯碼,并產(chǎn)生相關(guān)的操作控制信號(hào),以講解執(zhí)行該指令當(dāng)前我們所說的個(gè)人臺(tái)式商用機(jī)屬于___D___。A.巨型機(jī)B.中型機(jī)C.小型機(jī)D.微型機(jī)2.(2000)10化成十六進(jìn)制數(shù)是___B___。A.(7CD)16B.(7D0)16C(.7E0)16D.(7F0)16以下數(shù)中最大的數(shù)是___A___。A.()2B.(227)8C.(98)16D.(152)10___D___表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A.原碼B.補(bǔ)碼C.反碼D.移碼5.在小型或微型計(jì)算機(jī)里,寬泛采用的字符編碼是___D___。A.BCD碼B.16進(jìn)制C.格雷碼D.ASCⅡ碼以下相關(guān)運(yùn)算器的描述中,___D___是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算B.只做加法C.能暫時(shí)存放運(yùn)算結(jié)果D.既做算術(shù)運(yùn)算,又做邏輯運(yùn)算7.EPROM是指___D___。A.讀寫儲(chǔ)藏器B.只讀儲(chǔ)藏器C.可編程的只讀儲(chǔ)藏器D.光擦除可編程的只讀儲(chǔ)藏器8.Intel80486是32位微辦理器,Pentium是___D___位微辦理器。A.16B.32C.48D.649.設(shè)[X]補(bǔ)=,當(dāng)滿足___A___時(shí),X>-1/2成立。A.x1必定為1,x2x3x4最少有一個(gè)為1B.x1必定為1,x2x3x4任意C.x1必定為0,x2x3x4最少有一個(gè)為1D.x1必定為0,x2x3x4任意10.CPU主要包括___B___。A.控制器B.控制器、運(yùn)算器、cacheC.運(yùn)算器和主存D.控制器、ALU和主存信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為___A___。A.串行傳輸B.并行傳輸C.并串行傳輸D.分時(shí)傳輸以下四各種類指令中,執(zhí)行時(shí)間最長的是___C___。A.RR型B.RS型C.SS型D.程序控制指令以下___D___屬于應(yīng)用軟件。A.操作系統(tǒng)B.編譯系統(tǒng)C.連接程序D.文本辦理在主存和CPU之間增加cache儲(chǔ)藏器的目的是___C___。A.增加內(nèi)存容量B.提高內(nèi)存可靠性解決CPU和主存之間的速度般配問題增加內(nèi)存容量,同時(shí)加快存取速度15.某單片機(jī)的系統(tǒng)程序,不同樣意用戶在執(zhí)行時(shí)改變,則能夠采用___B___作為儲(chǔ)藏芯片。A.SRAMB.閃速儲(chǔ)藏器C.cacheD輔.助儲(chǔ)藏器設(shè)變址存放器為X,形式地址為D,(X)表示存放器X的內(nèi)容,這種尋址方式的有效地址為___A___。A.EA=(X)+DB.EA=(X)+(D)=((X)+D)D.EA=((X)+(D))17.在指令的地址字段中,直接指出操作數(shù)自己的尋址方式,稱為___B___。A.隱含尋址B.馬上尋址C.存放器尋址D.直接尋址下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是___B___。A.PPU(外面辦理機(jī))方式B.中斷方式C.DMA方式D.通道方式系統(tǒng)總線中地址線的功能是___D___。A.用于選擇主存單元地址B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C.用于選擇外存地址D.用于指定主存和I/O設(shè)備接口電路的地址20.采用DMA方式傳達(dá)數(shù)據(jù)時(shí),每傳達(dá)一個(gè)數(shù)據(jù)要占用___D___的時(shí)間。A.一個(gè)指令周期B.一個(gè)機(jī)器周期C.一個(gè)時(shí)鐘周期D.一個(gè)儲(chǔ)藏周期21.馮.諾依曼機(jī)工作方式的基本特點(diǎn)是___B___。A.多指令流單數(shù)據(jù)流B.按地址接見并序次執(zhí)行指令C.貨倉操作D.儲(chǔ)藏器按內(nèi)容選擇地址某機(jī)字長32位。其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最大正整數(shù)為___A___。A.+(231-1)B.+(230-1)C.+(231+1)D.+(230+1)假設(shè)以下字符碼中有奇偶位校驗(yàn),但沒有數(shù)據(jù)錯(cuò)誤,采用偶校驗(yàn)的字符碼是___D___。A.B.C.D.24.設(shè)[x]補(bǔ)=,當(dāng)滿足___A___時(shí),x>-1/2成立。A.x1必定為1,x2—x4最少有一個(gè)為1B.x1必定為1,x2—x4任意C.x1必定為0,x2—x4最少有一個(gè)為1D.x1必定為0,x2—x4任意25.在主存和CPU之間增加cache儲(chǔ)藏器的目的是___C___。增加內(nèi)存容量提高內(nèi)存的可靠性解決CPU與內(nèi)存之間的速度般配問題D.增加內(nèi)存容量,同時(shí)加快存取速度26.采用虛假儲(chǔ)藏器的主要目的是___B___。A.提高主儲(chǔ)藏器的存取速度B.擴(kuò)大儲(chǔ)藏器空間,并能進(jìn)行自動(dòng)管理C.提高外儲(chǔ)藏器的存取速度D.擴(kuò)大外儲(chǔ)藏器的儲(chǔ)藏空間27.儲(chǔ)藏器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于___D___。A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)28.在指令的地址字段中,直接指出操作數(shù)自己的尋址方式,稱為___B___。A.隱含地址B.馬上尋址C.存放器尋址D.直接尋址29.指令的尋址方式有序次和跳躍兩種方式,采用跳躍尋址方式,能夠?qū)崿F(xiàn)___D___。A.貨倉尋址B.程序的條件轉(zhuǎn)移C.程序的無條件轉(zhuǎn)移D.程序的條件轉(zhuǎn)移成無條件轉(zhuǎn)移30.貨倉尋址方式中,沒A為累加器,SP為貨倉指示器,Msp為SP指示的棧頂單元。若是進(jìn)棧操作的動(dòng)作序次是(A)Msp,(SP)-1→SP,那么出棧操作應(yīng)為___B___。A.(Msp)→A,(SP)+1→SPB.(SP)+1→SP,(Msp)→AC.(SP)-1→SP,(Msp)→AD.(Msp)→A,(SP)-1→SP31.Intel80486是32位微辦理器,pentium是___D___位辦理器。A.16B.32C.48D.6432.指令周期是指___C___。CPU從主存取出一條指令的時(shí)間。CPU執(zhí)行一條指令的時(shí)間CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間時(shí)鐘周期時(shí)間33.指出下面描述匯編語言特點(diǎn)的句子中看法上有錯(cuò)誤的句子___C___。對(duì)程序員的訓(xùn)練要求來說,需要硬件知識(shí)匯編語言對(duì)機(jī)器的依賴性高用匯編語言編制程序的難度比高級(jí)語言小匯編語言編寫的程序執(zhí)行速度比高級(jí)語言快總線中地址線的用途是___D___。A.選擇主存單元地址B.選擇進(jìn)行信息傳輸?shù)脑O(shè)備C.選擇外存地址D.指定主存單元和I/O設(shè)備接口電路的選擇地址35.異步控制常用于___A___中,作為其主要控制方式。單總線構(gòu)造計(jì)算機(jī)中接見主存與外面設(shè)備。微型機(jī)中的CPU控制組合邏輯控制的CPU微程序控制器36.在___A___的計(jì)算機(jī)系統(tǒng)中,外設(shè)能夠和主儲(chǔ)藏器單元一致編址,因此能夠不使用I/O指令。A.單總線B.雙總線C.三總線D.多總線37.CD-ROM光盤是___B___型光盤,可用做計(jì)算機(jī)的______儲(chǔ)藏器和數(shù)字化多媒體設(shè)備。A.重寫,內(nèi)B.只讀,外C.一次,外D.只讀,內(nèi)38.CPU響應(yīng)中斷時(shí),進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器PC內(nèi)容而不是由軟件達(dá)成,主要由于___A___。能進(jìn)入中斷辦理程序并能正確返回原程序。節(jié)約內(nèi)存。提高辦理機(jī)速度。易于編制中斷辦理程序。39.采用DMA方式傳達(dá)數(shù)據(jù)時(shí),每傳達(dá)一個(gè)數(shù)據(jù)就要占用___C___。A.一個(gè)指令周期B.一個(gè)機(jī)器周期C.一個(gè)儲(chǔ)藏周期D.一個(gè)總線周期40.CPU對(duì)通道的央求形式是___D___。A.自陷B.中斷C.通道命令D.I/O指令41.完滿的計(jì)算機(jī)系統(tǒng)應(yīng)包括___D___。A.運(yùn)算器、儲(chǔ)藏器、控制器B.外面設(shè)備和主機(jī)C.主機(jī)和合用程序D.配套的硬件設(shè)備和軟件設(shè)備42.以下數(shù)中最大的數(shù)為___B___。()2B.(227)8C.(96)16D.(143)543.電子郵件是指___B___。用計(jì)算機(jī)管理郵政信件B.經(jīng)過計(jì)算機(jī)網(wǎng)絡(luò)收發(fā)信息C.用計(jì)算機(jī)管理電話系統(tǒng)D.用計(jì)算機(jī)辦理收發(fā)報(bào)業(yè)務(wù)44.設(shè)字長32位,使用IEEE格式,則階碼采用___C___表示。A.補(bǔ)碼B.原碼C.移碼D.反碼45.四片74181ALU和一片74182CLA器件相當(dāng)合,擁有以下進(jìn)位傳達(dá)功能___B___。A.形波進(jìn)位B.組內(nèi)先行進(jìn)位,組間先行進(jìn)位C.組內(nèi)先行進(jìn)位,組間行波進(jìn)位D.組內(nèi)形波進(jìn)位,組間先行進(jìn)位46.某機(jī)字長32位,儲(chǔ)藏容量1MB。若按字編址,它的尋址范圍是___C___。A.1MB.512KBC.256KD.256KB47.EPROM是指___D___。A.閃速儲(chǔ)藏器B.只讀儲(chǔ)藏器C.可編程的只讀儲(chǔ)藏器D.光擦可編程的只讀儲(chǔ)藏器48.相聯(lián)儲(chǔ)藏器是按___C___進(jìn)行尋址的儲(chǔ)藏器。A.地址指定方式B.貨倉存取方式C.內(nèi)容指定方式D.地址指定方式與貨倉存取方式結(jié)合49.單地址指令中為了達(dá)成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用___C___。A.貨倉尋址方式B.馬上尋址方式C.隱含尋址方式D.間接尋址方式二地址指令中,操作數(shù)的物理地址不能能采用的構(gòu)造是___D___。A.存放器—存放器B.存放器—儲(chǔ)藏器C.儲(chǔ)藏器—儲(chǔ)藏器D.存放器—鎖存器操作控制器的功能是___D___。產(chǎn)生時(shí)序信號(hào)從主存取出一條指令達(dá)成指令操作碼譯碼從主存取出指令,達(dá)成指令操作碼譯碼,并產(chǎn)生相關(guān)的操作控制信號(hào),以講解執(zhí)行該指令52.同步控制是___C___。A.只合用于CPU控制的方式B.只合用于外面設(shè)備控制的方式C.由一致時(shí)序信號(hào)控制的方式D.全部指令執(zhí)行時(shí)間都同樣的方式以下表達(dá)中不正確的句子是___D___。A.同一個(gè)CPU周期中,能夠并行執(zhí)行的微操作叫相容性微操作B.同一個(gè)CPU周期中,不能夠夠并行執(zhí)行的微操作叫相容性微操作同一個(gè)CPU周期中,能夠并行執(zhí)行的微操作叫相斥性微操作D.同一個(gè)CPU周期中,不能夠夠并行執(zhí)行的微操作叫相斥性微操作會(huì)產(chǎn)生DMA央求的總線部件是___D___。A.任何外設(shè)B.高速外設(shè)C.需要與主機(jī)批量交換數(shù)據(jù)的外設(shè)D.擁有DMA接口的外設(shè)55.同步通信之因此比異步通信擁有較高的傳輸頻率是由于___D___。同步通信不需要應(yīng)答信號(hào)且同步通信方式的總線長度較短同步通信用一個(gè)公共的時(shí)鐘信號(hào)進(jìn)行同步同步通信中,各部件存取時(shí)間比較湊近以上因素的總和多總線構(gòu)造的計(jì)算機(jī)系統(tǒng),采用___A___方法,對(duì)提高系統(tǒng)的吞吐率最有效。A.多端口儲(chǔ)藏器B.提高主存的速度C.交織編址多模儲(chǔ)藏器D.高速緩沖儲(chǔ)藏器為了使設(shè)備相對(duì)獨(dú)立,磁盤控制器的功能全部轉(zhuǎn)到設(shè)備中,主機(jī)與設(shè)備間應(yīng)采用___A___接口。A.SCSIB.專用C.ESDI中斷向量地址是___C___。A.子程序入口地址B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的地址D.主程序返回地址通道對(duì)CPU的央求方式是___B___。A.自陷B.中斷C.通道命令D.跳轉(zhuǎn)指令周期挪用(偷?。┓绞匠S糜赺__A___中。A.直接內(nèi)存存取方式的輸入/輸出B.直接程序傳達(dá)方式的輸入/輸出CPU的某存放器與儲(chǔ)藏器之間的直接傳達(dá)程序中斷方式的輸入/輸出61.計(jì)算機(jī)的儲(chǔ)藏器系統(tǒng)是指___D___。A.RAM儲(chǔ)藏器B.ROM儲(chǔ)藏器C.主儲(chǔ)藏器D.cache,主儲(chǔ)藏器和外儲(chǔ)藏器62.到此刻為止,計(jì)算機(jī)中的全部信息仍以二進(jìn)制方式表示的原由是___C___。A.節(jié)約元件B.運(yùn)算速度快C.物理器件性能決定D.信息辦理方便63.某機(jī)字長32位,其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最小負(fù)整數(shù)為___A___。A.-(231-1)B.(-230-1)C.-(231+1)D.-(230+1)64.x=+,y=+,則用補(bǔ)碼運(yùn)算[x-y]補(bǔ)=___A___。A.B.C.D.65.儲(chǔ)藏單元是指___B___。存放一個(gè)二進(jìn)制信息位的儲(chǔ)藏元存放一個(gè)機(jī)器字的全部儲(chǔ)藏元會(huì)集存放一個(gè)字節(jié)的全部儲(chǔ)藏元會(huì)集存放兩個(gè)字節(jié)的全部儲(chǔ)藏元會(huì)集66.某儲(chǔ)藏器芯片的儲(chǔ)藏容量為8K×8位,則它的地址線和數(shù)據(jù)線引腳相加的和為___C___A.12B.13C.21D.2267.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般經(jīng)過___D___來實(shí)現(xiàn)。A.原碼運(yùn)算的二進(jìn)制減法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加發(fā)器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器68.關(guān)于某個(gè)存放器中操作數(shù)的尋址方式稱為___C___尋址。A.直接B.間接C.存放器直接D.存放器間接69.運(yùn)算型指令的尋址與轉(zhuǎn)移型指令的尋址不同樣點(diǎn)在于___A___。前者取操作數(shù),后者決定程序轉(zhuǎn)移地址后者取操作數(shù),前者決定程序轉(zhuǎn)移地址前者是短指令,后者是長指令前者是長指令,后者是短指令程序控制類指令的功能是___D___。進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算進(jìn)行主存與CPU之間的數(shù)據(jù)傳達(dá)進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳達(dá)改變程序執(zhí)行的序次71.在CPU中追蹤指令后繼地址的存放器是___B___。A.主存地址存放器B.程序計(jì)數(shù)器C.指令存放器D.狀態(tài)條件存放器72.微程序控制器中,機(jī)器指令與微指令的關(guān)系是___B___。每一條機(jī)器指令由一條微指令來執(zhí)行每一條機(jī)器指令由一段由微指令編成的微程序來講解執(zhí)行一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行一條微指令由若干條機(jī)器指令組成73.系統(tǒng)總線中控制線的功能是___A___。供應(yīng)主存、I/O接口設(shè)備的控制信號(hào)和響應(yīng)信號(hào)及時(shí)序信號(hào)供應(yīng)數(shù)據(jù)信息供應(yīng)主存、I/O接口設(shè)備的控制信號(hào)供應(yīng)主存、I/O接口設(shè)備的響應(yīng)信號(hào)74.從信息流的傳達(dá)效率來看,___B___工作效率最低。A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)D.多總線系統(tǒng)75.三種集中式總線仲裁中,___A___方式對(duì)電路故障最敏感。A.鏈?zhǔn)奖P問B.計(jì)數(shù)器準(zhǔn)時(shí)盤問C.獨(dú)立央求76.用于筆錄本電腦的大容量儲(chǔ)藏器是___C___。A.軟磁盤B.硬磁盤C.固態(tài)盤D.存放器77.擁有自同步能力的記錄方式是___BCD___。A.NREB.PMC.MFMD.FM78.一臺(tái)計(jì)算機(jī)對(duì)n個(gè)數(shù)據(jù)源進(jìn)行分時(shí)采集送入主存,爾后分時(shí)辦理,采集數(shù)據(jù)時(shí)最好的方案是使用___D___。A.貨倉緩沖區(qū)B.一個(gè)指針的緩沖區(qū)C.兩個(gè)指針的緩沖區(qū)D.n個(gè)指針的n個(gè)緩沖區(qū)79.為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)最有效的方法是采用___B___。A.通用存放器B.貨倉C.儲(chǔ)藏器D.外存80.CPU對(duì)通道的央求形式是___D___。A.自陷B.中斷C.通道命令D.I/O指令81.計(jì)算機(jī)科技文件中,英文縮寫CAI代表___B___。A.計(jì)算機(jī)輔助制造B.計(jì)算機(jī)輔助授課C.計(jì)算機(jī)輔助設(shè)計(jì)D.計(jì)算機(jī)輔助管理82.某機(jī)字長32位。其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則最大正小數(shù)為___B___。A.+(1-2-32)B.+(1-2-31)C.+(1-2-30)83.某機(jī)字長32位,采用IEEE格式,則階碼采用___C___表示。A補(bǔ)碼B原碼C移碼D反碼84.運(yùn)算器的核心部分是___C___。A.數(shù)據(jù)總線B.多路開關(guān)C.算術(shù)邏輯運(yùn)算單元D.累加存放器85.某計(jì)算機(jī)字長為32位,其儲(chǔ)藏器容量為16MB,若按字編址,它的尋址范圍是___B___。A.8MBB.4MC.4MBD.8M86.儲(chǔ)藏周期是指___C___。儲(chǔ)藏器的讀出時(shí)間儲(chǔ)藏器的寫入時(shí)間儲(chǔ)藏器進(jìn)行連續(xù)讀和寫操作所贊同的最短時(shí)間間隔儲(chǔ)藏器進(jìn)行連續(xù)寫操作所贊同的最短時(shí)間間隔87.在虛假儲(chǔ)藏器中,當(dāng)程序正在執(zhí)行時(shí),由___D___達(dá)成地址照射。A.程序員B.編譯器C.裝入程序D.操作系統(tǒng)88.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)能夠來自___B___。A.馬上數(shù)和棧頂B.棧頂和次棧頂C.暫存器和棧頂D.存放器和內(nèi)存單元89.存放器間接尋址方式中,操作數(shù)處在___B___。A.通用存放器B.主存單元C.程序計(jì)數(shù)器D.貨倉90.和擁有m個(gè)并行部件的辦理器對(duì)照,一個(gè)m段流水線辦理器___A___。A.具備同樣水平的吞吐能力B.不具備同樣水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力___D___用于保存當(dāng)前正在執(zhí)行的一條指令。A.緩沖存放器B.地址存放器C.程序計(jì)數(shù)器D.指令存放器92.水平型微指令與垂直型微指令對(duì)照,___B___。前者一次只能達(dá)成一個(gè)操作后者一次只能達(dá)成一個(gè)操作兩者都是一次只能達(dá)成一個(gè)操作兩者都能一次達(dá)成多個(gè)操作集中式總線仲裁中,___C___響應(yīng)時(shí)間最快。A.菊花鏈方式B.計(jì)數(shù)器準(zhǔn)時(shí)盤問方式C.獨(dú)立央求方式94.描述今世流行總線構(gòu)造中,基本看法表述正確的句子是___B___。今世流行總線構(gòu)造不是標(biāo)準(zhǔn)總線今世總線構(gòu)造中,CPU和它私有的cache一起作為一個(gè)模塊與總線相連系統(tǒng)中只贊同有一個(gè)這樣的CPU模塊D.總線是辦理器引腳的延伸CPU將一個(gè)字節(jié)型變量送到CRT顯示,CRT總線接口中設(shè)有8位數(shù)據(jù)存放器,則CPU將該字節(jié)型變量的二進(jìn)制碼以___D___方式送到接口,再由接口發(fā)送到CRT。A.并行B.串行C.分時(shí)D.并串行當(dāng)采用___A___輸入操作情況下,除非計(jì)算機(jī)等待數(shù)據(jù),否則無法傳達(dá)數(shù)據(jù)給計(jì)算機(jī)A.程序盤問方式B.中斷方式C.DMA方式D.獨(dú)立央求方式微型機(jī)系統(tǒng)中,外面設(shè)備經(jīng)過適配器與主板的系統(tǒng)總線相連接,其功能是___D__。A.數(shù)據(jù)緩沖和數(shù)據(jù)格式變換B.監(jiān)測(cè)外面設(shè)備的狀態(tài)C.控制外面設(shè)備的操作D.前三種功能的綜合作用中斷向量地址是___C___。A.子程序入口地址B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的地址D.中斷返回地址99.CPU讀/寫控制信號(hào)的作用是___D___。A.決定數(shù)據(jù)總線上的數(shù)據(jù)流方向B.控制儲(chǔ)藏器操作(R/W)的種類C.控制流入、流出儲(chǔ)藏器信息的方向D.以上任一作用某儲(chǔ)藏器芯片的儲(chǔ)藏容量為8K×8位,則它的地址線和數(shù)據(jù)線引腳相加的和為___A___。A.21B.20C.18D.16101.計(jì)算機(jī)與平常使用的袖珍計(jì)算器的實(shí)質(zhì)差異在于___D___。A.運(yùn)算速度的高低B.儲(chǔ)藏器容量的大小C.規(guī)模的大小D.自動(dòng)化程度的高低102.完滿的計(jì)算機(jī)系統(tǒng)應(yīng)包括___A___。A.配套的硬件設(shè)備和軟件系統(tǒng)B.外面設(shè)備和主機(jī)C.運(yùn)算器、儲(chǔ)藏器、控制器D.主機(jī)和合用程序103.以下數(shù)中最小的數(shù)為___C___。(101001)BCDB.(40)10C.(23)8D.(19)16104.定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是___D___。A.-215~+215B.-(215-1)~+(215-1)C.-(215+1)~+215D.-215~+(215-1)105.原碼加減法是指___D___。操作數(shù)用原碼表示,連同符號(hào)位直接相加減操作數(shù)取絕對(duì)值,直接相加減,符號(hào)位單獨(dú)辦理操作數(shù)用原碼表示,尾數(shù)直接相加減,符號(hào)位單獨(dú)辦理操作數(shù)用原碼表示,依照兩數(shù)符號(hào)決定實(shí)質(zhì)操作,符號(hào)位單獨(dú)辦理106.定點(diǎn)運(yùn)算器用來進(jìn)行___A___。A.定點(diǎn)數(shù)運(yùn)算B.浮點(diǎn)數(shù)運(yùn)算既進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算十進(jìn)制數(shù)加減法107.某計(jì)算機(jī)字長32位,其儲(chǔ)藏容量為32MB,若按字編址,那么它的尋址范圍是___C___。A.8MBB.16MC.8M108.常用的虛假儲(chǔ)藏系統(tǒng)由___B___兩級(jí)儲(chǔ)藏器組成,其中______是大容量的磁表面儲(chǔ)藏器。A.快存-輔存,輔存B.主存-輔存,輔存C.快存-主存,輔存D.通用存放器-主存,主存109.某一RAM芯片,其容量為1024╳8位,其數(shù)據(jù)線和地址線分別為___C___。A.3,10B.10,3C.8,10D.10,8110.變址尋址方式中,操作數(shù)的有效地址等于___D___。貨倉指示器內(nèi)容加上形式地址(位移量)程序計(jì)數(shù)器內(nèi)容加上形式地址基值存放器內(nèi)容加上形式地址變址存放器內(nèi)容加上形式地址一個(gè)子程序在主程序執(zhí)行時(shí)期能夠多次被調(diào)用,甚至能夠自己調(diào)用自己,實(shí)現(xiàn)這種調(diào)用的最好的方法是使用___B___。A.存放器B.貨倉C.鎖存器D.主存為了確定下一條微指令的地址,平常采用判斷方式,其基本思想是___B___。用程序計(jì)數(shù)器PC來產(chǎn)生后繼微指令地址經(jīng)過微指令序次控制字段由設(shè)計(jì)者指定或由設(shè)計(jì)者指定的鑒識(shí)字段控制產(chǎn)生后繼微指令地址用微程序計(jì)數(shù)器μPC來產(chǎn)生后繼微指令地址經(jīng)過指令中指定一個(gè)特地字段來控制產(chǎn)生后繼微指令地址113.CPU是指___C___。A.運(yùn)算器B.控制器D.運(yùn)算器、控制器和cacheD.主機(jī)描述流水CPU基本看法中,正確表述的句子是___A___。流水CPU是一種特別經(jīng)濟(jì)而合用的時(shí)間并行技術(shù)流水CPU是以空間并行性為原理構(gòu)造的辦理器流水CPU必然是多媒體CPU流水CPU必然是RISC機(jī)器總線中地址線的功能是___C___。用于選擇儲(chǔ)藏器單元用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備用于指定儲(chǔ)藏器單元和I/O設(shè)備接口電路的選擇地址以上四項(xiàng)均不是PCI總線的基本傳輸體系是___C___。A.并行傳達(dá)B.串行傳達(dá)C.猝發(fā)式傳達(dá)D.DMA傳達(dá)依照傳達(dá)信息的種類不同樣,系統(tǒng)總線分為___B___。A.地址線和數(shù)據(jù)線B.地址線、數(shù)據(jù)線和控制線C.地址線、數(shù)據(jù)線和響應(yīng)線D.數(shù)據(jù)線和控制線CRT的分辨率為1024ⅹ1024像素,像素的顏色數(shù)為256,則刷新儲(chǔ)藏器的容量是___C___。A.256KBC.1MBD.8MB119.下面哪一種情況會(huì)產(chǎn)生中斷央求___A___A.一次I/O操作結(jié)束B.兩數(shù)相加C.產(chǎn)生儲(chǔ)藏周期“偷取”D.一條指令執(zhí)行結(jié)束在數(shù)據(jù)傳達(dá)過程中,數(shù)據(jù)由串行變并行或由并行變串行,其變換是經(jīng)過___A___。A.移位存放器B.數(shù)據(jù)存放器C.鎖存器D.指令存放器121.“與非”門中的某一個(gè)輸入值為“0”,那么它的輸出值___B___。為“0”B.為“1”C.取決于正邏輯還是負(fù)邏輯D.要取決于其他輸入端的值122.假設(shè)以下字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯(cuò)誤,采用奇校驗(yàn)的字符碼有___C___。(四個(gè)數(shù)為①②③④)A.①③B.①C.②④D.④123.以下表達(dá)式中正確的運(yùn)算結(jié)果為___D___。(10101)2×(2)10=(20202)2(10101)8×(8)10=(80808)8(101010)8-(70707)8=(11011)8(10101)8×(7)10=(70707)8124.在定點(diǎn)運(yùn)算器中,無論采用雙符號(hào)位還是單符號(hào)位,必定有___B___,它一般用異或門來實(shí)現(xiàn)。A.譯碼電路B.溢出判斷電路C.編碼電路D.移位電路125.某機(jī)字長32位,其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則最小負(fù)小數(shù)為___A___。A.-(1-2-31)B.-(1-2-32)C.-(1-2-30)D.-231126.運(yùn)算器的主要功能除了進(jìn)行算術(shù)運(yùn)算之外,還能夠進(jìn)行___B___。A.初等函數(shù)運(yùn)算B.邏輯運(yùn)算C.對(duì)錯(cuò)判斷D.浮點(diǎn)運(yùn)算127.和內(nèi)儲(chǔ)藏器對(duì)照,外儲(chǔ)藏器的特點(diǎn)是___B___。A.容量大,速度快,成本低B.容量大,速度慢,成本低C.容量小,速度快,成本高D.容量小,速度快,成本低128.某一SRAM芯片,其容量為1024×8位,包括電源端和接地端,該芯片引出線的最小數(shù)量應(yīng)為___D___。A.13B.15C.18D.20129.雙端口儲(chǔ)藏器在___B___情況下會(huì)發(fā)生讀/寫矛盾。A.左端口與右端口的地址碼不同樣B.左、右端口的地址碼同樣C.左、右端口的數(shù)據(jù)碼同樣D.左、右端口的數(shù)據(jù)碼不同樣130.二地址指令中,操作數(shù)的物理地址不會(huì)安排在___C___。A.兩個(gè)主存單元B.一個(gè)主存單元和一個(gè)存放器C.相聯(lián)儲(chǔ)藏器D.兩個(gè)存放器存放器直接尋址方式中,操作數(shù)處在___A___。A.存放器B.主存單元C.貨倉D.程序計(jì)數(shù)器位操作類指令的功能是___B___。A.對(duì)CPU內(nèi)部通用存放器或主存某一單元任一位進(jìn)行狀態(tài)檢測(cè)(0或1)B.對(duì)CPU內(nèi)部通用存放器或主存某一單元任一位進(jìn)行狀態(tài)檢測(cè)或強(qiáng)置C.對(duì)CPU內(nèi)部通用存放器或主存某一單元任一位進(jìn)行狀態(tài)強(qiáng)置進(jìn)行移位操作操作控制器的功能是___D___。從主存取出一條指令達(dá)成指令操作碼譯碼產(chǎn)生時(shí)序信號(hào)從主存取出指令,達(dá)成指令操作碼譯碼,并產(chǎn)生相關(guān)操作控制信號(hào),以講解執(zhí)行該指令CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫做___B___。A.機(jī)器周期B.指令周期C.時(shí)鐘周期D.總線周期異步控制常用于___C___中,作為其主要控制方式A.微型機(jī)中的CPU控制B.微程序控制器C.單總線構(gòu)造計(jì)算機(jī)中接見主存與外面設(shè)備D.硬布線控制的CPU從吞吐量來看,___A___最強(qiáng)。A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)描述PCI總線中基本看法表述不正確的選項(xiàng)是___B___。A.HOST總線不但連接主存,還能夠夠連接多個(gè)CPUB.以橋連接實(shí)現(xiàn)的PCI總線構(gòu)造不允好多總線并行工作C.PCI總線系統(tǒng)中有三種橋,它們都是PCI設(shè)備D.橋的作用可使全部的存取都按CPU的需要出線在總線上CRT的顏色數(shù)為256色,則刷新儲(chǔ)藏器每個(gè)單元的字長是___C___。A.256位B.16位C.8位D.7位屬于發(fā)生中斷央求的條件的是___B___。A.一次邏輯運(yùn)算結(jié)束B.一次DMA操作結(jié)束C.一次算術(shù)運(yùn)算結(jié)束D.一條指令執(zhí)行結(jié)束IEEE1394的高速特點(diǎn)適合于新式高速硬盤和多媒體數(shù)據(jù)傳達(dá)。它的數(shù)據(jù)傳輸率標(biāo)準(zhǔn)是___C___。A.50M位/SB.500M位/SC.400M位/SD.300M位/S141.郵局把信件進(jìn)行自動(dòng)分揀,使用的計(jì)算機(jī)技術(shù)是___D___。A.機(jī)器翻譯B.自然語言理解C.機(jī)器證明D.模式鑒識(shí)142.以下數(shù)中最大數(shù)為___B___。A.(101001)2B.(52)8C.(13)16D.(101001)BCD143.某機(jī)字長16位,定點(diǎn)表示,尾數(shù)15位,數(shù)符1位,則定點(diǎn)法原碼整數(shù)表示的最大正數(shù)為___A___(215-1)10B.-(215-1)10(1-2-15)10D.-(1-2-15)10144.算術(shù)/邏輯運(yùn)算單元74181ALU可達(dá)成___A___。16種算術(shù)運(yùn)算和16種邏輯運(yùn)算功能B.16種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能C.8種算術(shù)運(yùn)算和16種邏輯運(yùn)算功能D.8種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能145.某計(jì)算機(jī)字長16位,其儲(chǔ)藏容量為2MB,若按半字編址,它的尋址范圍是___C___。A.8MB.4MC.2MD.1M146.磁盤儲(chǔ)藏器的等待時(shí)間平常是指___A___。A.磁盤旋轉(zhuǎn)半周所需的時(shí)間B.磁盤轉(zhuǎn)2/3周所需時(shí)間C.磁盤轉(zhuǎn)1/3周所需時(shí)間D.磁盤轉(zhuǎn)一周所需時(shí)間147.以下相關(guān)儲(chǔ)藏器的描述中,不正確的選項(xiàng)是___A___。多體交織儲(chǔ)藏器主要解決擴(kuò)大容量問題接見儲(chǔ)藏器的央求是由CPU發(fā)出的cache與主存一致編址,即主存空間的某一部分屬于cachecache的功能全由硬件實(shí)現(xiàn)148.常用的虛假儲(chǔ)藏器系統(tǒng)由___B___兩級(jí)儲(chǔ)藏器組成,其中輔存是大量的磁表面儲(chǔ)藏器。A.快存—主存B.主存—輔存C.通用存放器—主存D.快存—輔存存放器間接尋址方式中,操作數(shù)處在___C___。A.通用存放器B.程序計(jì)數(shù)器C.主存單元D.貨倉邏輯右移指令執(zhí)行的操作是___A___。A.符號(hào)位填0,并按次右移1位,最低位移至進(jìn)位標(biāo)志位B.符號(hào)位不變,并按次右移1位,最低位移至進(jìn)位標(biāo)志位C.進(jìn)位標(biāo)志位移至符號(hào)位,按次右移1位,最低位移至進(jìn)位標(biāo)志位D.符號(hào)位填1,并按次右移1位,最低位移至進(jìn)位標(biāo)志位指令系統(tǒng)中采用不同樣尋址方式的目的主若是___C___。實(shí)現(xiàn)儲(chǔ)藏器程序和程序控制能夠直接接見外存縮短指令長度,擴(kuò)大尋址空間,提高編程靈便性供應(yīng)擴(kuò)展操作碼的可能并降低指令譯碼難度152.CPU包括___D___。A.運(yùn)算器B.控制器C.運(yùn)算器、控制器和主儲(chǔ)藏器D.運(yùn)算器、控制器和cache假設(shè)微操作控制信號(hào)用Cn來表示,指令操作碼譯碼器輸出用Im表示,節(jié)拍電位信號(hào)用Mk表示,節(jié)拍脈沖信號(hào)用Ti表示,狀態(tài)反響信息用Bj表示,則硬布線控制器的基根源理可表示為___D___。A.Cn=f(Im,Ti)B.Cn=f(Im,Bj)C.Cn=f(Mk,Ti,Bj)D.Cn=f(Im,Mk,Ti,Bj)由于CPU內(nèi)部的操作速度較快,而CPU接見一次主存所花的時(shí)間較長,因此機(jī)器周期平常用___B___來規(guī)定。主存中讀取一個(gè)數(shù)據(jù)字的最長時(shí)間主存中讀取一個(gè)指令字的最短時(shí)間主存中讀取一個(gè)數(shù)據(jù)字的平均時(shí)間主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間多總線構(gòu)造的計(jì)算機(jī)系統(tǒng),采用___A___方法,對(duì)提高系統(tǒng)的吞吐率最有效。A.多端口儲(chǔ)藏器B.提高主存的速度cacheD.交織編址多模塊儲(chǔ)藏器156.計(jì)算機(jī)使用總線構(gòu)造的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)___C___。A.減少信息傳輸量B.提高信息傳輸速度C.減少了信息傳輸線的條數(shù)D.減少了儲(chǔ)藏器占用時(shí)間描述PCI總線中基本看法表述不正確的選項(xiàng)是___B___。PCI設(shè)備不用然是主設(shè)備PCI總線是一個(gè)與辦理器相關(guān)的高速外面總線PCI總線的基本傳輸體系是猝發(fā)式傳達(dá)系統(tǒng)中贊同有多條PCI總線帶有辦理器的設(shè)備一般稱為___A___設(shè)備。A.智能化B.交互式C.運(yùn)程通信D.過程控制中斷向量地址是___C___。A.子程序入口地址B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器D.中斷返回地址并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊適配器能夠連接___B___臺(tái)擁有SCSI接口的設(shè)備。~161.2000年我國研制的神威號(hào)計(jì)算機(jī)的浮點(diǎn)運(yùn)算速度達(dá)到每秒___C___億次。A.10000B.4080C.3840D.2840162.當(dāng)前大多數(shù)集成電路生產(chǎn)中,所采用的基本資料為___B___。A.非晶硅B.單晶硅C.多晶硅D.硫化鎘163.某機(jī)字長32位,其中數(shù)符1位,則定點(diǎn)整數(shù)表示的最小負(fù)數(shù)值為___A___。A.-(231-1)B.-(232-1)C.-231D.-232164.在機(jī)器數(shù)______中,零的表示形式是唯一的。A.原碼和補(bǔ)碼B.反碼C.移碼D.補(bǔ)碼165.多路開關(guān)是一種用來從n個(gè)數(shù)據(jù)源中選擇___CD___數(shù)據(jù)送到一公共目的地的器件,其功能實(shí)現(xiàn)還可用___B___來代替。A.一個(gè)以上,與非門B.一個(gè),三態(tài)緩沖器C.n個(gè),三態(tài)緩沖器D.n個(gè)以上,或非門166.浮點(diǎn)運(yùn)算器的描述中,正確的句子是___B___。階碼部件可實(shí)現(xiàn)加、減、乘、除四種運(yùn)算階碼部件只進(jìn)行階碼相加、相減和比較操作階碼部件只進(jìn)行階碼相加、相減操作尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算167.模4交織儲(chǔ)藏器有4個(gè)儲(chǔ)藏模塊,它們有各自的___C___。地址存放器地址存放器和指令存放器地址存放器和數(shù)據(jù)緩沖存放器地址存放器、數(shù)據(jù)緩沖存放器和指令存放器168.某機(jī)字長64位,儲(chǔ)藏器容量是32MB。若按半字編址,那么它的尋址范圍是___D___。A.64MB.32MC.16MD.8M169.雙端口儲(chǔ)藏器之因此能高速進(jìn)行讀/寫,是由于采用___C___。A.新式器件B.流水技術(shù)C.兩套相互獨(dú)立的讀寫電路D.高速芯片170.存放器直接尋址方式中,存放器中所存的是___A___。操作數(shù)存放操作數(shù)的主存單元的地址存放操作數(shù)的存放器的編號(hào)存放操作數(shù)的主存單元地址的地址171.指令的尋址方式采用跳躍尋址方式時(shí),可實(shí)現(xiàn)___D___。A.貨倉尋址B.程序的條件轉(zhuǎn)移C.程序的無條件轉(zhuǎn)移D.程序的條件轉(zhuǎn)移或無條件轉(zhuǎn)移172.下面描述RISC指令系統(tǒng)中基本看法不正確的句子是___C___。采用使用頻率高的一些簡單指令,指令條數(shù)少指令長度固定指令格式種類多,尋址方式種類多只有取數(shù)/存數(shù)指令接見儲(chǔ)藏器173.同步控制是___A___。A.由一致時(shí)序信號(hào)控制的方式B.全部指令執(zhí)行時(shí)間都同樣的方式C.只合用于CPU控制的方式D.只合用于外面設(shè)備控制的方式174.PentiumCPU是___D___。A.16位微辦理器B.準(zhǔn)16位微辦理器C.32位微辦理器D.64位微辦理器175.在CPU中,暫存指令的存放器是___D___。A.數(shù)據(jù)存放器B.程序計(jì)數(shù)器C.狀態(tài)條件存放器D.指令存放器176.描述PCI總線基本看法中正確的句子是___A___。PCI總線的基本傳輸體系是猝發(fā)式傳達(dá)PCI總線是一個(gè)與辦理器相關(guān)的高速外面總線PCI設(shè)備必然是主設(shè)備E.系統(tǒng)中贊同只有一條PCI總線177.CPU的控制總線供應(yīng)___D___。A.數(shù)據(jù)信號(hào)流B.全部儲(chǔ)藏器和I/O設(shè)備的時(shí)序信號(hào)及控制信號(hào)C.來自I/O設(shè)備和儲(chǔ)藏器的響應(yīng)信號(hào)D.B和C兩項(xiàng)178.軟磁盤、硬磁盤、磁帶機(jī)、光盤屬于___B___設(shè)備。A.遠(yuǎn)程通信B.外儲(chǔ)藏器C.內(nèi)儲(chǔ)藏器D.人機(jī)界面的I/O179.在中斷發(fā)生時(shí),由硬件保護(hù)并更新程序計(jì)數(shù)器PC,而不由軟件達(dá)成,主若是為___A___。A.能進(jìn)入中斷辦理程序并能正確返回原程序B.節(jié)約內(nèi)存C.使中斷辦理程序易于編制,不易出錯(cuò)D.提高辦理機(jī)速度180.字符的編碼,當(dāng)前寬泛

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論