




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
數(shù)字電路實驗一基本門電路邏輯功能測試第1頁,共20頁,2023年,2月20日,星期五實驗一
基本門電路邏輯功能測試
實驗二中規(guī)模組合邏輯電路應用(一)實驗三中規(guī)模組合邏輯電路應用(二)實驗四利用EDA軟件進行組合邏輯電路的設計實驗五觸發(fā)器設計及應用
實驗六計數(shù)器的設計及應用
實驗七555定時器的應用
實驗八實驗考試實驗內(nèi)容數(shù)字電子技術(shù)實驗第2頁,共20頁,2023年,2月20日,星期五實驗一
基本門電路邏輯功能測試一、實驗目的1、熟悉基本門電路的邏輯功能及測試方法2、掌握用SSI設計組合邏輯電路的方法3、用實驗驗證所涉及電路的邏輯功能二、實驗儀器及器材1、數(shù)字邏輯實驗臺2、集成塊74LS00、74LS32、74LS86各一片3、導線若干第3頁,共20頁,2023年,2月20日,星期五
74系列門電路芯片外形如圖1-1所示,管腳編號方法:管腳向下半月形缺口向左,從下排自左向右順序編號,上排自右向左順序編號。圖1-174系列芯片的管腳編號方法圖
1.74系列芯片的管腳讀法三、實驗原理實驗一
基本門電路邏輯功能測試第4頁,共20頁,2023年,2月20日,星期五按集成度分:小規(guī)模(SSI):每片1—10個器件,中規(guī)模(MSI):每片10—100個器件大規(guī)模(LSI):每片數(shù)千個器件超大規(guī)模(VLSI):每片>>10000器件按電路結(jié)構(gòu)和工作原理分:組合邏輯電路:無記憶,輸出與以前狀態(tài)無關時序邏輯電路:有記憶,輸出與以前狀態(tài)有關實驗原理2.邏輯電路的分類:第5頁,共20頁,2023年,2月20日,星期五3.組合邏輯電路的設計實驗原理組合電路:輸出僅由輸入決定,與電路當前狀態(tài)無關;電路結(jié)構(gòu)中無反饋環(huán)路(無記憶)組合電路的描述方法主要有邏輯表達式、真值表、卡諾圖和邏輯圖等。
輸入到輸出之間沒有反饋回路。電路不含記憶單元。組合電路特點:第6頁,共20頁,2023年,2月20日,星期五實驗原理第7頁,共20頁,2023年,2月20日,星期五
1.分析2.真值表3.化簡4.邏輯圖設計要求:在滿足邏輯功能和技術(shù)要求的基礎上,力求使電路簡單、經(jīng)濟、可靠。設計中所說的“最簡”是指電路所用的器件數(shù)最少,器件的種類最少,而器件之間的連線也最少。實驗原理組合邏輯電路的設計第8頁,共20頁,2023年,2月20日,星期五
邏輯變量:取值僅有邏輯“0”和邏輯“1”
邏輯代數(shù):按一定邏輯關系進行代數(shù)運算(與、或、非、與非、異或……)實驗原理4.邏輯變量和邏輯代數(shù)的含義第9頁,共20頁,2023年,2月20日,星期五74LS00實驗原理第10頁,共20頁,2023年,2月20日,星期五四、實驗內(nèi)容及步驟1.二輸入與非門74LS00的邏輯功能測試(結(jié)果填入表1.1)實驗一
基本門電路邏輯功能測試第11頁,共20頁,2023年,2月20日,星期五實驗內(nèi)容及步驟2.二輸入或門74LS32的邏輯功能測試(結(jié)果填入表1.1)第12頁,共20頁,2023年,2月20日,星期五實驗內(nèi)容及步驟3.二輸入異或門74LS86的邏輯功能測試(結(jié)果填入表1.1)第13頁,共20頁,2023年,2月20日,星期五表1.1門電路邏輯功能表
實驗內(nèi)容及步驟異或第14頁,共20頁,2023年,2月20日,星期五解:①邏輯抽象輸入變量:主裁判為A,副裁判為B、C。判明成功為1,失敗為0;輸出變量:舉重成功與否用變量Y表示,成功為1,失敗為0;邏輯真值表4.用與非門設計一個舉重裁判表決電路。設舉重比賽有3個裁判,一個主裁判和兩個副裁判。只有當兩個或兩個以上裁判判明成功,并且其中有一個為主裁判時,表明舉重成功。實驗內(nèi)容及步驟第15頁,共20頁,2023年,2月20日,星期五②卡諾圖化簡
ABC0100011110Y111③邏輯電路圖實驗內(nèi)容及步驟第16頁,共20頁,2023年,2月20日,星期五
用74LS00與非門電路組成的半加器電路如圖3-1所示。5.測試由門電路組成的半加器的邏輯功能實驗內(nèi)容及步驟
能實現(xiàn)兩個一位二進制數(shù)的算術(shù)加法及向高位進位,而不考慮低位進位的邏輯電路
1.由邏輯圖寫出邏輯表達式。2.列出真值表,并化簡。3.按圖3-1連接電路,驗證邏輯關系。將實驗結(jié)果填如表3-1中。第17頁,共20頁,2023年,2月20日,星期五其中:A---加數(shù);B---被加數(shù);
S---本位和;C---進位。實驗內(nèi)容及步驟第18頁,共20頁,2023年,2月20日,星期五實驗一
基本門電路的邏輯功能測試6.設計用兩只開關同時控制一盞燈的邏輯電路ABY000011101111第19頁,共20頁,2023年,2月20日,星期五五、注意事項1、注意電源
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 長期協(xié)議合同范本
- 設計補償合同范本
- 科技引領未來現(xiàn)代工業(yè)編碼器高效維護的未來趨勢分析
- 科技企業(yè)網(wǎng)絡營銷的挑戰(zhàn)與應對策略
- 現(xiàn)代家用紡織品設計的智能化趨勢
- 科技產(chǎn)業(yè)如何應對全球化帶來的挑戰(zhàn)
- 電商行業(yè)中的消費者信任建設
- 2025至2030年中國蒸氣減壓閥數(shù)據(jù)監(jiān)測研究報告
- 科技園區(qū)內(nèi)電梯系統(tǒng)的預防性維護措施
- 運輸黃金合同范本
- 餐飲服務食品安全監(jiān)督量化分級動態(tài)等級評定檢查表
- 北師大版語文選修《蕭蕭》ppt課件1
- 大學生職業(yè)素養(yǎng)課件-5第五單元學會有效溝通-PPT課件
- 《談骨氣》課文閱讀(共2頁)
- 病原生物與免疫學(中職)緒論PPT課件
- 新起點小學英語一年級上冊單詞卡片(共23頁)
- 蝴蝶蘭PPT課件
- 譯林版五下英語1-3單元電子稿
- 賓館做房記錄表
- 工業(yè)管道檢查報告
- 節(jié)后復工安全溫馨提示
評論
0/150
提交評論