基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用_第1頁
基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用_第2頁
基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用_第3頁
基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用_第4頁
基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯基于FPGA的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)-設(shè)計(jì)應(yīng)用摘要:為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助AlteraCycloneIIIFPGA的LVDSI/O通道產(chǎn)生LVDS信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B編解碼、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計(jì)算模塊均在FPGA內(nèi)利用VHDL語言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù)雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。

0、引言

在地質(zhì)勘探、工業(yè)環(huán)境監(jiān)測(cè)、大型科學(xué)實(shí)驗(yàn)等領(lǐng)域中需要將實(shí)時(shí)采集到的大量數(shù)據(jù)以較高的速率傳輸距離較遠(yuǎn),復(fù)雜而龐大的數(shù)據(jù)傳輸任務(wù)給傳輸系統(tǒng)的設(shè)計(jì)帶來極大的挑戰(zhàn)。目前常見的遠(yuǎn)距離高速傳輸方案多采用較為復(fù)雜的光纖通道等方案,系統(tǒng)的成本、設(shè)計(jì)難度、體積和功耗都相對(duì)較大,限制了其應(yīng)用場(chǎng)合。

LVDS(LowVoltageDifferentialSignaling)是一種小振幅差分信號(hào)技術(shù),它允許單個(gè)信道傳輸速率達(dá)到每秒數(shù)百兆比特,其特有的低振幅及恒流源模式驅(qū)動(dòng)只產(chǎn)生極低的噪聲,消耗非常小的功率。LVDS是目前常見的高速數(shù)據(jù)傳輸方案,但其多用于芯片間、背板間或設(shè)備間進(jìn)行近距離的數(shù)據(jù)傳輸。

本文中提出的高速數(shù)據(jù)遠(yuǎn)距離傳輸系統(tǒng)方案以Altera公司CycloneIII系列低成本FPGA芯片EP3C5E144C8的為,以LVDS信號(hào)為基礎(chǔ),通過增加信道編碼、數(shù)據(jù)時(shí)鐘恢復(fù)、預(yù)加重和均衡等技術(shù),保證了數(shù)據(jù)傳輸?shù)姆€(wěn)定性和同步性。保證采用UTP-5雙絞線為傳輸介質(zhì)時(shí)傳輸速率不低于400Mbps,傳輸距離為50米時(shí)上的,實(shí)現(xiàn)低成本的遠(yuǎn)距離高速數(shù)據(jù)傳輸。

1、方案總體設(shè)計(jì)

LVDS信號(hào)一種低振幅高速差分信號(hào),由于其電氣特性決定了其傳輸距離有限。為了滿足系統(tǒng)使用UTP-5雙絞線實(shí)現(xiàn)距離50m的數(shù)據(jù)傳輸要求,需要通過增加預(yù)加重和均衡技術(shù)來恢復(fù)線路上傳輸?shù)男盘?hào)波形。由于傳輸距離較遠(yuǎn)且傳輸速率較高,無法直接采用傳送位時(shí)鐘信號(hào)和幀同步脈沖來保證系統(tǒng)同步。本系統(tǒng)采取接收端從接收數(shù)據(jù)中恢復(fù)時(shí)鐘信號(hào)的方法簡化系統(tǒng)設(shè)計(jì)方案。

系統(tǒng)整體設(shè)計(jì)框圖如圖1所示,整個(gè)系統(tǒng)的模塊包括了8B/10B編碼、CDR(時(shí)鐘恢復(fù))、并-串/串-并轉(zhuǎn)換模塊、LVDS接口電路、電纜驅(qū)動(dòng)器(CableDriver)和電纜均衡器(CableEqualizer)等。數(shù)據(jù)在發(fā)送端的FPGA內(nèi)經(jīng)過8B/10B編碼,并-串轉(zhuǎn)換經(jīng)LVDS模式的I/O端口轉(zhuǎn)化為LVDS信號(hào),然后經(jīng)過線路驅(qū)動(dòng)器芯片CLC001預(yù)加重后,通過UTP-5雙絞線傳出數(shù)據(jù)。接收端收到的信號(hào)經(jīng)過均衡器芯片LMH0074SQ均衡后進(jìn)入FPGA,在接收端FPGA內(nèi),數(shù)據(jù)先經(jīng)過CDR模塊提取時(shí)鐘信號(hào),然后字對(duì)齊后經(jīng)過串-并轉(zhuǎn)換產(chǎn)生并行數(shù)據(jù)流,經(jīng)過8B/10B解碼模塊得到傳輸數(shù)據(jù)。

整個(gè)系統(tǒng)除電纜驅(qū)動(dòng)器和電纜均衡器采用專用芯片外其它功能均在FPGA內(nèi)部實(shí)現(xiàn),從而極大的減小了系統(tǒng)的復(fù)雜度和PCB板的面積。

圖1系統(tǒng)整體框圖

2.FPGA關(guān)鍵模塊設(shè)計(jì)

FPGA作為系統(tǒng)的芯片,根據(jù)系統(tǒng)整體方案的設(shè)計(jì)思路,F(xiàn)PGA中含有的模塊主要有信道編解碼模塊、數(shù)據(jù)時(shí)鐘恢復(fù)模塊、串/并轉(zhuǎn)換模塊。

2.1信道編解碼模塊

在高速數(shù)據(jù)傳輸過程中,為了使數(shù)據(jù)時(shí)鐘恢復(fù)模塊中的數(shù)字鎖相環(huán)能夠得到足夠充足的跳變沿信息,需要采用信道編解碼技術(shù)消除或減少數(shù)字電信號(hào)中的直流和低頻分量。8B/10B編碼是其中常用的一種編碼方式。

8B/10B編碼被廣泛應(yīng)用于多種高速串行通信協(xié)議中。它將8bits的基帶信號(hào)映射成10bits的數(shù)據(jù)進(jìn)行發(fā)送,防止在基帶數(shù)據(jù)中過多的0碼流或1碼流。通過8B/10B編碼可以提高數(shù)據(jù)在鏈路上的傳輸?shù)男阅?;使接收器可以正確地恢復(fù)時(shí)鐘;提高碼流中一個(gè)或者多個(gè)比特錯(cuò)誤的檢測(cè)能力;定義特定的碼元使接收器能夠正確地對(duì)齊碼元。在本系統(tǒng)中分別在兩塊FPGA中實(shí)現(xiàn)了8B/10B編碼模塊和8B/10B解碼模塊。

8B/10B編碼模塊如圖2所示,該模塊在邏輯上又分成3B/4B編碼模塊、5B/6B編碼模塊、RD控制模塊等3部分。編碼器首先將接收到的8B數(shù)據(jù)分成3bit和5bit兩部分,然后分別編碼成4bit和6bit,編碼完成的4bit和6bit再按順序組合成10B碼。整個(gè)系統(tǒng)首先將3bit編碼成4bit,RD控制器讀出4bit數(shù)據(jù)的RD值,然后反饋控制5B/6B編碼模塊選擇合適的編碼。終RD控制器判斷10B數(shù)據(jù)的RD值,若滿足要求則輸出,否則將報(bào)錯(cuò)。

圖28B/10B編碼模塊邏輯框圖

解碼模塊如圖3所示,可分為6B/5B解碼模塊、4B/3B解碼模塊和誤碼檢測(cè)模塊。解碼模塊相對(duì)編碼模塊而言邏輯過程要簡單的多,該模塊首先將10bit信號(hào)分割成4bit和6bit兩部分(高低位必須和編碼端對(duì)應(yīng)),然后4bit和6bit數(shù)據(jù)根據(jù)編碼列表分別解碼成3bit和5bit,在解碼過程中判斷是否有誤碼產(chǎn)生有則報(bào)錯(cuò),無則并行輸出。

圖38B/10B解碼模塊邏輯框圖

2.2.數(shù)據(jù)時(shí)鐘恢復(fù)模塊

在單向數(shù)據(jù)傳輸中,串行通信通常需要同時(shí)提供數(shù)據(jù)、位時(shí)鐘、幀同步脈沖三路信號(hào)。在本系統(tǒng)說要求的高速率、長距離的數(shù)據(jù)傳輸要求下,這種三線連接方式不但浪費(fèi)導(dǎo)線,而且往往受環(huán)境的影響很難實(shí)現(xiàn)三路信號(hào)間的同步。在本系統(tǒng)中由于輸入信號(hào)頻率已知,因此可以在FPGA芯片內(nèi)部產(chǎn)生與之同頻的時(shí)鐘信號(hào)。通過數(shù)字鎖相環(huán)電路鎖定輸入信號(hào)的相位,并使用此時(shí)鐘信號(hào)對(duì)輸入數(shù)據(jù)進(jìn)行采樣,從而完成信號(hào)的接收。因而,利用數(shù)據(jù)時(shí)鐘恢復(fù)模塊可以從串行位流數(shù)據(jù)中恢復(fù)出接收位同步時(shí)鐘、幀同步脈沖和接收的數(shù)據(jù)。

數(shù)字鎖相環(huán)(DPLL)是一種相位反饋控制系統(tǒng)。它根據(jù)輸入信號(hào)與本地估算時(shí)鐘之間的相位誤差對(duì)本地估算時(shí)鐘的相位進(jìn)行連續(xù)不斷的反饋調(diào)節(jié),從而達(dá)到使本地估算時(shí)鐘相位跟蹤輸入信號(hào)相位的目的。DPLL通常有三個(gè)組成模塊:數(shù)字鑒相器(DPD)、數(shù)字環(huán)路濾波器(DLF)、數(shù)控振蕩器(DCO)。根據(jù)各個(gè)模塊組態(tài)的不同,DPLL可以被劃分出許多不同的類型。根據(jù)設(shè)計(jì)的要求,本文采用超前滯后型數(shù)字鎖相環(huán)(LL-DPLL)作為解決方案,圖5是其實(shí)現(xiàn)結(jié)構(gòu)。在LL-DPLL中,DPD采用微分型超前-滯后數(shù)字鑒相器,DLF用雙向計(jì)數(shù)邏輯和比較邏輯實(shí)現(xiàn),DCO采用加扣脈沖式數(shù)控振蕩器。這樣設(shè)計(jì)出來的DPLL具有結(jié)構(gòu)簡潔明快,參數(shù)調(diào)節(jié)方便,工作穩(wěn)定可靠的優(yōu)點(diǎn),其結(jié)構(gòu)框圖如圖4所示。

圖4超前滯后型數(shù)字鎖相環(huán)

環(huán)路的工作原理如下:超前滯后型數(shù)字鑒相器LL-DPD比較輸入位流數(shù)據(jù)DataIn與本地估算時(shí)鐘ClkEst的相位,給出相位誤差信號(hào)Sign和AbsVal。DLF對(duì)相位誤差信號(hào)進(jìn)行平滑濾波,并生成控制DCO動(dòng)作的控制信號(hào)Deduct和Insert。DCO根據(jù)控制信號(hào)給出的指令,調(diào)節(jié)內(nèi)部高速振蕩器的震蕩頻率,使其輸出時(shí)鐘ClkEst(同時(shí)反饋給LL-DPD)的相位跟蹤輸入數(shù)據(jù)DataIn的相位。

3.板級(jí)電路設(shè)計(jì)

本系統(tǒng)芯片采用Altera公司的CycloneIII系列FPGA中的EP3C5E144C8,Altera公司的CycloneIIIFPGA系列組合了高性能,低功耗和低成本,邏輯單元(LE)從5K到200K,存儲(chǔ)器從0.5Mb到8Mb,靜態(tài)功耗小于1/4瓦.

由于設(shè)計(jì)要求達(dá)到高速率、50米的傳輸距離,傳統(tǒng)的LVDS接口雖然可以達(dá)到較高的傳輸速率卻不能支持長距離傳輸。所以本系統(tǒng)采用高速串行數(shù)字接口(SDI)自適應(yīng)電纜均衡器及電纜驅(qū)動(dòng)器芯片來實(shí)現(xiàn)數(shù)據(jù)高速率、長距離的傳輸。

預(yù)加重是在信號(hào)發(fā)送前對(duì)其進(jìn)行預(yù)扭曲,以使接收器上的信號(hào)質(zhì)量如同原始發(fā)送的質(zhì)量。當(dāng)信號(hào)在直流電平上保持超過一個(gè)比特的時(shí)間時(shí),預(yù)加重就會(huì)抬高高頻分量而降低低頻分量。本文選用CLC001電纜驅(qū)動(dòng)芯片,CLC001采用3.3V供電,輸出幅度可調(diào),理論數(shù)據(jù)速率可達(dá)622Mbps。

接收均衡通過對(duì)輸入數(shù)據(jù)運(yùn)用相對(duì)頻率特征來補(bǔ)償信號(hào)的損耗特征。本文選用LMH0074SQ接收均衡芯片,LM0074SQ是標(biāo)準(zhǔn)清晰度SDI電纜均衡器,可在540Mbps的速度范圍內(nèi)操作,輸出抖動(dòng)典型值為0.2UI。

FPGA外部電路如圖5所示,在發(fā)送端,F(xiàn)PGA產(chǎn)生的LVDS信號(hào)經(jīng)CLC001預(yù)加重后通過UTP-5雙絞線傳輸;在接收端,信號(hào)先經(jīng)過LMH0074SQ均衡后隔直輸出。由于LVDS接口電平標(biāo)準(zhǔn)要求輸入電壓直流偏置為1.2V,因此需要通過偏置電路在引入1.2V的直流偏置后再傳給FPGA。

圖5FPGA外圍電路

4.數(shù)據(jù)測(cè)試及系統(tǒng)性能分析

4.1系統(tǒng)測(cè)試方案

測(cè)試方案主要對(duì)系統(tǒng)的靜態(tài)功耗、動(dòng)態(tài)功耗以及在50米傳輸距離時(shí)的數(shù)據(jù)傳輸速率及相應(yīng)的誤碼率進(jìn)行測(cè)試。測(cè)試方案連接框圖如圖6所示。測(cè)試所用數(shù)據(jù)存在發(fā)送端例化的ROM中,接收端FPGA中例化有FIFO和ROM,F(xiàn)IFO用來存儲(chǔ)接收的數(shù)據(jù),ROM中則存儲(chǔ)有和發(fā)送端ROM中相同的數(shù)據(jù),用來計(jì)算誤碼率。同時(shí),在接收端FPGA中有接收數(shù)據(jù)計(jì)數(shù)器和錯(cuò)誤比特計(jì)數(shù)器模塊,通過設(shè)置SignalTapII的觸發(fā)信號(hào)和想觀察的信號(hào),就可以在SignalTapIILogicAnalyzer的窗口中實(shí)時(shí)的看到這些信號(hào)。

圖6系統(tǒng)測(cè)試方案

4.2功耗測(cè)試

本系統(tǒng)通過直流穩(wěn)壓電源供電,方便計(jì)算整個(gè)系統(tǒng)的功耗。經(jīng)測(cè)試發(fā)現(xiàn),在不同的傳輸速率時(shí)系統(tǒng)的功耗差別不大,動(dòng)態(tài)功耗典型值為數(shù)據(jù)傳輸速率100Mbps時(shí),系統(tǒng)消耗電流0.24A,供電電壓3.3V,系統(tǒng)功耗為792mW。靜態(tài)功耗測(cè)量時(shí),不發(fā)送數(shù)據(jù),但保持50米雙絞線接入,電流為0.20A,供電電壓為3.3V,靜態(tài)功耗為660mW。

4.3誤碼率測(cè)試

在發(fā)送端的FPGA中采用ROM來存儲(chǔ)數(shù)據(jù),通過狀態(tài)機(jī)transmitter_fsm_3b來控制數(shù)據(jù)的發(fā)送,狀態(tài)轉(zhuǎn)移圖如圖7上圖所示。接收端則采用FIFO來存儲(chǔ)數(shù)據(jù),同時(shí)接收端ROM中存有和發(fā)送端相同的數(shù)據(jù),以實(shí)現(xiàn)接受數(shù)據(jù)與原始數(shù)據(jù)的對(duì)比,計(jì)算誤碼率,接收端通過狀態(tài)機(jī)receiver_fsm_3b來控制數(shù)據(jù)的接收以及誤碼率的計(jì)算,狀態(tài)轉(zhuǎn)移圖如圖7下圖所示。由于EP3C15F144C8的RAM大小總共只有512kbits,再加上signaltap的開銷,所以例化的ROM和FIFO比較小,ROM大小為8Kbyte,內(nèi)部存儲(chǔ)數(shù)據(jù)由00H~FFH一直重復(fù),把ROM數(shù)據(jù)的發(fā)送當(dāng)成一個(gè)幀。每發(fā)送ROM數(shù)據(jù)即比較FIFO中與原始ROM中的數(shù)據(jù)。重復(fù)發(fā)送20000次,總bit數(shù)等于20000次*(8192*8)bit=1469120000bit。因?yàn)榻邮斩说臄?shù)據(jù)時(shí)鐘恢復(fù)和字對(duì)齊需要一定的時(shí)間,因而實(shí)際成功重復(fù)次數(shù)不到20000次,可通過專門的計(jì)數(shù)器來確定實(shí)際重復(fù)次數(shù)。

圖7狀態(tài)機(jī)狀態(tài)轉(zhuǎn)移圖

在接收端通過SignalTapIILogicAnalyzer實(shí)時(shí)查看接收數(shù)據(jù)rx_data、錯(cuò)誤比特?cái)?shù)error_accumulator和成功重復(fù)次數(shù)packet_counter,圖8為SignalTapIILogicAnalyzer接收數(shù)據(jù)的窗口顯示。誤碼率可通過式1求得:

誤碼率=錯(cuò)誤比特?cái)?shù)/(成功重復(fù)次數(shù)×8192×8)(1)

圖8SignalTapIILogicAnalyzer數(shù)據(jù)接收窗口顯示

傳輸速率及相應(yīng)誤碼率如表1所示,在傳輸數(shù)據(jù)為400Mbps,傳輸距離為50米是誤碼率仍為0。由于選用的均衡器LM0074SQ的極限速率為540Mbps,因而在數(shù)據(jù)速率為500Mbps時(shí)誤碼率急劇增大。

表1傳輸速率及相應(yīng)誤碼率

5.總結(jié)

本系統(tǒng)高速數(shù)據(jù)遠(yuǎn)距離傳輸方案以Altera公司的CycloneIII系列EP3C5E144C8為,使用LVDS信號(hào)傳輸數(shù)據(jù),通過信道編碼、數(shù)據(jù)時(shí)鐘恢復(fù)、預(yù)加重和均衡等技術(shù)的使用,保證了數(shù)據(jù)傳輸?shù)姆€(wěn)定性和同步性,在傳輸速率為400Mbps,傳輸距離為50米時(shí),誤碼率為0??梢詮V泛的應(yīng)用于各種高速遠(yuǎn)距離數(shù)據(jù)傳輸?shù)膱?chǎng)合。

Altera公司新推出的CycloneIVGXFPGA中含有8個(gè)收發(fā)器,具有時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)功能,并有在片內(nèi)集成可編程預(yù)加重設(shè)置和可調(diào)差分輸出電壓(VOD)提高了信號(hào)完整性。本文的后續(xù)工作將在CycloneIVGX上實(shí)現(xiàn)本系統(tǒng)的所有功能,以進(jìn)一步提高數(shù)據(jù)傳輸速率、傳輸距離、誤碼率等指標(biāo)。

參考文獻(xiàn):

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論