第組合邏輯電路演示文稿_第1頁(yè)
第組合邏輯電路演示文稿_第2頁(yè)
第組合邏輯電路演示文稿_第3頁(yè)
第組合邏輯電路演示文稿_第4頁(yè)
第組合邏輯電路演示文稿_第5頁(yè)
已閱讀5頁(yè),還剩87頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第組合邏輯電路演示文稿目前一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)優(yōu)選第組合邏輯電路目前二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)內(nèi)容提要1.組合邏輯電路的分析與設(shè)計(jì)2.常用的組合邏輯電路加法器與數(shù)值比較器編碼器譯碼器數(shù)據(jù)選擇器與數(shù)據(jù)分配器3.組合邏輯電路的競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象目前三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)5.4組合邏輯電路的分析與設(shè)計(jì)5.4.1組合邏輯電路的特點(diǎn)電路任一時(shí)刻的輸出狀態(tài)僅取決于該時(shí)刻的輸入狀態(tài),而與該時(shí)刻前的電路輸入狀態(tài)無關(guān)。

組合電路就是由門電路組合而成,電路中沒有記憶單元,門電路是組合邏輯電路中的基本元件。每一個(gè)輸出變量是全部或部分輸入變量的函數(shù):Y1=f1(A1、A2、…、An)Y2=f2(A1、A2、…、An)

……Ym=fm(A1、A2、…、An)

組合邏輯電路A1Y1A2AnY2Ym......組合邏輯電路框圖目前四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)5.4.2組合邏輯電路分析主要任務(wù):確定給出的邏輯圖實(shí)現(xiàn)的邏輯功能。寫出電路的輸出邏輯表達(dá)式,并用真值表直觀地表示電路的邏輯功能。分析的一般過程:(1)用邏輯變量標(biāo)記各級(jí)門的輸出;(2)逐級(jí)寫出輸出邏輯表達(dá)式;(3)化簡(jiǎn)表達(dá)式為最簡(jiǎn)形式(4)列出真值表,并說明電路的邏輯功能。目前五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之一邏輯圖邏輯表達(dá)式

1

1最簡(jiǎn)與或表達(dá)式化簡(jiǎn)

2

2從輸入到輸出逐級(jí)寫出目前六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)最簡(jiǎn)與或表達(dá)式

3真值表

3

4電路的邏輯功能當(dāng)輸入A、B、C中有2個(gè)或3個(gè)為1時(shí),輸出F為1,否則輸出F為0。所以這個(gè)電路實(shí)際上是一種3人表決用的組合電路:只要有2票或3票同意,表決就通過。

4目前七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯圖邏輯表達(dá)式最簡(jiǎn)與或表達(dá)式案例之二目前八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)真值表用與非門實(shí)現(xiàn)電路的輸出F只與輸入A、B有關(guān),而與輸入C無關(guān)。F和A、B的邏輯關(guān)系為:A、B中只要一個(gè)為0,F(xiàn)=1;A、B全為1時(shí),F(xiàn)=0。所以F和A、B的邏輯關(guān)系為與非運(yùn)算的關(guān)系。電路的邏輯功能目前九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯圖邏輯表達(dá)式最簡(jiǎn)與或表達(dá)式案例之三目前十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)真值表電路的邏輯功能由真值表可知,當(dāng)3個(gè)輸入變量A、B、C取值一致時(shí),輸出F=1,否則輸出F=0

。所以這個(gè)電路可以判斷3個(gè)輸入變量的取值是否一致,故稱為判一致電路。目前十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯圖邏輯表達(dá)式最簡(jiǎn)與或表達(dá)式練一練目前十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)真值表電路的邏輯功能由真值表可知,當(dāng)3個(gè)輸入變量A、B、C表示的二進(jìn)制數(shù)小于或等于2時(shí),F(xiàn)1=1;當(dāng)這個(gè)二進(jìn)制數(shù)在4和6之間時(shí),F(xiàn)2=1;而當(dāng)這個(gè)二進(jìn)制數(shù)等于3或等于7時(shí)F1和F2都為1。因此,這個(gè)邏輯電路可以用來判別輸入的3位二進(jìn)制數(shù)數(shù)值的范圍。目前十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)組合邏輯電路分析步驟小結(jié)

組合邏輯電路的分析組合邏輯電路邏輯表達(dá)式最簡(jiǎn)表達(dá)式真值表邏輯功能給定邏輯電路確定邏輯功能實(shí)踐應(yīng)用總結(jié)目前十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)思考:反其道而行之……目前十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)組合邏輯電路的設(shè)計(jì)根據(jù)給定的邏輯問題,設(shè)計(jì)出能實(shí)現(xiàn)其邏輯功能的邏輯電路。用小規(guī)模集成電路設(shè)計(jì)組合邏輯電路,最后的要求是畫出實(shí)現(xiàn)邏輯功能的邏輯圖,盡量做到使用的芯片最少,連線最少。實(shí)際邏輯問題邏輯真值表邏輯表達(dá)式化簡(jiǎn)并根據(jù)提供的器件變換表達(dá)式邏輯電路圖組合邏輯電路設(shè)計(jì)步驟

目前十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)組合邏輯電路一般設(shè)計(jì)步驟:(1)分析設(shè)計(jì)任務(wù),確定輸入變量,輸出變量,找到輸出與輸入之間的因果關(guān)系;(2)列真值表:將輸出和輸入之間的關(guān)系列成真值表。(3)由真值表寫出邏輯表達(dá)式;(4)求最簡(jiǎn)邏輯表達(dá)式:用代數(shù)法或卡諾圖法化簡(jiǎn)邏輯函數(shù),求出最簡(jiǎn)邏輯函數(shù)表達(dá)式;(5)畫邏輯圖:根據(jù)最簡(jiǎn)邏輯函數(shù)表達(dá)式,畫出邏輯圖。目前十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之一交通燈故障監(jiān)測(cè)邏輯電路的設(shè)計(jì)。紅燈R黃燈Y綠燈G單獨(dú)亮正常黃、綠同時(shí)亮正常其它情況不正常設(shè):燈亮為“1”,不亮為“0”,正常為“0”,不正常為“1”。RYGZ000100100100011010001011110111111、列真值表目前十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之一(續(xù))2、卡諾圖化簡(jiǎn)RGRY3、寫最簡(jiǎn)邏輯式Z=RYG+RG+RY目前十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之一(續(xù))4、畫邏輯電路根據(jù)表達(dá)式&111&&RGYZ>1(更上一層樓)思考:若要求用與非門構(gòu)成邏輯電路,如何設(shè)計(jì)呢?目前二十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之一(續(xù))RGY&111&&&Z目前二十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之二設(shè)計(jì)一個(gè)樓上、樓下開關(guān)的控制邏輯電路來控制樓梯上的路燈,使之在上樓前,用樓下開關(guān)打開電燈,上樓后,用樓上開關(guān)關(guān)滅電燈;或者在下樓前,用樓上開關(guān)打開電燈,下樓后,用樓下開關(guān)關(guān)滅電燈。目前二十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之二(續(xù))解:

設(shè)樓上開關(guān)為A,樓下開關(guān)為B,燈泡為F。并設(shè)開關(guān)A、B擲向上方時(shí)為1,擲向下方時(shí)為0;燈亮?xí)rF為1,燈滅時(shí)F為0。根據(jù)邏輯要求列出真值表。目前二十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)案例之二(續(xù))用與非門實(shí)現(xiàn)用同或門實(shí)現(xiàn)目前二十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)條件:旅客列車按發(fā)車的優(yōu)先級(jí)別依次分為特快、直快和普客3種,若有多列列車同時(shí)發(fā)出發(fā)車的請(qǐng)求,則只允許其中優(yōu)先級(jí)別最高的列車發(fā)車。設(shè)計(jì):一個(gè)優(yōu)先發(fā)車的排隊(duì)邏輯電路。解:設(shè)輸入變量為A、B、C,分別代表特快、直快和普客3種列車,有發(fā)車請(qǐng)求時(shí)其值為1,無發(fā)車請(qǐng)求時(shí)其值為0。輸出發(fā)車信號(hào)分別用紅F1、黃F2、綠F3表示,F(xiàn)1=1表示允許特快列車發(fā)車,F(xiàn)2=1表示允許直快列車發(fā)車,F(xiàn)3=1表示允許普客列車發(fā)車。根據(jù)3種列車發(fā)車的優(yōu)先級(jí)別,可列出該優(yōu)先發(fā)車的排隊(duì)邏輯電路的真值表。案例之三目前二十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)特快直快普客ABC紅黃綠F1F2F3000001010011100101110111000001010010100100100100案例之三(續(xù))ACB1111&&F3F2F1目前二十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)練習(xí)試為某水壩設(shè)計(jì)一個(gè)水位報(bào)警控制器,設(shè)水位高度用四位二進(jìn)制數(shù)提供。當(dāng)水位上升到8米時(shí),白指示燈開始亮;當(dāng)水位上升到10米時(shí),黃指示燈開始亮;當(dāng)水位上升到12米時(shí),紅指示燈開始亮;水位不可能上升到14米,且同一時(shí)刻只有一個(gè)指示燈亮。試用或非門設(shè)計(jì)此報(bào)警器的控制電路。目前二十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)1、半加器5.5.1加法器能對(duì)兩個(gè)1位二進(jìn)制數(shù)進(jìn)行相加而求得和及進(jìn)位的邏輯電路稱為半加器。加數(shù)本位的和向高位的進(jìn)位5.5常用的組合邏輯電路目前二十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)2、全加器能對(duì)兩個(gè)1位二進(jìn)制數(shù)進(jìn)行相加并考慮低位來的進(jìn)位,即相當(dāng)于3個(gè)1位二進(jìn)制數(shù)相加,求得和及進(jìn)位的邏輯電路稱為全加器。Ai、Bi:加數(shù),Ci-1:低位來的進(jìn)位,Si:本位的和,Ci:向高位的進(jìn)位。目前二十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)全加器的邏輯圖和邏輯符號(hào)目前三十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)舉例:設(shè)計(jì)一個(gè)一位全減器①列真值表。全減器有三個(gè)輸入變量:被減數(shù)An、減數(shù)Bn、低位向本位的借位Cn;有兩個(gè)輸出變量:本位差Dn、本位向高位的借位Cn+1,其框圖如圖所示。AnBnCnCn+1

Dn0000010100111001011101110011111001000011全減器真值表

(選用非門、異或門、與或非門三種器件)目前三十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)DnCn+1(選用非門、異或門、與或非門三種器件)目前三十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)思考:當(dāng)用異或門實(shí)現(xiàn)電路時(shí),應(yīng)當(dāng)如何實(shí)現(xiàn)?目前三十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)當(dāng)用異或門實(shí)現(xiàn)電路時(shí),寫出相應(yīng)的函數(shù)式為其中為Dn和Cn+1的公共項(xiàng)。目前三十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前三十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)3.多位加法器構(gòu)成:把n位全加器串聯(lián)起來,低位全加器的進(jìn)位輸出連接到相鄰的高位全加器的進(jìn)位輸入。低位全加器產(chǎn)生進(jìn)位之后,相鄰高一位的全加器才能相加。如圖所示,用4個(gè)全加器接成4位加法器。這種結(jié)構(gòu)開式的加法器稱作串行進(jìn)位加法器(行波進(jìn)位加法器)串行進(jìn)位加法器特點(diǎn):進(jìn)位信號(hào)是由低位向高位逐級(jí)傳遞的,速度不高。目前三十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)為了提高運(yùn)算速度,在邏輯設(shè)計(jì)上采用超前進(jìn)位的方法,即每一位的進(jìn)位根據(jù)各位的輸入同時(shí)預(yù)先形成,而不需要等到低位的進(jìn)位送來后才形成,這種結(jié)構(gòu)的多位數(shù)加法器稱為超前進(jìn)位加法器。四位二進(jìn)制加法器T1283(超前進(jìn)位加法器)目前三十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例試采用四位全加器完成8421BCD碼到余3代碼的轉(zhuǎn)換。解由于8421BCD碼加0011即為余3代碼,所以其轉(zhuǎn)換電路就是一個(gè)加法電路,如圖所示。用全加器構(gòu)成8421BCD碼到余3代碼的轉(zhuǎn)換電路目前三十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)5.5.2編碼器編碼——將特定的邏輯信號(hào)編為一組二進(jìn)制代碼。

能夠?qū)崿F(xiàn)編碼功能的邏輯部件稱為編碼器。一般而言,M個(gè)不同的信號(hào),至少需要n位二進(jìn)制數(shù)編碼。

M和n之間滿足下列關(guān)系:2n≥M

目前三十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)1二進(jìn)制編碼器3位二進(jìn)制編碼器有8個(gè)輸入端,3個(gè)輸出端,所以常稱為8線—3線編碼器,其功能真值表見下表:(輸入為高電平有效)0000010100111001011101111000000001000000001000000001000000001000000001000000001000000001

I1

I2

I3

I4

I5

I6

I7

I0

F2F1F0真值表目前四十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯表達(dá)式邏輯圖目前四十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前四十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)2二-十進(jìn)制編碼器將十進(jìn)制數(shù)0、1、2、3、4、5、6、7、8、9等10個(gè)信號(hào)編成二進(jìn)制代碼的電路叫做二—十進(jìn)制編碼器。它的輸入是代表0-9這10個(gè)數(shù)符的狀態(tài)信號(hào),有效信號(hào)為1(即某信號(hào)為1時(shí),則表示要對(duì)它進(jìn)行編碼),輸出是相應(yīng)的BCD碼,因此也稱10線—4線編碼器。它和二進(jìn)制編碼器特點(diǎn)一樣,任何時(shí)刻只允許輸入一個(gè)有效信號(hào)。

24≥10目前四十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)輸入10個(gè)互斥的數(shù)碼輸出4位二進(jìn)制代碼真值表目前四十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯表達(dá)式邏輯圖目前四十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前四十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)3優(yōu)先編碼器74LS148邏輯符號(hào)優(yōu)先編碼器允許同時(shí)輸入兩個(gè)以上的編碼信號(hào),編碼器對(duì)所有的輸入信號(hào)規(guī)定了優(yōu)先順序,當(dāng)多個(gè)輸入信號(hào)同時(shí)出現(xiàn)時(shí),只對(duì)其中優(yōu)先級(jí)最高的一個(gè)進(jìn)行編碼。目前四十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)在優(yōu)先編碼器中優(yōu)先級(jí)別高的信號(hào)排斥級(jí)別低的,即具有單方面排斥的特性。設(shè)I7的優(yōu)先級(jí)別最高,I6次之,依此類推,I0最低。真值表目前四十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯表達(dá)式目前四十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯圖8線-3線優(yōu)先編碼器如果要求輸出、輸入均為反變量,則只要在圖中的每一個(gè)輸出端和輸入端都加上反相器就可以了。目前五十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前五十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)1二進(jìn)制譯碼器把代碼狀態(tài)的特定含義翻譯出來的過程稱為譯碼,實(shí)現(xiàn)譯碼操作的電路稱為譯碼器。設(shè)二進(jìn)制譯碼器的輸入端為n個(gè),則輸出端為2n個(gè),且對(duì)應(yīng)于輸入代碼的每一種狀態(tài),2n個(gè)輸出中只有一個(gè)為1(或?yàn)?),其余全為0(或?yàn)?)。二進(jìn)制譯碼器可以譯出輸入變量的全部狀態(tài),故又稱為變量譯碼器。5.5.3譯碼器目前五十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)3位二進(jìn)制譯碼器真值表輸入:3位二進(jìn)制代碼輸出:8個(gè)互斥的信號(hào)目前五十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯表達(dá)式邏輯圖電路特點(diǎn):與門組成的陣列目前五十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)集成二進(jìn)制譯碼器74LS138目前五十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)輸入:自然二進(jìn)制碼輸出:低電平有效74LS138的真值表目前五十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例試用譯碼器和門電路實(shí)現(xiàn)邏輯函數(shù):解:將邏輯函數(shù)轉(zhuǎn)換成最小項(xiàng)表達(dá)式,再轉(zhuǎn)換成與非—與非形式。=m3+m5+m6+m7=用一片74138加一個(gè)與非門就可實(shí)現(xiàn)該邏輯函數(shù)。目前五十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例用3/8線譯碼器74LS138和兩個(gè)與非門實(shí)現(xiàn)全加器。解全加器的函數(shù)表達(dá)式為:將輸入變量Ai、Bi、分別對(duì)應(yīng)地接到譯碼器的輸入端A2、A1、A0,由上述邏輯表達(dá)式及74LS138的真值表可得:目前五十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)因此得出:接線圖:目前五十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)二-十進(jìn)制譯碼器的輸入是十進(jìn)制數(shù)的4位二進(jìn)制編碼(BCD碼),分別用A3、A2、A1、A0表示;輸出的是與10個(gè)十進(jìn)制數(shù)字相對(duì)應(yīng)的10個(gè)信號(hào),用Y9~Y0表示。由于二-十進(jìn)制譯碼器有4根輸入線,10根輸出線,所以又稱為4線-10線譯碼器。

把二-十進(jìn)制代碼翻譯成10個(gè)十進(jìn)制數(shù)字信號(hào)的電路,稱為二-十進(jìn)制譯碼器。2二-十進(jìn)制譯碼器目前六十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)真值表目前六十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯表達(dá)式邏輯圖目前六十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)

例某組合邏輯電路的真值表如表所示,試用譯碼器和門電路設(shè)計(jì)該邏輯電路。解:寫出各輸出的最小項(xiàng)表達(dá)式,再轉(zhuǎn)換成與非—與非形式:目前六十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)用一片74138加三個(gè)與非門就可實(shí)現(xiàn)該組合邏輯電路??梢?,用譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù)時(shí),優(yōu)點(diǎn)更明顯。目前六十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)3顯示譯碼器

用來驅(qū)動(dòng)各種顯示器件,從而將用二進(jìn)制代碼表示的數(shù)字、文字、符號(hào)翻譯成人們習(xí)慣的形式直觀地顯示出來的電路,稱為顯示譯碼器。(1)七段數(shù)字顯示器原理目前六十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)按內(nèi)部連接方式不同,七段數(shù)字顯示器分為共陽(yáng)極和共陰極兩種。七段顯示譯碼器7448七段顯示譯碼器7448是一種與共陰極數(shù)字顯示器配合使用的集成譯碼器。目前六十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前六十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前六十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)abcdfgabcdefg111111001100001101101e1111011(1—亮0—滅)共陰極接法目前六十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)顯示譯碼器真值表真值表僅適用于共陰極LED目前七十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)(1)正常譯碼顯示。LT=1,BI/RBO=1時(shí),對(duì)輸入為十進(jìn)制數(shù)l~15的二進(jìn)制碼(0001~1111)進(jìn)行譯碼,產(chǎn)生對(duì)應(yīng)的七段顯示碼。(2)滅零。當(dāng)LT=1,而輸入為0的二進(jìn)制碼0000時(shí),只有當(dāng)RBI=1時(shí),才產(chǎn)生0的七段顯示碼,如果此時(shí)輸入RBI=0

,則譯碼器的a~g輸出全0,使顯示器全滅;所以RBI稱為滅零輸入端。(3)試燈。當(dāng)LT=0時(shí),無論輸入怎樣,a~g輸出全1,數(shù)碼管七段全亮。由此可以檢測(cè)顯示器七個(gè)發(fā)光段的好壞。LT稱為試燈輸入端。(4)特殊控制端BI/RBO。BI/RBO可以作輸入端,也可以作輸出端。

作輸入使用時(shí),如果BI=0時(shí),不管其他輸入端為何值,a~g均輸出0,顯示器全滅。因此BI稱為滅燈輸入端。

(4)特殊控制端BI/RBO。BI/RBO可以作輸入端,也可以作輸出端。

作輸出端使用時(shí),受控于RBI。當(dāng)RBI=0,輸入為0的二進(jìn)制碼0000時(shí),RBO=0,用以指示該片正處于滅零狀態(tài)。所以,RBO

又稱為滅零輸出端。目前七十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)7448的邏輯功能:(1)正常譯碼顯示。LT=1,BI/RBO=1時(shí),對(duì)輸入為十進(jìn)制數(shù)l~15的二進(jìn)制碼(0001~1111)進(jìn)行譯碼,產(chǎn)生對(duì)應(yīng)的七段顯示碼。(2)滅零。當(dāng)LT=1,而輸入為0的二進(jìn)制碼0000時(shí),只有當(dāng)RBI=1時(shí),才產(chǎn)生0的七段顯示碼,如果此時(shí)輸入RBI=0

,則譯碼器的a~g輸出全0,使顯示器全滅;所以RBI稱為滅零輸入端。(3)試燈。當(dāng)LT=0時(shí),無論輸入怎樣,a~g輸出全1,數(shù)碼管七段全亮。由此可以檢測(cè)顯示器七個(gè)發(fā)光段的好壞。LT稱為試燈輸入端。(4)特殊控制端BI/RBO。BI/RBO可以作輸入端,也可以作輸出端。作輸入使用時(shí),如果BI=0時(shí),不管其他輸入端為何值,a~g均輸出0,顯示器全滅。因此BI稱為滅燈輸入端。

作輸出端使用時(shí),受控于RBI。當(dāng)RBI=0,輸入為0的二進(jìn)制碼0000時(shí),RBO=0,用以指示該片正處于滅零狀態(tài)。所以,RBO

又稱為滅零輸出端。目前七十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)5.5.4數(shù)據(jù)選擇器真值表邏輯表達(dá)式地址變量輸入數(shù)據(jù)由地址碼決定從4路輸入中選擇哪1路輸出。4選1數(shù)據(jù)選擇器目前七十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)邏輯圖目前七十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)集成雙4選1數(shù)據(jù)選擇器74LS153選通控制端S為低電平有效,即S=0時(shí)芯片被選中,處于工作狀態(tài);S=1時(shí)芯片被禁止,Y≡0。目前七十五頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)集成8選1數(shù)據(jù)選擇器74LS151目前七十六頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)目前七十七頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例2.

試用4選1數(shù)據(jù)選擇器74LS153實(shí)現(xiàn)組合函數(shù)解:目前七十八頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例3用74LS153設(shè)計(jì)一個(gè)8選1的數(shù)據(jù)選擇器解:分析:8選1,應(yīng)該有8個(gè)數(shù)據(jù)輸入端,3個(gè)地址選擇端,按照數(shù)據(jù)選擇器的表達(dá)式可寫成4選1表達(dá)式如下:用2個(gè)4選1組成一個(gè)8選1:(1)(2)目前七十九頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)(1)(2)將(1)式與(2)式相比較,得出:目前八十頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)用雙4選1數(shù)據(jù)選擇器接成8選1數(shù)據(jù)選擇器的電路圖目前八十一頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)數(shù)據(jù)選擇器的應(yīng)用例:用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)解:利用數(shù)據(jù)選擇器設(shè)計(jì)其它組合邏輯電路,設(shè)計(jì)方法是:首先把邏輯函數(shù)化成最小項(xiàng)表達(dá)式,然后和數(shù)據(jù)選擇器的邏輯函數(shù)表達(dá)式進(jìn)行比較,求出數(shù)據(jù)選擇器各個(gè)輸入的狀態(tài)即可。四選一數(shù)據(jù)選擇器的邏輯函數(shù)表達(dá)式:目前八十二頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)D0D1D2D3F(A,B,C)經(jīng)過比較“0”BAC“1”D0D1D2D3ENA1A0Y1F(A,B,C)目前八十三頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)例4

分別用8選1數(shù)據(jù)選擇器74LS151和4選1數(shù)據(jù)選擇器74LS153實(shí)現(xiàn)邏輯函數(shù):解(1)用8選1數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)。列出函數(shù)的真值表。將輸入變量A、B、C分別對(duì)應(yīng)地接到8選1數(shù)據(jù)選擇器74LS151的3個(gè)地址輸入端A2、A1、A0。對(duì)照函數(shù)的真值表和74LS151的真值表可知,將數(shù)據(jù)輸入端D0、D3、D4、D5接高電平1,D1、D2、D6、D7接低電平0即可。目前八十四頁(yè)\總數(shù)九十二頁(yè)\編于十一點(diǎn)(2)用4選1數(shù)據(jù)選擇器74LS153實(shí)現(xiàn)。以A、B為變量列出函數(shù)的真值表。將輸入變量A、B分別對(duì)應(yīng)地接到74LS153的2個(gè)地址輸入端A1、A0。對(duì)照函數(shù)的真值表和74LS153的真值表可知,將數(shù)據(jù)輸入端D0接C、D1接C、D2接低電平0、D3接

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論