




版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
第一次作業(yè)1.1EDA的英文全稱是什么?EDA的中文含義是什么?答:ED自動化A即ElectronicDesignAutomation的縮寫,直譯為:電子設計。1.2什么叫EDA技術?利用EDA技術進行電子系統(tǒng)的設計有什么特點?答:EDA技術有狹義和廣義之分,狹義EDA技術就是以大規(guī)??删幊踢壿嬈骷樵O計載體,以硬件描述語言為系統(tǒng)邏輯描述的主要表達方式,以計算機、大規(guī)??删幊踢壿嬈骷拈_發(fā)軟件及實驗開發(fā)系統(tǒng)為設計工具,通過有關的開發(fā)軟件,自動完成用軟件的方式設計的電子系統(tǒng)到硬件系統(tǒng)的邏輯編譯、邏輯化簡、邏輯分割、邏輯綜合及優(yōu)化、邏輯布局布線、邏輯仿真,直至完成對于特定目標芯片的適配編譯、邏輯映射、編程下載等工作,最終形成集成電子系統(tǒng)或?qū)S眉尚酒囊婚T新技術,或稱為IES/ASIC自動設計技術。①用軟件的方式設計硬件;②用軟件方式設計的系統(tǒng)到硬件系統(tǒng)的轉(zhuǎn)換是由有關的開發(fā)軟件自動完成的;③設計過程中可用有關軟件進行各種仿真;④系統(tǒng)可現(xiàn)場編程,在線升級;⑤整個系統(tǒng)可集成在一個芯片上,體積小、功耗低、可靠性高。1.3從使用的角度來講,EDA技術主要包括幾個方面的內(nèi)容?這幾個方面在整個電子系統(tǒng)的設計中分別起什么作用?答:EDA技術的學習主要應掌握四個方面的內(nèi)容:①大規(guī)模可編程邏輯器件;②硬件描述語言;③軟件開發(fā)工具;④實驗開發(fā)系統(tǒng)。其中,硬件描述語言是重點。對于大規(guī)??删幊踢壿嬈骷?,主要是了解其分類、基本結構、工作原理、各廠家產(chǎn)品的系列、性能指標以及如何選用,而對于各個產(chǎn)品的具體結構不必研究過細。對于硬件描述語言,除了掌握基本語法規(guī)定外,更重要的是要理解VHDL的三個“精髓”:軟件的強數(shù)據(jù)類型與硬件電路的惟一性、硬件行為的并行性決定了VHDL語言的并行性、軟件仿真的順序性與實際硬件行為的并行性;要掌握系統(tǒng)的分析與建模方法,能夠?qū)⒏鞣N基本語法規(guī)定熟練地運用于自己的設計中。對于軟件開發(fā)工具,應熟練掌握從源程序的編輯、邏輯綜合、邏輯適配以及各種仿真、硬件驗證各步驟的使用。對于實驗開發(fā)系統(tǒng),主要能夠根據(jù)自己所擁有的設備,熟練地進行硬件驗證或變通地進行硬件驗證。1.4什么叫可編程邏輯器件(簡稱PLD)?FPGA和CPLD的中文含義分別是什么?國際上生產(chǎn)FPGA/CPLD的主流公司,并且在國內(nèi)占有較大市場份額的主要有哪幾家?其產(chǎn)品系列有哪些?其可用邏輯門/等效門數(shù)大約在什么范圍?答:可編程邏輯器件(簡稱PLD)是一種由用戶編程以實現(xiàn)某種邏輯功能的新型邏輯器件。FPGA和CPLD分別是現(xiàn)場可編程門陣列和復雜可編程邏輯器件的簡稱。國際上生產(chǎn)FPGA/CPLD的主流公司,并且在國內(nèi)占有市場份額較大的主要是Xilinx,Altera,Lattice三家公司。Xilinx公司的FPGA器件有XC2000,XC3000,XC4000,XC4000E,XC4000XLA,XC5200系列等,可用門數(shù)為1200~18000;Altera公司的CPLD器件有FLEX6000,F(xiàn)LEX8000,F(xiàn)LEX10K,F(xiàn)LEX10KE系列等,提供門數(shù)為5000~25000;Lattice公司的ISP-PLD器件有ispLSI1000,ispLSI2000,ispLSI3000,ispLSI6000系列等,集成度可多達25000個PLD等效門。第二次作業(yè)1.8目前比較流行的、主流廠家的EDA的軟件工具有哪些?這些開發(fā)軟件的主要區(qū)別是什么?答:目前比較流行的、主流廠家的EDA的軟件工具有Altera的MAX+plusII、Lattice的ispEXPERT、Xilinx的FoundationSeries。1.10對于目標器件為FPGA/CPLD的VHDL設計,其工程設計包括幾個主要步驟?每步的作用是什么?每步的結果是什么?答:第一:需要進行“源程序的編輯和編譯”—用一定的邏輯表達手段將設計表達出來;第二:要進行“邏輯綜合”---將用一定的邏輯表達手段將表達出來的設計經(jīng)過一系列的操作,分解成一系列的邏輯電路及對應的關系(電路分解);第三:要進行目標器件的“布線/適配”---在選用的目標器件中建立這些基本邏輯電路的對應關系(邏輯實現(xiàn))第四:目標器件的編程下載---將前面的軟件設計經(jīng)過編程變成具體的設計系統(tǒng)(物理實現(xiàn));最后要進行硬件仿真/硬件測試---驗證所設計的系統(tǒng)是否符合要求。同時,在設計過程中要進行有關仿真”---模擬有關設計結果與設計構想是否相符。1.11 名詞解釋:邏輯綜合、邏輯適配、行為仿真、功能仿真、時序仿真。答:邏輯綜合:邏輯綜合器的功能就是將設計者在EDA平臺上完成的針對某個系統(tǒng)項目的HDL、原理圖或狀態(tài)圖形的描述,針對給定硬件結構組件進行編譯、優(yōu)化、轉(zhuǎn)換和綜合,最終獲得門級電路甚至更底層的電路描述文件。由此可見,綜合器工作前,必須給定最后實現(xiàn)的硬件結構參數(shù),它的功能就是將軟件描述與給定硬件結構用某種網(wǎng)表文件的方式聯(lián)系起來。顯然,綜合器是軟件描述與硬件實現(xiàn)的一座橋梁。綜合過程就是將電路的高級語言描述轉(zhuǎn)換成低級的,可與FPGA/CPLD或構成ASIC的門陣列基本結構相映射的網(wǎng)表文件。邏輯適配:適配器的功能是將由綜合器產(chǎn)生的網(wǎng)表文件配置于指定的目標器件中,產(chǎn)生最終的下載文件,如JEDEC格式的文件。適配所選定的目標器件(FPGA/CPLD芯片)必須屬于原綜合器指定的目標器件系列。行為仿真:在綜合以前可以先對VHDL所描述的內(nèi)容進行行為仿真,即將VHDL設計源程序直接送到VHDL仿真器中仿真,這就是所謂的VHDL行為仿真。因為此時的仿真只是根據(jù)VHDL的語義進行的,與具體電路沒有關系。功能仿真:僅對VHDL描述的邏輯功能進行測試模擬,以了解其實現(xiàn)的功能是否滿足原設計的要求,仿真過程不涉及具體器件的硬件特性,如延時特性。時序仿真:時序仿真是接近真實器件運行的仿真,仿真過程中已將器件特性考慮進去了,因而,仿真精度要高得多。但時序仿真的仿真文件必須來自針對具體器件的布線/適配器所產(chǎn)生的仿真文件。綜合后所得的EDIF/XNF門級網(wǎng)表文件通常作為FPGA布線器或CPLD適配器的輸入文件。通過布線/適配的處理后,布線/適配器將生成一個VHDL網(wǎng)表文件,這個網(wǎng)表文件中包含了較為精確的延時信息,網(wǎng)表文件中描述的電路結構與布線/適配后的結果是一致的。此時,將這個VHDL網(wǎng)表文件送到VHDL仿真器中進行仿真,就可以得到精確的時序仿真結果了。1.12 談談你對EDA技術應用的展望。1.EDA技術將廣泛應用于高校電類專業(yè)實踐教學工作中;2.EDA技術將廣泛應用于科研工作和新產(chǎn)品的開發(fā)中;3.EDA技術將廣泛應用于專用集成電路的開發(fā)中;4.EDA技術將廣泛應用于傳統(tǒng)機電設備的升級換代和技術改造中。第三次作業(yè)2.1簡述PLD的基本類型和分類方法。答:常見的PLD產(chǎn)品有:PROM、EPROM、EEPROM、PLA、FPLA、PAL、GAL、CPLD、EPLD、EEPLD、HDPLD、FPGA、pLSI、ispLSI、ispGDS。分類方法有:1、從結構的復雜度分類;2、從互連結構樹上分類;3、從可編程特性上分類;4、從可編程元件上分類;2.2 CPLD和FPGA是如何進行標識的?舉例進行說明。答:FPGA與CPLD的辨別和分類主要是根據(jù)其結構特點和工作原理。通常的分類方法是:將以乘積項結構方式構成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)的Mach系列等。將以查表法結構方式構成邏輯行為的器件稱為FPGA,如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。第四次作業(yè)2.3Altera公司、Xilinx公司、Lattice公司有哪些器件系列?這些器件各有什么性能指標?答:這些公司有CPLD器件系列、FPGA系列、ispLSI和pLSI邏輯器件系列;CPLD器件系列提高了芯片的利用率和工作頻率;FPGA系列具有高密度、高速率、系列化、標準化、小型化、多功能、低功耗、低成本,設計靈活方便,可無限次反復編程,并可現(xiàn)場模擬調(diào)試等優(yōu)點。ispLSI和pLSI邏輯器件系列即有低密度PLD使用方便、性能可靠等優(yōu)點,又有FPGA器件的高密度和靈活性。2.4CPLD的英文全稱是什么?CPLD的結構主要由哪幾部分組成?每一部分的作用如何?答:ComplexProgrammableLogicDevices;主要由宏單元、可編程連線、I/O控制塊組成;宏單元是基本結構、可編程連線負責信號傳遞,連線所有的宏單元。I/O控制塊負責輸入輸出的電氣特性控制。2.7什么叫FPGA的配置模式?FPGA器件有哪幾種配置模式?每種配置模式有什么特點?FPGA的配置流程如何?答:FPGA的配置模式是指FPGA用來完成設計時的邏輯配置和外部連接方式;FPGA器件有三類配置下載方式:主動配置方式(AS)和被動配置方式(PS)和最常用的(JTAG)配置方式。AS由FPGA器件引導配置操作過程,它控制著外部存儲器和初始化過程,EPCS系列.如EPCS1,EPCS4配置器件專供AS模式,目前只支持
Cyclone系列。使用Altera串行配置器件來完成。Cyclone期間處于主動地位,配置期間處于從屬地位。配置數(shù)據(jù)通過DATA0引腳送入
FPGA。配置數(shù)據(jù)被同步在DCLK輸入上,1個時鐘周期傳送1位數(shù)據(jù)。PS則由外部計算機或控制器控制配置過程。通過加強型配置器件(EPC16,EPC8,EPC4)等配置器件來完成,在PS配置期間,配置數(shù)據(jù)從外部儲存部件,通過DATA0引腳送入FPGA。配置數(shù)據(jù)在DCLK上升沿鎖存,1個時鐘周期傳送1位數(shù)據(jù)。JTAG接口是一個業(yè)界標準,主要用于芯片測試等功能,使用IEEE
Std
1149.1聯(lián)合邊界掃描接口引腳,支持JAM
STAPL標準,可以使用Altera下載電纜或主控器來完成;FPGA的配置流程一般包括芯片的初始化、配置和啟動等幾個過程;2.8什么叫系統(tǒng)可編程?是不是只有Lattice公司的產(chǎn)品具有系統(tǒng)可編程的特性?答:系統(tǒng)可編程就是當系統(tǒng)上電并正常工作時,計算機通過系統(tǒng)中的CPLD擁有ISP接口并直接對其進行編程,器件在編程后立即進入工作狀態(tài)。不是;第五次作業(yè)3.2VHDL程序一般包括幾個組成部分?每部分的作用是什么?答:(1)三個基本組成部分:庫、程序包使用說明,實體描述和實體對應的結構體描述。(2)庫、程序包使用說明:用于打開調(diào)用本設計實體將用到的庫、程序;實體描述:用于描述該設計實體與外界的接口信號說明;結構體描述:用于描述該設計實體內(nèi)部的組成及內(nèi)部工作的邏輯關系,結構體配置語句主要用于層次化的方式對特定的設計實體進行元件的例化,或是為實體選定某個特定的結構體。3.4庫由哪些部分組成?在VHDL語言中常見的有幾種庫?編程人員怎樣使用現(xiàn)有的庫?答:設計庫由若干程序包組成,每個程序包都有一個包聲明和一個可選的包體聲明。在設計庫中,包聲明和包體聲明是分別編譯的;常用的庫有四種IEEE庫、STD庫、WORK庫、VITAL庫;庫、程序包的使用格式如下:LIBRARY庫名;USE庫名.程序包名.項目名/ALL第六次作業(yè)1什么叫標識符?VHDL的基本標識符是怎樣規(guī)定的?答:標識符是指用來為常數(shù)、變量、信號、端口、子程序或者參數(shù)等命名,由英文字母、數(shù)字和下劃線組成。
遵從的規(guī)則:(1)首字符必須是英文字母。(2)不連續(xù)使用下劃線“_”,不以下劃線“_”結尾的。(3)大小寫英文字母等效,可以大小寫混合輸入。(4)標識符中不能有空格。(5)VHDL的保留字不能用于作為標識符使用。
第七次作業(yè)3.10VHDL語言中的標準數(shù)據(jù)類型有哪幾類?用戶可以自己定義的數(shù)據(jù)類型有哪幾類?并簡單介紹各數(shù)據(jù)類型。(1)標量型:屬單元素最基本的數(shù)據(jù)類型,通常用于描述一個單值數(shù)據(jù)對象,它包括實數(shù)類型、整數(shù)類型、枚舉類型和時間類型。復合類型:可以由細小的數(shù)據(jù)類型復合而成,如可有標量復合而成。復合類型主要有數(shù)組型和記錄型。存取類型:為給定的數(shù)據(jù)類型的數(shù)據(jù)對象提供存取方式。文件類型:用于提供多值存取類型。用戶可自定義的數(shù)據(jù)類型:枚舉類型、整數(shù)類型、數(shù)組類型、記錄類型、時間類型、實數(shù)類型等。3.8
如TYPEWEEKIS(SON,MON,TUE,WED,THU,FRI,SA3.13
VHDL語言有哪幾類操作符?在一個表達式中有多種操作符時應按怎樣的準則進行運算?下列三個表達式是否等效:①
A<=NOT
B
AND
C
OR
D;
②
A<=(NOT
B
AND
C)
OR
D;
③
A<=NOT
B
AND
(C
OR
D).
答:(1)主要有四種操作符邏輯運算符,關系運算符,算術運算符,符號運算符此外還有重載運算符。(2)按照操作符的優(yōu)先級高低進行運算(3)這三個表達式不等效。1式表達錯誤,對同一優(yōu)先級的不同運算符應加上括號。2和3式的運算順序不同。
3.22
在CASE
語句中在什么情況下可以不要WHEN
OTHERS語句?在什么情況下一定要WHEN
OTHERS語句?
答:case語句執(zhí)行時,根據(jù)選擇表達式的值來選擇執(zhí)行哪個順序語句,要求對于選擇表達式的每個可能取值,有且僅有一個選擇值與之匹配。因此,當已列出的選擇值能夠覆蓋選擇表達式的所有可能取值時,可以不要when
others語句。否則,要用
when
others表示其它未列出的選擇值。1)if
條件表達式1
then
順序語句;
elsif
條件表達式2
then
順序語句;
else
條件表達式n
then
順序語句;
end
if;
if語句可根據(jù)一個或多個布爾條件,有選擇的執(zhí)行指定的順序語句。
使用時應注意:1.關鍵字then后可包含一個或多個順序語句。2.elsif子句可以有多個或沒有,每個elsif子句執(zhí)行時具有向前與的作用。3.else子句可以沒有。4.關鍵字then后的順序語句可以是if語句,即if語句可以嵌套。
(2)case選擇表達式
is
when
選擇值1
=>
順序語句;
when
選擇值2
=>
順序語句;
......
end
case;
case語句可根據(jù)一個表達式的不同取值執(zhí)行不同的順序語句。
使用時應注意:1.表達式的值可以是整型或枚舉型的,或是這些數(shù)據(jù)類型構成的數(shù)組。2.選擇值可以是單個取值,如4;也可以是一個取值范圍,如2
to
5;也可以是多個并列的取值,如2|6;還可以是以上三種取值方式的混合。3.case語句執(zhí)行時,根據(jù)選擇表達式的值來選擇執(zhí)行哪個順序語句,選擇的結果和每個選擇值的順序無關,只要求對于選擇表達式的每個可能取值,有且僅有一個選擇值與之匹配即可。4.常用
when
others表示其它未列出的選擇值。5.“=>
”后面的順序語句可以有多個。
(3)[標號:]
for
循環(huán)變量
in
范圍
loop
[標號:]
while
條件
loop
順序語句;
順序語句;
end
loop
[標號];
end
loop
[標號];
for循環(huán)用于循環(huán)次數(shù)已知的情況;while
循環(huán)用于循環(huán)次數(shù)未知的情況。
使用時應注意:for循環(huán)中的循環(huán)變量無需事先定義,可自動加/減1。
(4)next;
無條件中止當前循環(huán),返回循環(huán)起點,開始下次循環(huán)。
exit;
無條件退出當前循環(huán)。
next
loop標號;
無條件中止LOOP標號標明的循環(huán),返回LOOP標號處,開始下次循環(huán)。
exit
loop標號;
無條件退出LOOP標號標明的循環(huán)。
next
loop標號
when
條件;
條件為真時中止LOOP標號標明的循環(huán),返回LOOP標號處,開始下次循環(huán)。
exit
loop標號when
條件;
條件為真時退出LOOP標號標明的循環(huán)。wait
until
結構
wait
on
結構
其中wait
until
結構可以進行邏輯組合LIBRARY
IEEE;
USE
IEEE.STD_LOGIC_1164.ALL;
USE
IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY
dtrigger
IS
PORT(clk:
IN
STD_LOGIC;
d
:
IN
STD_LOGIC;
q
:
OUT
STD_LOGIC);
END
dtrigger;
ARCHITECTURE
behave
OF
dtrigger
IS
BEGIN
PROCESS(clk)
BEGIN
IF
clk'EVENT
AND
clk='1'
THEN
q:=d;
END
IF;
8/23é?μ
END
PROCESS;
END
behave;LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYLATCHISPORT(D:INSTD_LOGIC;ENA:INSTD_LOGIC;Q:OUTSTD_LOGIC);ENDENTITYLATCH;ARCHITECTUREART1OFLATCHISSIGNALS0:STD_LOGIC;BEGINPROCESS(D,ENA)ISBEGINIFENA='1'THENS0<=D;ENDIF;Q<=S0;ENDPROCESS;ENDARCHITECTUREART1;LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYMY74373ISPORT(D:INSTD_LOGIC_VECTOR(8DOWNTO1);OEN:INSTD_LOGIC;G:INSTD_LOGIC;Q:OUTSTD_LOGIC_VECTOR(8DOWNTO1));ENDENTITYMY74373;ARCHITECTUREART1OFMY74373ISCOMPONENTLATCHISPORT(D,ENA:INSTD_LOGIC;Q:OUTSTD_LOGIC);ENDCOMPONENTLATCH;SIGNALS1:STD_LOGIC_VECTOR(8DOWNTO1);BEGINGELATCH:FORNOIN1TO8GENERATELATCHX:LATCHPORTMAP(D(NO),G,S1(NO));ENDGENERATEGELATCH;Q<=S1WHENOEN='0'ELSE"ZZZZZZZZ";ENDARCHITECTUREART1;ARCHITECTUREART2OFMY74373ISSIGNALS2:STD_LOGIC_VECTOR(8DOWNTO1);BEGINPROCESS(D,OEN,G)ISBEGINIFOEN='0'THENQ<=S2;ELSEQ<="ZZZZZZZZ";ENDIF;IFG='1'THENS2<=D;ENDIF;ENDPROCESS;ENDARCHITECTUREART2;第十二次作業(yè)LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;FNTITYTRI_BUFSISPORT(DIN:INSTD_LOGIC_VECTOR(7DOWNTO0);EN:INSTD_LOGIC;DOUT:OUTSTD_LOGIC_VECTOR(7DOWNTO0));ENDENTITYTRI_BUFS;ARCHITECTUREARTOFTRI_BUFSISBEGINPROCESS(EN,DIN)ISBEGINIF(EN='1')THENDOUT<=DIN;ELSEDOUT<="ZZZZZZZZ"ENDIF;ENDPROCESS;ENDARCHITECTUREART;基于C8051F單片機直流電動機反饋控制系統(tǒng)的設計與研究基于單片機的嵌入式Web服務器的研究MOTOROLA單片機MC68HC(8)05PV8/A內(nèi)嵌EEPROM的工藝和制程方法及對良率的影響研究基于模糊控制的電阻釬焊單片機溫度控制系統(tǒng)的研制基于MCS-51系列單片機的通用控制模塊的研究基于單片機實現(xiàn)的供暖系統(tǒng)最佳啟停自校正(STR)調(diào)節(jié)器單片機控制的二級倒立擺系統(tǒng)的研究基于增強型51系列單片機的TCP/IP協(xié)議棧的實現(xiàn)基于單片機的蓄電池自動監(jiān)測系統(tǒng)基于32位嵌入式單片機系統(tǒng)的圖像采集與處理技術的研究基于單片機的作物營養(yǎng)診斷專家系統(tǒng)的研究基于單片機的交流伺服電機運動控制系統(tǒng)研究與開發(fā)基于單片機的泵管內(nèi)壁硬度測試儀的研制基于單片機的自動找平控制系統(tǒng)研究基于C8051F040單片機的嵌入式系統(tǒng)開發(fā)基于單片機的液壓動力系統(tǒng)狀態(tài)監(jiān)測儀開發(fā)模糊Smith智能控制方法的研究及其單片機實現(xiàn)一種基于單片機的軸快流CO〈,2〉激光器的手持控制面板的研制基于雙單片機沖床數(shù)控系統(tǒng)的研究基于CYGNAL單片機的在線間歇式濁度儀的研制基于單片機的噴油泵試驗臺控制器的研制基于單片機的軟起動器的研究和設計基于單片機控制的高速快走絲電火花線切割機床短循環(huán)走絲方式研究基于單片機的機電產(chǎn)品控制系統(tǒng)開發(fā)基于PIC單片機的智能手機充電器基于單片機的實時內(nèi)核設計及其應用研究基于單片機的遠程抄表系統(tǒng)的設計與研究基于單片機的煙氣二氧化硫濃度檢測儀的研制基于微型光譜儀的單片機系統(tǒng)單片機系統(tǒng)軟件構件開發(fā)的技術研究基于單片機的液體點滴速度自動檢測儀的研制基于單片機系統(tǒng)的多功能溫度測量儀的研制基于PIC單片機的電能采集終端的設計和應用基于單片機的光纖光柵解調(diào)儀的研制氣壓式線性摩擦焊機單片機控制系統(tǒng)的研制基于單片機的數(shù)字磁通門傳感器基于單片機的旋轉(zhuǎn)變壓器-數(shù)字轉(zhuǎn)換器的研究基于單片機的光纖Bragg光柵解調(diào)系統(tǒng)的研究單片機控制的便攜式多功能乳腺治療儀的研制基于C8051F020單片機的多生理信號檢測儀基于單片機的電機運動控制系統(tǒng)設計Pico專用單片機核的可測性設計研究基于MCS-51單片機的熱量計基于雙單片機的智能遙測微型氣象站MCS-51單片機構建機器人的實踐研究基于單片機的輪軌力檢測基于單片機的GPS定位儀的研究與實現(xiàn)基于單片機的電液伺服控制系統(tǒng)用于單片機系統(tǒng)的MMC卡文件系統(tǒng)研制基于單片機的時控和計數(shù)系統(tǒng)性能優(yōu)化的研究基于單片機和CPLD的粗光柵位移測量系統(tǒng)研究單片機控制的后備式方波UPS提升高職學生單片機應用能力的探究基于單片機控制的自動低頻減載裝置研究基于單片機控制的水下焊接電源的研究基于單片機的多通道數(shù)據(jù)采集系統(tǒng)基于uPSD3234單片機的氚表面污染測量儀的研制基于單片機的紅外測油儀的研究96系列單片機仿真器研究與設計基于單片機的單晶金剛石刀具刃磨設備的數(shù)控改造基于單片機的溫度智能控制系統(tǒng)的設計與實現(xiàn)基于MSP430單片機的電梯門機控制器的研制基于單片機的氣體測漏儀的研究基于三菱M16C/6N系列單片機的CAN/USB協(xié)議轉(zhuǎn)換器基于單片機和DSP的變壓器油色譜在線監(jiān)測技術研究基于單片機的膛壁溫度報警系統(tǒng)設計基于AVR單片機的低壓無功補償控制器的設計基于單片機船舶電力推進電機監(jiān)測系統(tǒng)基于單片機網(wǎng)絡的振動信號的采集系統(tǒng)基于單片機的大容量數(shù)據(jù)存儲技術的應用研究基于單片機的疊圖機研究與教學方法實踐基于單片機嵌入式Web服務器技術的研究及實現(xiàn)基于AT89S52單片機的通用數(shù)據(jù)采集系統(tǒng)基于單片機的多道脈沖幅度分析儀研究機器人旋轉(zhuǎn)電弧傳感角焊縫跟蹤單片機控制系統(tǒng)基于單片機的控制系統(tǒng)在PLC虛擬教學實驗中的應用研究基于單片機系統(tǒng)的網(wǎng)絡通信研究與應用基于PIC16F877單片機的莫爾斯碼自動譯碼系統(tǒng)設計與研究基于單片機的模糊控制器在工業(yè)電阻爐上的應用研究基于雙單片機沖床數(shù)控系統(tǒng)的研究與開發(fā)基于Cygnal單片機的μC/OS-Ⅱ的研究基于單片機的一體化智能差示掃描量熱儀系統(tǒng)研究基于TCP/IP協(xié)議的單片機與Internet互聯(lián)的研究與實現(xiàn)變頻調(diào)速液壓電梯單片機控制器的研究基于單片機γ-免疫計數(shù)器自動換樣功能的研究與實現(xiàn)基于單片機的倒立擺控制系統(tǒng)設計與實現(xiàn)單片機嵌入式以太網(wǎng)防盜報警系統(tǒng)基于51單片機的嵌入式Internet系統(tǒng)的設計與實現(xiàn)單片機監(jiān)測系統(tǒng)在擠壓機上的應用MSP430單片機在智能水表系統(tǒng)上的研究與應用基于單片機的嵌入式系統(tǒng)中TCP/IP協(xié)議棧的實現(xiàn)與應用單片機在高樓恒壓供水系統(tǒng)中的應用基于ATmega16單片機的流量控制器的開發(fā)HYPERLINK"/detail.htm?3805
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 年度服務合同范本
- epc工程廉政合同范本
- 保溫氈合同范本
- 合租經(jīng)營協(xié)議合同范本
- 廠區(qū)維修電車合同范本
- 買房包干合同范例
- 原車主抵押合同范本
- 輪胎店銷售合同范本
- 醫(yī)療場所合作合同范本
- 勞動作合同范例備案
- DLT5210.4-2018熱工施工質(zhì)量驗收表格
- 醫(yī)院實習護士轉(zhuǎn)科表
- 2023年最新的郭氏宗祠的對聯(lián)大全
- 《中國古代文學史》宋代文學完整教學課件
- 新部編人教版四年級下冊道德與法治全冊教案(教學設計)
- 物業(yè)服務企業(yè)市場拓展戰(zhàn)略規(guī)劃課件
- 2018年青海大學碩士論文格式模板
- 四年級道德與法治從中國制造到中國創(chuàng)造
- 兒童跌倒評估量表(Humpty-Dumpty)
- 南瓜套種玉米高產(chǎn)栽培技術-文檔資料
- 鑄件常見缺陷(圖文并貌)
評論
0/150
提交評論