了解labview fpga軟件設計射頻儀器優(yōu)勢所在_第1頁
了解labview fpga軟件設計射頻儀器優(yōu)勢所在_第2頁
了解labview fpga軟件設計射頻儀器優(yōu)勢所在_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

是否NI了解LabVIEWFPGA使用多年來,測試工程師一直在運用諸如LabVIEW的軟件包來實現自定義射頻測量系統,并與傳統封裝儀器相比盡可能地減少成本。使用軟件設計的方法不僅提供了強大的靈活性,更能使測試工程師利用到最新的PC,CPU和總線技術所帶來的性能提升??伤菰吹臏y量方法,通過與高度并行的用戶自定義邏輯相結合,可以產生較低的延遲,并且它能夠與IO直接連接以用于在線處理和嚴格的控制環(huán)路。時信號處理和控制。由于FPGA賦予其更多的靈活性,VST非常適合用于自定義觸發(fā),待測設備控制,并行測試和實時數字信號處理(DSP)。使用使用雖然FPGAFPGA迄今為止還未被大量用于即成可用的射頻儀器設備中。這主要是因為對這些設備進行編程需要擁有專業(yè)的背景知識。硬件描述語言或HDL,通常學習起來非常困難,唯有數字電路設計專家才能勝任。性非常適合用于實現并視覺化呈現那些可在FPGA上進行的并行操作。雖然使用LabVIEW對FPGA編程還是略有區(qū)別,也需要進行額外的學習,但其難度將明顯小于學習HDL的難度。許多進行自定義。(TE)系統可以根據接收到的測量值在待測設備設置之間進行排序。器間對觸發(fā)進行配置。對于有些必須根據接受到的測量數據進行控制的待測設備,軟件設計儀器可以在硬件中關閉循環(huán),以減少因在軟件中進行決策所帶來的高延時。蔽之類的功能,使用軟件設計儀器,可以比使用傳統封裝儀器獲得更高的速率。在硬件中直接閉環(huán),從而使得CPU無需再計算下一個定位點。這樣可以將閉環(huán)測試時間從數十秒減少至零點幾秒。CPU以用于(測試),儀器將逐漸在射頻測試,乃至在所有的測試儀器中,扮演一個不可或缺的重要角色。I/O得以保留,而現有的I/O也可以根據實際應用而隨時改變。N

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論