兩個具有DAC同步功能AD9139器件進行寬帶_第1頁
兩個具有DAC同步功能AD9139器件進行寬帶_第2頁
兩個具有DAC同步功能AD9139器件進行寬帶_第3頁
兩個具有DAC同步功能AD9139器件進行寬帶_第4頁
兩個具有DAC同步功能AD9139器件進行寬帶_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

兩個具有DAC同步功能AD9139器件進行寬帶基帶I/Q發(fā)射器設計電路評估板

AD9139/ADL5375評估板(AD9139-DUAL-EBZ)

數(shù)字模式發(fā)生器評估板(AD-DPG3)

設計和集成文件

原理圖、布局文件、物料清單、軟件

電路功能與優(yōu)勢

圖1所示的這個電路提供一個同步寬頻帶發(fā)射器,可支持高達1150MHz的超寬I/Q帶寬。該設計證明了高帶內(nèi)信號性能,如高無雜散動態(tài)范圍(SFDR)、低誤差矢量幅度(EVM)和寬頻帶范圍內(nèi)的平坦頻率響應。

多個通道間的同步性能對于象限誤差校正(QEC)尤為重要。啟用多芯片同步時,轉換器之間的延遲失配可能在一個時鐘周期內(nèi),并且存在對齊良好的同步時鐘。

高速同步的挑戰(zhàn)是要在過程、電壓和溫度(PVT)中達到數(shù)模(DAC)時鐘周期的精度。要達到這種精度,需要在DAC上實施同步邏輯塊,并且必須在板上精心設計布局和時鐘方案以與同步邏輯塊配合使用。

該電路可用于支持E頻段中的寬帶點對點應用,這可同時確保零中頻(ZIF)和復中頻(CIF)。出色的同步性能使其能夠支持雷達等應用中的嚴格對齊要求。

圖1.AD9139-DUAL-EBZ評估板功能框圖

圖2.用于實現(xiàn)電路的AD9139-DUAL-EBZ評估板

電路描述

圖2所示的電路板使用雙AD9139單通道TxDAC、ADL5375-05寬帶正交調(diào)制器和AD9516-1時鐘發(fā)生器。

AD9139的數(shù)據(jù)時鐘輸入(DCI)頻率可高達575MHz。由于在上升沿和下降沿捕獲的數(shù)據(jù)均饋入單個DAC,1×模式下的數(shù)據(jù)速率可高達1150MSPS。為支持正交數(shù)據(jù),使用了兩個AD9139器件來生成基帶數(shù)據(jù)。每個通道的模擬輸出分別進入自己的低通濾波器。因此,參考設計可支持高達1150MHz的復合帶寬,如圖3所示。在如此大范圍中的平坦度至關重要。由于AD9139包括一個可抵消DAC的內(nèi)在sinc滾降影響的反sinc濾波器,DAC后的濾波器平坦度變得對總平坦度至關重要。對于并行低電壓差分信號(LVDS)接口,575MHz的DDR時鐘頻率很高。需要仔細設計LVDS接口的時序。

圖3.雙AD9139器件的最大帶寬

正交調(diào)制器

ADL5375-05是一款寬帶正交調(diào)制器,輸出頻率范圍為400MHz至6GHz。ADL5375-05作為I/Q調(diào)制器與AD9139接口,該調(diào)制器的頻率范圍很寬,為400MHz至6GHz。AD9139的輸出和ADL5375-05的輸入共用0.5V的相同共模電平。

時鐘產(chǎn)生和考慮事項

考慮到同步要求,兩個AD9139器件的DACCLK、同步時鐘和幀時鐘都必須對齊良好。AD9516-1支持必需的時鐘分配功能,以及為產(chǎn)生更高頻率而集成的壓控振蕩器(VCO)和鎖相環(huán)(PLL)。禁用VCO和PLL,并且AD9516-1處于時鐘分配模式時,更好的時鐘相位噪聲更利于高速對齊。作為時鐘分配模式使用時,在1GHz輸出,分頻比為1,10MHz頻偏處,加性相位噪聲為147dBc/Hz。Rohde&SchwartzSMA100A具有出色的相位噪聲性能,用其作為AD9516-1的輸入時,AD9516-1的輸出總相位噪聲接近時鐘分配模式下AD9516-1的最小限值。

AD9139的多芯片同步

雙通道間的同步對于QEC至關重要。DACCLK和同步時鐘之間需要布局對稱。此外,DACCLK和同步時鐘之間的相位不得落在建立和保持時間窗口內(nèi)(也稱為保持在窗口外(KOW))。

同步機制可以達到在DAC輸出上多個通道之間在PVT中的失配小于一個DAC時鐘周期。以下是實現(xiàn)測試性能的指南:

DACCLK1和DACCLK2必須在AD9139的引腳上對齊良好。DACCLK1和DACCLK2之間的不匹配將添加到輸出上的最終不匹配中。

同步時鐘1和同步時鐘2必須對齊良好,并且分別由DACCLK1和DACCLK2采樣,用作參考。

DACCLK和同步時鐘之間的相對相位不得落在KOW內(nèi),如圖4所示。

圖4.DACCLK和同步時鐘之間的時序要求

LVDS接口設計

DCI=575MHz時,在PVT中設計LVDS接口通常是一個挑戰(zhàn)。本節(jié)用一個例子說明如何設計和優(yōu)化該接口。

以圖5為例,DCI=491MHz。根據(jù)AD9139數(shù)據(jù)手冊規(guī)格,如果DCI和DATA的邊緣在AD9139的引腳上對齊良好,當延遲鎖相環(huán)(DLL)相位設置為零時,KOW(設置時間

+

保持時間)可置于有效窗口中間。

數(shù)據(jù)有效裕量由如下公式定義。

TDATAVALIDMARGIN

=

TDATAPERIOD

?

TDATASKEW

?

TDATAJITTER

?(THOLD

+

TSETUP)

在整個過程變化、電壓和溫度中,TDATAVALIDMARGIN必須>0以確保數(shù)據(jù)的正確采樣。

WhenDCI=491MHz(seeFigure5),

DCI=491MHz(見圖5)時,

TDATAPERIOD

=1018ps

THOLD

+TSETUP

=517ps

TDATASKEW

+TDATAJITTER在PVT中必須小于501ps,這是用戶實施的要求。TDATASKEW包括LVDS數(shù)據(jù)總線延遲失配、PVT中DCI和DATA總線之間的偏斜等。

要優(yōu)化接口設計,用戶可執(zhí)行以下操作:

在印刷電路板(PCB)上用盡可能短的相同長度的走線。

通過確保以下各項,優(yōu)化現(xiàn)場可編程門陣列(PFGA):

DCI和DATA的邊緣在AD9139的引腳上對齊良好。

在溫度和電壓變化時,DCI和DATA之間的漂移越小越好。

DCI和DATA之間的抖動越小越好。

掃描DLL相位后,AD9139的樣本錯誤檢測(SED)功能也可用于檢查DCI和DATA之間的時序關系。

圖5.LVDS時序要求

低通濾波器設計

出于實驗目的,為了使AD9139的性能不被濾波器限制,在板上設計了一個在240MHz內(nèi)具有良好平坦度和群延遲性能的濾波器。在實際產(chǎn)品開發(fā)中,可以通過增加濾波器的階數(shù)來增強帶外抑制。

圖6所示的濾波器拓撲結構是一個五階巴特沃茲濾波器,轉折頻率為900MHz。此濾波器的仿真響應曲線如圖7所示。仿真平坦度為±0.1dB(直流至240MHz)。此濾波器的仿真群延遲曲線如圖7所示。

圖6.推薦的DAC調(diào)制器接口拓撲(FC

=900MHz,五階巴特沃茲濾波器)

圖7.DAC調(diào)制器與900MHz五階巴特沃茲濾波器接口的頻率響應(模擬)

圖8.濾波器的群延遲

布局建議

應特別注意AD9139和ADL5375接口的布局。以下是一些獲得較好噪聲和雜散性能的建議。圖9顯示了一個遵循這些建議的頂層布局圖:

將DAC、濾波器和調(diào)制器放在PCB的同一側。

收緊濾波器布局:減少L和C的禁區(qū)裕量。

將對地電容分三路接到GND平面。

縮短DAC到調(diào)制器的距離。

使所有I/Q差分走線長度保持良好的匹配。

濾波器端接電阻盡可能靠近調(diào)制器輸入端放置。

DAC輸出50Ω電阻盡可能靠近DAC放置。

L和C使用0402封裝。

加寬經(jīng)過濾波器網(wǎng)絡的走線以降低信號損耗。

在所有DAC輸出走線、濾波器網(wǎng)絡、調(diào)制器輸出走線和LO輸入走線周圍設置通孔。

將本振(LO)和調(diào)制器輸出走線布設在不同的層上或彼此成90°角,防止耦合。

圖9.一般布局建議

訪問/CN0432-DesignSupport獲取設計支持包,在隨附的AD9139-DUAL-EBZ布局文件中了解有關正確布局的更多信息。

電路評估與測試

下節(jié)描述如何設置和測試評估板。這些步驟概述了實現(xiàn)評估板功能和結果所需的基本步驟。有關更詳細的信息,請參閱AD9139-DUAL-EBZ評估板快速入門指南。

需要的設備

需要使用以下硬件:

AD9139-DUAL-EBZ

AD-DPG3

AgilentE3631A電源(或同等電源)

頻譜分析儀PXAN9030A

Rohde&

SchwartzSMA100A信號發(fā)生器

帶USB端口的PC

USB電纜

需要使用以下軟件:

DPGdownloader

ACE軟件

測試設置

下節(jié)描述使用64QAM數(shù)字調(diào)制測量鄰道功率(ACP)和調(diào)制誤差率(MER)性能的詳細信息。測試設置靈活,也可以執(zhí)行其它測量。測試設置如下圖10所示。AD9139-DUAL-EBZ評估板的硬件、SPI軟件、快速入門指南(QSG)以及DPG3硬件和軟件均已發(fā)布。

使用一個KeysightE3631為P5/P6上的電路板提供5V電源。使用一個R&SSMA100A為板上的AD9516-1提供輸入時鐘。再使用一個R&SSMA100A為ADL5375-05提供LO時鐘。AD9139通過串行外設接口(SPI)軟件進行編程。PC上運行的DPGD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論