開機(jī)電路分析之GA-H61M-DS2主板_第1頁
開機(jī)電路分析之GA-H61M-DS2主板_第2頁
開機(jī)電路分析之GA-H61M-DS2主板_第3頁
開機(jī)電路分析之GA-H61M-DS2主板_第4頁
開機(jī)電路分析之GA-H61M-DS2主板_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

一、

待機(jī)條件產(chǎn)生原理1.實(shí)時(shí)時(shí)鐘供電RTCVDDBAT電池電壓VBATT,通過RB電阻改名為VBAT,一路送到IO檢測電池電量,二路送到肖特基二極管D2的1腳,從3腳輸出RTCVDD電壓,給橋RTC電路提供供電。2.

實(shí)時(shí)時(shí)鐘復(fù)位RTCRST#RTCVDD電壓通過R234電阻和C95組成的RC延時(shí)電路,延時(shí)后得到-RTCRST高電平,

一路通過電阻R230送到CMOS跳線帽CLR_COMS。二路送到橋的RTCRTS#腳,復(fù)位橋內(nèi)部RTC電路。3.實(shí)時(shí)時(shí)鐘頻率橋得到VCCRTC、RTCRST#后,給X2晶振供電,晶振起振產(chǎn)生頻率給橋的RTC電路,橋內(nèi)部RTC電路開始工作。

待機(jī)供電3VDUAL_PCH給電源接上電,電源輸出5VSB供電,通過Q62降壓得到的3VDUAL_PCH待機(jī)電壓,給橋和IO芯片提供待機(jī)供電。5.深度休眠供電VCCDSW3VDUAL_PCH同時(shí)給橋的VCCDSW點(diǎn)提供深度休眠供電。3VDUAL_PCH通過R360和R361電阻分壓后,送到Q35的B極,控制Q35導(dǎo)通,使Q34截止,通過R348電阻上拉得到高電平的PCH_DPWROK信號給橋,表示主板深度休眠供電正常。電源輸出5VSB待機(jī)電壓,通過R435和R434電阻分壓,得到2.5V電壓,關(guān)到比擬器U8A的2腳,和U8B的6腳。待機(jī)時(shí)VCC、+12V都無輸出,比擬器正輸入端電壓小于負(fù)輸入端電壓,輸出低電平。分別送到Q53和Q69的G極,使Q69導(dǎo)通,Q53截止,5VSB通過Q69轉(zhuǎn)換為5VDUAL電壓輸出。開機(jī)后VCC輸出5V電壓,+12V輸出12V電壓,通過電阻分壓送到比擬器正輸入端,比擬器正輸入端電壓大于負(fù)輸入端電壓,比擬器輸出高阻態(tài),通過+12V上拉為12V高電平,分別送到Q53和Q69使Q53導(dǎo)通,Q69截止,VCC通過Q53轉(zhuǎn)換為5VDUAL電壓輸出?!睶53為N溝道MOS管,Q69為P溝道MOS管〕5VDUAL電壓通過Q66降壓為3.3V的3VDUAL待機(jī)電壓,給PCI-E插槽提供待機(jī)供電。IO得到3VDUAL_PCH待機(jī)供電后,從116腳輸出高電平的RSMRST#信號,通過R412電阻上拉為3.3V,發(fā)送到橋表示主橋待機(jī)供電正常。

-RSMRST#信號同時(shí)受控于橋的-DEPSLP信號〔待機(jī)供電開啟SLP_SUS〕,橋輸出高電平的-DEPSLP信號使D9截止,Q63三極管導(dǎo)通,MOS管Q58截止,-RSMRST#信號通過前面上拉為高電平。二、

觸發(fā)信號產(chǎn)生原理1.觸發(fā)信號

-PWRBTSW開關(guān)針通電阻上拉為電平,觸發(fā)開關(guān)產(chǎn)生-0V-跳變的觸發(fā)信號-PWRBT1,通過電阻R364改名為-PWRBTSW,送到IO芯片IT8728的106腳。2.上電請求

PWRBTSWIO芯片收到觸發(fā)信號,并且待機(jī)電壓正常后,從103腳輸出-0V-跳變的PWRBTSW信號,送給橋請求上電。3.

橋收到上電請求信號,并且待機(jī)條件正常后,輸出待續(xù)高電平的-S4_S5和-SLP_S3信號。-S4_S5信號去開啟內(nèi)存供電,-SLP_S3信號給IO芯片表示允許上電。內(nèi)存供電DDR15V5VDUAL一路通過D3、R396給芯片ISL6545的5腳供電,另一路通過電感L4給Q42的D極供電。芯片通過內(nèi)部給1腳供電。7腳得高電平的DDR_EN信號后,芯片從2腳和4腳分別輸出上下管驅(qū)動信號,控制上下管交替導(dǎo)通,將5VDUAL降壓得到DDR_15V內(nèi)存供電。

內(nèi)存供電開啟信號DDR_EN橋輸出高電平的-S4_S5信號通過R415電阻送到三極管Q60的B極,使Q60導(dǎo)通,Q61截止,通過芯片ISL6545內(nèi)部上拉得到高電平的DDR_EN信號。

4.開啟上電PSON#IO芯片收到-SLP_S3高電平的上電允許信號后,從107

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論