數(shù)字電子技術基礎-習題題庫_第1頁
數(shù)字電子技術基礎-習題題庫_第2頁
數(shù)字電子技術基礎-習題題庫_第3頁
數(shù)字電子技術基礎-習題題庫_第4頁
數(shù)字電子技術基礎-習題題庫_第5頁
已閱讀5頁,還剩126頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

數(shù)字電子技術基礎習題第一章 數(shù)字邏輯基礎第二章 邏輯門電路第五章時序邏輯電路第六章脈沖信號的產(chǎn)生與轉換第三章 組合邏輯電路第四章 觸發(fā)器電路第七章 數(shù)/

模(D/

A)和模/

數(shù)(A/

D)轉換第八章~第十四章《應用篇》數(shù)字電子技術基礎習題第一章 數(shù)字邏輯基礎第二章 邏輯門電路第五章時序邏輯電路第六章脈沖信號的產(chǎn)生與轉換第三章 組合邏輯電路第四章 觸發(fā)器電路第七章 數(shù)/

模(D/

A)和模/

數(shù)(A/

D)轉換第八章~第十四章《應用篇》數(shù)字電子技術基礎習題第一章 數(shù)字邏輯基礎第二章 邏輯門電路第五章時序邏輯電路第六章脈沖信號的產(chǎn)生與轉換第三章 組合邏輯電路第四章 觸發(fā)器電路第七章 數(shù)/

模(D/

A)和模/

數(shù)(A/

D)轉換第八章~第十四章《應用篇》因為邏輯表達式A+B+AB=A+B成立,所以

AB=0成立。(×)已知AB+C=AB+D,則可得C=D。(×)若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。(

×)9.因為邏輯表達式AB

AB

AB

AB

AB

成立AB

AB

A成B立。(所以

×10. 異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。(

√)三、單項選擇題A.

10101

B.

00100101

C.

100101D.

10101B.任一輸入是0D.全部輸入是1A.

Y

B.

X

C.

D.2.

D

輸入情況下,“與非”運算的結果是邏輯0。=

A

。

A.全部輸入是0C.僅一輸入是03.

邏輯函數(shù)F

X

(X

Y)1.

十進制數(shù)25用8421BCD碼表示為

B

。A.

n

B.

2nC.

n2

D.

2n4.

當邏輯函數(shù)有n個變量時,共有

D

個變量取值組合。以下表達式中符合邏輯運算法則的是

D

。A.

C▲C=C2

B.

1+1=10

C.

0<1

D.

A+1=1A+BC=

C

。A.

A+B

B.

A+C

C.

(A+B)(A+C)

D.

B+CX

YX

Y7. 在函數(shù)F=AB+CD的真值表中,F(xiàn)=1的狀態(tài)有

D個。A.

2

B.

4

C.

6

D.

78. 已知某二變量輸入邏輯門的輸入

A、B及輸出Y的波形如下,它為

C

邏輯門的功能。A.與非門B.或非門C.與門D.異或門ABY四、多項選擇題A.手電筒開關C.汽車的車門開關B.普通水龍頭中的流水量D.房間內(nèi)的溫度A.容易設計C.保密性好B.通用性強D.抗干擾能力強3.=

AC

。1.

下列現(xiàn)象中,是數(shù)字量的是

AC

。2.

與模擬電路相比,數(shù)字電路主要的優(yōu)點有ABCD。A.

B.A.

真值表

B.

表達式

C.

邏輯圖D.卡諾圖A.全部輸入是0C.任一輸入為0,其他輸入為1B.全部輸入是1D.任一輸入為1F

AB

BD

CDE

ADAB

D

(

AB

)DC.

(AD)(B

D)D.

(AD)(B

D)4.

邏輯函數(shù)的表示方法中具有唯一性的是

AD

。5.

BCD

輸入情況下,“或非”運算的結果是邏輯0。五、計算分析1.

將下列十進制數(shù)轉換為二進制數(shù):24

63

129

365

24

10

63

10

11000

2

111111

2

129

10

365

10

10000001

2

101101101

22.

將下列二進制數(shù)轉換成十進制數(shù):1011

11010

1110101

10100011

1011

2

11

10

11010

2

26

10

110101

2

53

10

10100011

2

163

103.

將下列二進制數(shù)轉換成十六進制數(shù):1)2)2

16

10101111

16

10101111

2

AF

10101001101

2

16

16

10101001101

2

54D將下列十六進制數(shù)轉換成二進制數(shù):5

E

2

D4

F0

5E

16

1011110

2

2D4

16

1011010100

2

F

0

16

11110000

2將下列十進制數(shù)轉換成十六進制數(shù):37

312

125

37

10

25

16

312

10

138

16

125

10

7D

16

6.將下列十六進制數(shù)轉換成十進制數(shù):A0

F43

6

A

10

A0

16

160

10

F

43

1

6

3907

10

6

A

16

106

10

10

16

16

107

.當變量A,B,C取哪些組合時,下列邏輯函數(shù)L的值為1

1

)L

AB

BC2

)

L

AB

BC

AB

解:當A、B、C分別為0

10、100、101、110時,邏輯函數(shù)L的值為1。2

)

L

AB

BC

A

B

解:當A、B、C分別為0

10、100、101時,邏輯函數(shù)L的值為1。8.寫出圖中各邏輯圖輸出L的邏輯表達式(提示:根據(jù)邏輯圖逐級寫出輸出端的邏輯函數(shù)式)。解:a圖的邏輯表達式為b圖的邏輯表達式為L

AB

BCL

AB

BC

AC9.試畫出下列邏輯函數(shù)表達式的邏輯圖:1

)L

AB

CD2

)

L

AB

C

D

AC

10.用真值表驗證下列等式:1

)

AB

AB

AB

AB解:函數(shù)和的真值表如下:兩函數(shù)具有相同的真值表,所以等式成立。2

)解:函數(shù)和的真值表如下:AB

BC

AC

AB

BC兩函數(shù)具有相同的真值表,所以等式成立。11.利用代數(shù)法證明下列等式:1

)證明:AB

AB

BC

AB

AB

AC2)AB

AB

AB證明:AB

AB

AB

AB

AB

A

B

A

B

AA

AB

AB

B

B

AB

AB12.試根據(jù)邏輯函數(shù)Y1

,Y2

的真值表,分別寫出它們的與或表達式:解:Y1

ABC

ABC

ABCY2

ABC

ABC

ABC

ABC

ABC用代數(shù)法將下列各邏輯式化簡成最簡與或式:Y

AB

(BC

A)解:Y

AB(BC

A)ABBC

AAB

ABC

AB

ABY

A

B

AB

解:Y

A

B

AB

AAB

BAB

AB3

)解:Y

AABC

ABC

CB

CBY

AABC

ABC

CB

CBA

ABC

ABC

CB

CBA1

CB

CB

114.將下列函數(shù)展開為最小項表達式:1

)Y

A,

B,

C

AB

BC

CA2)Y

J

,

K,

Q

J

Q

KQYJ

,

K,

QJ

Q

KQ

J

KQ

J

KQ

J

KQ

J

KQ15.將下列函數(shù)化簡并轉換為較簡的與或式,與非—與非式,或與式,與或非式和或非—或非式:1

)Y(

A,

B,

C)

A(BC

BC)

A

B

C

ABC

ABC2)

Y

AC

ABC

BC第二章邏輯門電路習題和答案BS

CC

CES

C一、填空題晶體管截止的條件是(

UBE

≤0

V

)。晶體管飽和導通的條件是(

IB≥IBS

)。晶體管飽和導通的I

BS是(IBS=(VCC-UCES

)/βRC

)。門電路輸出為

電平時的負載為拉電流負載,輸出為

電平時的負載為灌電流負載。晶體三極管作為電子開關時,其工作狀態(tài)必須為

飽和

狀態(tài)或截止

狀態(tài)。低電平態(tài)

高電平態(tài)

高阻態(tài)74LSTTL電路的電源電壓值和輸出電壓的高、低電平值依次為(

5

V、2.7

V、0.5

V

)。74TTL電路的電源電壓值和輸出電壓的高、低電平值依次為(

5

V、2.4

V、0.4

V

)。

三態(tài)門具有3種輸出狀態(tài),它們分別是低電平態(tài)

、高電平態(tài)

、高阻態(tài)

。集電極開路輸出門的英文縮寫為

OC

門,工作時必須外加

電源

上拉電阻

。

CMOS門電路的閑置輸入端不能(懸空),對于與門應當接到(高)電平,對于或門應當接到(低)電平。二、判斷題普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會損壞器件。(√)集成與非門的扇出系數(shù)反映了該與非門帶同類負載的能力。(√)將二個或二個以上的普通TTL與非門的輸出端直接相連,可實現(xiàn)線與。(×)三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。(×)當TTL與非門的輸入端懸空時相當于輸入為邏輯1。(

√)

TTL集電極開路門輸出為1時由外接電源和電阻提供輸出電流。(

√)CMOS

OD門(漏極開路門)的輸出端可以直接相連,實現(xiàn)線與。(√)三、單項選擇題1

、已知發(fā)光二極管的正向壓降UD

=1.7

V,參考工作電流ID

=10

mA,某TTL門輸出的高低電平分別為UOH

=3.6

V,UOL

=0.3

V,允許的灌電流和拉電流分別為IOL

=15

mA,IOH

=4

mA。則電阻R應選擇(

D)A.1

00

B.

510

C.2

.2

k繩

D.3

00

繩2.

數(shù)字電路中規(guī)定了高電平的下限值,并稱為標準高電UOL

UOH

USH3.

數(shù)字電路中規(guī)定了低電平的上限值,并稱為標準低電平,用(A.

USL

B.

C.

D.UOL

UOH

USHA

)來表示。平,用(

D

)

來表示。A.

USL

B.

C.

D.4.A.TSL門C.漏極開路門B.OC門D.CMOS與非門A.三態(tài)門C.異或門B.OC門D.與非門以下電路中常用于總線應用的有(A

)。5.

在TTL邏輯門中,為實現(xiàn)“線與”,應選用(

B

)TTL與非門帶同類門的個數(shù)為N,其低電平輸入電流為1.5mA,高電平輸入電流為10uA,最大灌電流為

15mA,最大拉電流為400uA,選擇正確答案N最大為(

B

)A.

N=5

B.

N=10

C.

N=20

D.

N=4074HC系列集成電路與TTL74系列相兼容是因為

C

。引腳兼容

B.

邏輯功能相同C.以上兩種因素共同存在74HC電路的最高電源電壓值和這時它的輸出電壓的高、低電平值依次為

C

。5V、3.

6V、0.

3V

B.

6V、3.

6V、0.

3VC.6V、5.8V、0.1V9.標準CMOS電路CD4000系列的電源電壓值是()A.

2V~8VB.3V~18VC.

2V~5.

5VD.4.

75V~5.

25VBA.降低飽和深度C.采用有源泄放回路B.增加飽和深度D.采用抗飽和三極管四、多項選擇題1

.三極管作為開關使用時,要提高開關速度,可

ACD

。2

.

以下電路中可以實現(xiàn)“線與”功能的有CD

。A.與非門C.集電極開路門B.三態(tài)輸出門

D.漏極開路門A.接電源C.接地B.通過電阻3kΩ接電源D.與有用輸入端并聯(lián)3. 對于TTL與非門閑置輸入端的處理,可以

ABD

。4. 三態(tài)門輸出高阻狀態(tài)時,

ABD

是正確的說法。A.用電壓表測量指針不動C.電壓不高不低B.相當于懸空D.測量電阻指針不動A.微功耗C.高抗干擾能力B.高速度D.電源范圍寬5.

CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點是

ACD

。A.UOHmin≥UIHminC.

IOHmax≥IIHB.

UOLmax≤UIL

maxD.

IOLmax≥IIL6. 一種類型的集成電路(作為前級驅動門)要能直接驅動另一種類型的集成電路(作為后級負載門),必須保證

A方BC面D的適配。五、計算分析1.判斷圖所示各電路中三極管工作在什么狀態(tài)(設β=5

0

)。解:a圖三極管處于放大狀態(tài),

b圖三極管處于飽和狀態(tài),

c圖三極管處于截止狀態(tài),

d圖三極管處于截止狀態(tài)。

6

12

5150

1圖a:IB

I

BS

12

12

4750

1.5圖b:I

B

I

BS

2.電路如圖a、b所示,已知A、B、C波形如圖c所示,試畫出相應的輸出Y1

、Y2

波形。CABCY

1Y

23.如圖所示電路,試寫出邏輯表達式。解:

Y

AB6.畫出圖所示三態(tài)門的輸出波形。7.圖所示的TTL門電路中,輸入端1、2、3為多余輸入端,試問哪些接法是正確的?答:圖a、b、d、e、g是正確的。8.在CMOS門電路中,有時采用如圖所示的方法來擴展輸入端。試分別寫出a圖和b圖中Y1

、Y2

的邏輯表達式。這種方法能否用于

TTL電路?為什么?這種方法不適用于TTL電路,主要由于這種方法不能滿足TTL電路的高、低電平要求。例如,在a圖中,如果是TTL電路,當輸入A為低電平0.5

V時,TTL與非門的輸入端電平將達到1.2

V左右,不滿足TTL電路對輸入低電平的要求。在b圖中,如果是TTL電路,當輸入C為高電平2.7

V時,TTL或非門的輸入端電平只有2

V左右,噪聲容限約為零,抗干擾能力極差。所以,這種方法不適用于TTL電路。解:Y1AB

C

D

E

。ABCDE

,Y29.用OC門驅動繼電器的電路如圖所示,OC門選用的是7406(外接電壓最大可達30V,IOLma

x=40

mA),驅動J

QX-4型繼電器(額定電壓12V,線圈電阻R=450繩,吸動電壓9

V)。問電源電壓應選幾伏?OC門7406的驅動負載能力是否滿足?的額定工作電壓為12伏,OC門7406外接電壓最大可達30V,也能滿足要求。所以,OC門7406的驅動負載能力能夠滿足要求。解:電源電壓VCC

2應選12伏。R

0.45V

1227mA,OC門7

406

J

QX-4型繼電器的額定工作電流為:I

的驅動負載能力IOLma

x=40

mA,能滿足要求。J

QX-4型繼電器第三章組合邏輯電路一、填空題若要實現(xiàn)邏輯函數(shù)F=AB+BC,可以用一個

與或

門;或者用

個與非門;或者用

個或非門。半加器有

2

個輸入端,

2

個輸出端;全加器有

3

個輸入端,

2

個輸出端。半導體數(shù)碼顯示器的內(nèi)部接法有兩種形式:共陰極接法和共陽極接法。對于共陽接法的發(fā)光二極管數(shù)碼顯示器,應采用

電平驅動的七段顯示譯碼器。(

√)二、判斷題優(yōu)先編碼器的編碼信號是相互排斥的,不允許多個編碼信號同時有效。 (

×

半導體數(shù)碼顯示器的工作電流大,約10mA左右,因此,需要考慮電流驅動問題。(

√)液晶顯示器的優(yōu)點是功耗極小、工作電壓低。(

√)液晶顯示器可以在完全黑暗的工作環(huán)境中使用。(

×)三、單項選擇題1.若在編碼器中有50個編碼對象,則要求輸出二進)位。C.

10

D.

50A.

1

B.

2

C.

3D.

83. 將二進數(shù)A=1011和B=1100作為74HC85的輸入,則( )數(shù)據(jù)輸出端為1制代碼位數(shù)為(

BA.

5

B.

62. 八路數(shù)據(jù)分配器,其地址輸入端有(

C

)個。( )數(shù)據(jù)輸出端為1。A.

FA>B

B.

FA<B

C.

FA=B

D.

I

A>BB四、計算分析1.試分析圖所示邏輯電路的功能。解:1

)逐級寫出邏輯表達式。Y

AB

C

D

AB

C

D)列出真值表)功能分析該電路為奇偶校驗電路2.邏輯電路如圖所示,試分析其邏輯功能。解

1

)寫出邏輯表達式解:1

)寫出邏輯表達式。2

)列出真值表。如下表所示3

)確定邏輯功能。是A、B的同或邏輯3.試分析圖所示邏輯電路的功能。Si

Ai

Bi

Ci

1Ci

(Ai

B

i

)

Ci

1

Ai

Bi(Ai

B

i

)Ci

1

Ai

Bi(Ai

Bi

Ai

Bi

)

Ci

1

Ai

Bi解

1

)逐級寫出邏輯表達式

=AB

C A

B

C

AB解:1

)逐級寫出邏輯表達式

2

)列出真值表3

)分析邏輯功能。為全加器的邏輯電路圖。=Ai

Bi

Ci

1

Ai

Bi

Ci

1

Ai

Bi4.試用與非門和反相器設計一個四位的奇偶校驗器,即當四位數(shù)中有奇數(shù)個1時,輸出為0,否則輸出為1。解:1

)分析命題。設輸入變量為A、B、C、D,輸出變量用

Y表示,然后對邏輯變量進行賦值:Y=0表示A、B、C、D四位數(shù)中有奇數(shù)個1,Y=1表示A、B、C、D四位數(shù)中有偶數(shù)個1。根據(jù)題意列真值表(見后表)根據(jù)真值表寫出相應的邏輯表達式并進行化簡和變換。由于要求用與非門和反相器實現(xiàn),所以表達式應該用與非—與非表達式。根據(jù)真值表可得:Y

ABCD

ABCD

ABCD

ABC

D

ABCD

ABCD

ABCD

ABCDABCD

ABCD

ABCD

ABC

D

ABCD

ABCD

ABCD

ABCD畫出函數(shù)的邏輯圖(圖略)。返回設計一個故障指示電路,要求的條件如下:兩臺電動機同時工作時,綠燈G亮;其中一臺發(fā)生故障時,黃燈Y亮;兩臺電動機都有故障時,則紅燈R亮。解:(1

)分析命題。設輸入變量為A、B,分別表示兩臺電動機的工作狀態(tài),輸出變量用G、Y、R表示。然后對邏輯變量進行賦值:A、B為0時表示電動機正常工作,A、B為1時表示電動機發(fā)生故障;G=1表示A、B兩臺電動機同時工作;Y=

1表示A、B兩臺電動機中有一臺發(fā)生故障;R=1表示A、B兩臺電動機都有故障。(2

)根據(jù)題意列真值表(3)根據(jù)真值表可得G

ABY

AB

AB

ABR

AB(4

)畫出函數(shù)的邏輯圖(圖略)作信號

C=1手動操作

Y為列車開動信號

Y=1列車開動6.有一列自動控制的地鐵電氣列車,在所有的門都已關上和下一段路軌已空出的條件下才能離開站臺。但是,如果發(fā)生關門故障,則在開著門的情況下,車子可以通過手動操作開動,但仍要求下

一段空出路軌。試用與非門設計一個指示電氣列車開動的邏輯電

路。(提示:設A為門開關信號,A=1門關;B為路軌控制信

號,B=1路軌空出;C為手動操作信號,C=1手動操作;Y

為列車開動信號,Y=1列車開動。)解:1

)分析命題。設輸入變量為A、B、C,A為門開關信號,

A=1門關;B為路軌控制信號,B=1路軌空出;C為手動操

作信號,C=1手動操作;Y為列車開動信號,Y=1列車開動。根據(jù)題意列真值表根據(jù)真值表可得:

Y

ABC

ABC

ABC

ABC

ABC

ABCABC

ABC

ABC畫出函數(shù)的邏輯圖(圖略)。返回7.電路如圖所示,問圖中哪個發(fā)光二極管發(fā)光。答:發(fā)光二極管LED3

發(fā)光。8.設計一個如圖所示五段LED數(shù)碼管顯示電路。輸入為A、B,要求能顯示英文Error中的三個字母E、r、o(并要求AB=1時全暗),列出真值表,用與非門畫出邏輯圖。解:1

)分析命題。設輸入變量為A、B,輸出變量用a、b、c、d、e表示。然后對邏輯變量進行賦值:A、B為00時顯示E,A、

B為01時顯示r,AB為10時顯示o,A、B為11時全暗;輸出變

量為1時表示該段顯示。2

)根據(jù)題意列真值表,3

)根據(jù)真值表可得:4

)畫出函數(shù)的邏輯圖(圖略)時

表示輸血者是A型血型

D為00

表示被輸血者是A9.人有四種血型:A、B、AB和O型,O型為萬能輸血者,能為其它血型的被輸血者輸血,AB為萬能被輸血者,能接受其它

血型為其輸血,其它情況輸血者必須和被輸血者血型相同,否則

會有生命危險。試用與非門設計一個組合邏輯電路,判斷輸血者

和被輸血者血型是否符合規(guī)定。(提示:可用兩個輸入變量的組

合代表輸血者血型,另外兩個輸入變量的組合代表被輸血者血型,用輸出變量代表是否符合規(guī)定。)解:1

)分析命題。設輸入變量為A、B、C、D。A、B為00時,表示輸血者是A型血型,C、D為00時,表示被輸血者是A型血型;A、B為01時,表示輸血者是B型血型,C、D為01時,表示被輸血者是B型血型;A、B為10時,表示輸血者是AB型血型,C、D為10時,表示被輸血者是AB型血型;A、B為11時,表示輸血者是O型血型,C、D為11時,表示被輸血者是O型血型。輸出變量用Y表示。Y=1表示符合規(guī)定,Y=0表示不符合規(guī)定。2

)根據(jù)題意列真值表根據(jù)真值表寫出相應的邏輯表達式并進行化簡和變換Y

ABCD

ABCD

ABCD

ABC

D

ABCD

ABCD

ABCDABC

D

ABCDAB

D

CD

BCD

AB畫出函數(shù)的邏輯圖(圖略)10.如圖所示,74

HC1

53是四選一數(shù)據(jù)選擇器,試寫出輸出Y的最簡與或表達式解:Y(A

A)D(A

A)D1

0

0

1

0

1(A1

A0

)D2

(A1

A0

)D311、用74

HC1

53實現(xiàn)邏輯函數(shù):Z

ABC

AB

ABCY

(A1

A0

)D0

(A1

A0

)D1

(A1

A0

)D2

(A1

A0

)D312.如圖所示,74

HC1

38是3線-8線譯碼器,試寫出Z1

、Z2

的最簡與或式。解:13.如圖所示,74

HC1

48是8線-3線優(yōu)先編碼器,試判斷輸出信號W、Z、B2

、B1

、B0

的狀態(tài)(高電平或低電平)。14.用3線-8線譯碼器74

HC1

38和與非門分別實現(xiàn)下列邏輯函數(shù)。提示:先將下列邏輯函數(shù)轉換成最小項表達式,然后再轉換成與非-與非表達式。另外,74

HC1

38的輸出分別等于輸入。A2

A1

A0變量的與非邏輯,例如,Y3

1

)Z

ABC

A(B

C)2

Z

AB

BC解:1

)2

)15.試用EPROM實現(xiàn)一組邏輯函數(shù):Y1

ABC

ABD

ACD

BCDY2Y3Y4ABC

AB

D

ACD

BCDABCD

ABCDABCD解

需要

2

4

4位 即16

×4

位容量的EPROM

經(jīng)過函數(shù)變換ABCD

ABCDABCDABC

AB

D

ACD

BCD

ABCD

ABCD

ABCD

ABCD

ABCDY1

ABC

ABD

ACD

BCD

ABCD

ABCD

ABCD

ABC

D

ABCDY2Y3Y4指出需要多大容量的EPROM,并且列出存儲矩陣的存儲內(nèi)容表。解:需要2

4

4位,即1

6×4位容量的EPROM。經(jīng)過函數(shù)變換,2

RS觸發(fā)器的約束條件RS

0

表示不允許出現(xiàn)第四章觸發(fā)器電路一、判斷題由兩個TTL或非門構成的基本RS觸發(fā)器,當

R=S=0時,觸發(fā)器的狀態(tài)為不定。(×)RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。(√)5

D觸發(fā)器的特性方程為Q

=D 與Q

無3.邊沿J

K觸發(fā)器,在CP為高電平期間,當

J=K=1時,狀態(tài)會翻轉一次。(×)也可能為0態(tài)。同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。(√)D觸發(fā)器的特性方程為Qn+1

=D,與Qn無關,所以它沒有記憶功能。(×)RS觸發(fā)器的不定狀態(tài)是指RS輸入信號同時消失后(同時變?yōu)椤?”或同時變?yōu)椤?”),觸發(fā)器轉換到什么狀態(tài)將不能確定,可能為1態(tài),(

)A.

J=

D,

K=

DB.

K=

D,

J=

DD.

J=

K=

D二、單項選擇題1.為實現(xiàn)將J

K觸發(fā)器轉換為D觸發(fā)器,應使

A

。A.

0

B.

1

C.

QC.

J=

K=

D2.對于J

K觸發(fā)器,若J=K,則可完成

C

觸發(fā)器的邏輯功能。A.RS

B.D

C.T

D.Tˊ3.欲使D觸發(fā)器按Qn+1

=Qn

工作,應使輸入

D=

D

。nD.

QA.

0

B.

1

C.QnD.Q

n4.對于D觸發(fā)器,欲使Qn+1

=Qn,應使輸入

D=

C

。A.主從J

K觸發(fā)器C.邏輯門控RS鎖存器B.主從D觸發(fā)器

D.邊沿D觸發(fā)器5.一個觸發(fā)器可記錄一位二進制代碼,它有(

C

)個穩(wěn)態(tài)。A.4

B.1

C.2

D.36.在下列觸發(fā)器中,有約束條件的是(

C

)。三、多項選擇題,K=

11

.

欲使J

K觸發(fā)器按Qn+

1

=

Qn工作,可使J

K觸發(fā)器的輸入端

ACD

。,K=Q

nB.

J=

QnnD.

J

=QA.

J=

1

,

K=

QnnC.

J=Q

,

K=

Qn2

.

對于T觸發(fā)器,若原態(tài)Qn=

1

,欲使次Qn+

1

=

1

,應使輸入T=

AD

。nA.

0

B.

1

C.

Qn

D.QA.

J=

K=

1C.

J=

Qn,

K=

1B.

J=

Qn,

K=

QnD.

J=

0

,

K=

1的輸入端3

.

欲使J

K觸發(fā)器按Qn+

1

=

0

工作,可使J

K觸發(fā)器的輸入端

BCD

。D.

J=

Qn,

K=

04

.

欲使J

K觸發(fā)器按Qn+

1

=

Qn工作,可使J

K觸發(fā)器的輸入端

ABD

。A.

J=

K=

0nC.

J=Q

,K=

QnnB.

J=

Qn,

K=

Q5.對于T觸發(fā)器,若原態(tài)Qn=0,欲使次態(tài)Qn+1

=1,應使輸入T=

BD

。A.

0

B.

1

C.

QnD.Q

n6

.

欲使J

K觸發(fā)器按Qn+

1

=

1

工作,可使J

K觸發(fā)器的輸入端

BCD

。A.

J=

K=

1

B.

J=

1

,

K=

0C.

J=

K=Qn

nD.

J=Q

,K=

0四、計算分析1.在圖所

示的基本RS鎖存器中,觸發(fā)輸入信號如圖所示,試畫出其Q和Q端的波形。_R_SQ_QRS2.在由或非門構成的RS鎖存器電路中,已知R、S端的波形如圖所示,試畫出Q、Q

的波形。Q_QCPS3.設邏輯門控RS鎖存器初始狀態(tài)為0,R、S端的波形如圖所示。試畫出其輸出端Q、Q

的波形。RQ_Q如圖所示,試畫出其Q端的波形。設觸發(fā)器的初態(tài)為0。4.在維持阻塞D觸發(fā)器中,已知CP、D、S

d

、Rd

的波形DQCPS

dRd5.試畫出圖a所示電路D端及Q端的波形,輸入信號的波形如圖b所示。設D觸發(fā)器的初始狀態(tài)為0。CPAB_DQS

d_R

d6.圖所示電路是由D觸發(fā)器和與門組成的移相電路,在時鐘脈沖作用下,其輸出端A、B輸出2個頻率相同,相Q位不同的脈沖信號。試畫出Q、Q、A、B端的時序圖。CPQQAB7.電路如圖a所示,B端輸入的波形如圖b所示,試畫出該電路輸出端G的波形。設觸發(fā)器的初態(tài)為0。9.電路如圖所示,設觸發(fā)器初始狀態(tài)均為零,試畫出在

CP作用下Q1

和Q2

的波形。CPQ1Q2Q210.已知下降沿觸發(fā)型J

K觸發(fā)器的CP、J、K波形如圖所示,試分別畫出其Q端的波形。設S

d=Rd

=1,觸發(fā)器的初始狀態(tài)為零。Cp

JKQ11.某同學用圖a所給器件構成電路,并在示波器上觀察到圖b所示波形。試問電路是如何連接的?請畫出邏輯電路圖。=1YCPQQJK12.由兩個邊沿J

K觸發(fā)器組成如圖a所示的電路,若CP、

A的波形如圖b所示,試畫出Q1

、Q2

的波形。設觸發(fā)器的初始狀態(tài)均為零。CPAQ1Q1Q1Q213.圖所示電路為單脈沖發(fā)生器,即每按一下按鈕S,則在Q1端得到一個標準脈沖。CP為一連續(xù)脈沖,其頻率為f0

。用時序圖說明電路工作原理;求出輸出端Q1

脈沖寬度與CP脈沖的關系;Q1Q2(1)CP_J

1

、Rd2(2)tw—fOtw

=

Tcp

=

114.圖a所示各觸發(fā)器的CP波形如圖b所示,試畫出各觸發(fā)器輸出端Q波形。設各觸發(fā)器的初態(tài)為0。CP"0"Q1Q2

,Q4Q3

,Q5Q615.試畫出利用D觸發(fā)器7

4

HC7

4組成的四分頻電路,并畫出時序圖說明工作過程。CPTQ1Q24Tfo=

1_

f4

T_

_Q1

Q1

Q

2

Q274HC74D1

CP1

CP2

D2CP

(f

T)笫五章時序邏輯電路一、填空題組合邏輯電路任何時刻的輸出信號,與該時刻的輸入信號有關;與電路原來所處的狀態(tài)

無關;時序邏輯電路任何時刻的輸出信號,與該時刻的輸入信號有關;與信號作用前電路原來所處的狀態(tài)有關。一個4位移位寄存器,經(jīng)過

4

個時鐘脈沖CP后,4位串行輸入數(shù)碼全部存入寄存器;再經(jīng)過

4個時鐘脈沖CP后可串行輸出4位數(shù)碼。的CP端與4

時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時3

、構成一異步

2

n進制加法計數(shù)器需要

n

個觸發(fā)器,一般將每個觸發(fā)器接成 計數(shù)或T′

型觸發(fā)器。如果觸發(fā)器是上升沿觸發(fā)翻轉的,則將最低位觸發(fā)器CP端與計數(shù)脈沖輸入端相連,高位觸發(fā)器 鄰低位

Q

相連。時序邏輯電路按照其觸發(fā)器是否有統(tǒng)

的時鐘脈沖控制分為

同步

時序電路和

異步

時序電路。要組成模15計數(shù)器,至少需要采用

4

個觸發(fā)器。二、判斷題異步時序電路的各級觸發(fā)器類型不同。(×)組合電路不含有記憶功能的器件。

(√)模N計數(shù)器可用作N分頻器。(

√)把一個5進制計數(shù)器與一個10進制計數(shù)器串聯(lián)可得到15進制計數(shù)器。(

×)4位同步二進制加法計數(shù)器與4位異步二進制加法計數(shù)器的狀態(tài)轉換表不同。(

×)8

具有

N

個獨立的狀態(tài)

計滿

N

個計數(shù)脈沖利用反饋歸零法獲得N進制計數(shù)器時,若為異步置零方式,有短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。(√)計數(shù)器的模是指對輸入的計數(shù)脈沖的個數(shù)。(×)具有N個獨立的狀態(tài),計滿N個計數(shù)脈沖后,狀態(tài)能進入循環(huán)的時序電路,稱之模N計數(shù)器。(√)三、單項選擇題下列電路中,不屬于組合邏輯電路的是(

D)。A.

編碼器

B.

譯碼器

C. 數(shù)據(jù)選擇器

D. 計數(shù)器同步時序電路和異步時序電路比較,其差異在于后者(B

)。A.沒有觸發(fā)器C.沒有穩(wěn)定狀態(tài)B.沒有統(tǒng)一的時鐘脈沖控制D.輸出只與內(nèi)部狀態(tài)有關3.判斷圖題所示電路為(

D):A.并行輸入數(shù)碼寄存器

C.右移位寄存器B.左移位寄存器D.串并行輸入移位數(shù)碼寄存器4.在下列邏輯電路中,不是組合邏輯電路的有(

D)。A.譯碼器

B.編碼器

C.全加器

D.寄存器5.判斷圖題所示電路為(

A):A.并行輸入數(shù)碼寄存器

B.左移位寄存器C.右移位寄存器

D.串并行輸入移位數(shù)碼寄存器7.判斷圖題所示電路為(

B):6

.

下列電路中,常用于數(shù)據(jù)串并行轉換的電路為(

C)。A.加法器

B.

計數(shù)器

C.移位寄存器

D.數(shù)值比較器A.

數(shù)碼寄存器

B.

左移位寄存器

C.

右移位寄存器8. 某移位寄存器的時鐘脈沖頻率為100KHZ,欲將存放在該寄存器中的數(shù)左移8位,完成該操作需要(

B

)時間A.

10μS

B.

80μS

C.

100μS

D.

800ms9. N個觸發(fā)器可以構成能寄存(

B

)位二進制數(shù)碼的寄存器。A.

N-

1

B.

N

C.

N+1

D.

2N10. 8位移位寄存器,串行輸入時經(jīng)(D)個脈沖后,8位數(shù)碼全部移入寄存器中。A.

1

B.

2

C.

4

D.

811. 判斷圖題所示電路為何種計數(shù)器(

A

)。A.異步二進制減法C.異步二進制加法B.同步二進制減法D.同步二進制加法12. 用二進制異步計數(shù)器從0做加法,計到十進制數(shù)178,則最少需要(

C

)個觸發(fā)器。AA.異步二進制減法B.同步二進制減法C.異步二進制加法D.同步二進制加法A.

6

B.

7

C.

8

D.

10某數(shù)字鐘需要一個分頻器將32768HZ的脈沖轉換為1HZ的脈沖,欲構成此分頻器至少需要(

B

)個觸發(fā)器。A.

10

B.

15

C.

32

D.

32768判斷圖題所示電路為何種計數(shù)器(

A

)。C

異步二進制加法

D

同步二進制加法15. 判斷圖題所示電路為何種計數(shù)器(

A

)。A.異步二進制減法C.異步二進制加法B.同步二進制減法D.同步二進制加法16.A.工作速度高C.電路簡單B.觸發(fā)器利用率高D.不受時鐘CP控制。一位8421BCD碼計數(shù)器至少需要(

B

)個觸發(fā)器。A.

3

B.

4

C.

5

D.

1017.

同步計數(shù)器和異步計數(shù)器比較,同步計數(shù)器的顯著優(yōu)點是(

A

)。18.欲設計0,1,2,3,4,5,6,7這幾個數(shù)的計數(shù)器,如果設計合理,采用同步二進制計數(shù)器,最少應使用(

)B

級觸發(fā)器。A.2

B.3

C.4

D.819.圖題所示74

HC1

61計數(shù)器電路的模是(

D

)。(提示:161為4位同步二進制加計數(shù)器,低電平異步清零,低電平同步置數(shù))A.7B.8C.9D.1

0GTQ3

Q2

Q1

Q0CO

GP

74HC1

61

LDD2

D1

D0

CRCP>CPD30 1

1

011120.把一個五進制計數(shù)器與一個四進制計數(shù)器串聯(lián)可得到(D)進制計數(shù)器。A.4

B.5

C.9

D.2

021 判斷圖題所示電路為(

D)計數(shù)器A.異步二進制減法C.異步二進制加法B.同步二進制減法D.同步二進制加法21. 判斷圖題所示電路為(

D)計數(shù)器。22.

圖題分別為四個邏輯電路的狀態(tài)轉移圖,其中不具備自啟動特性的是(B

)。四、計算分析1.已知圖所示單向移位寄存器的CP及輸入波形如圖所示,試畫出Q0、Q1、Q2、Q3波形(設各觸發(fā)初態(tài)均為0)。0CPD0Q0Q1Q2Q3CPQ0__Q02.在控制測量技術中得到廣泛應用的兩相脈沖源電路如圖所示,試畫出在CP作用下Q0

、Q0

、Q1

、Q1

和輸出Z1

、

Z2

的波形,并說明Z1

、Z2

的相位(時間關系)差。Z1(Q1

)__Q1Q1

Q0Q1Q0Z23.在圖a所示電路中,設各觸發(fā)器初始狀態(tài)均為0,輸入端A、CP的波形如圖b所示。試畫出電路中B、C點的波形。CP

AQ0Q0Q1Q1BC4.利用集成計數(shù)器構成圖所示兩個電路,試分析各電路為幾進制計數(shù)器?并畫出狀態(tài)轉換圖。(163為同步二進制加計數(shù)器,具有同步置數(shù)、同步清零功能。160為同步十進制加計數(shù)器,具有異步清零、同步置數(shù)功能)a)為13進制計數(shù)器b)為50進制計數(shù)器狀態(tài)轉換圖(略)5.圖是利用74

HC1

63構成的N進制計數(shù)器,請分析其為幾進制計數(shù)器?(

163為同步二進制加計數(shù)器,具有同步置數(shù)、同步清零功能)60進制計數(shù)器復位功能6.由74

HC2

90構成的計數(shù)器電路如圖所示,試分析它們各為幾進制計數(shù)器?290為異步二—五—十進制計數(shù)器,具有異步置位、復位功能a)3進制計數(shù)器c)8進制計數(shù)器b)4進制計數(shù)器d)9進制計數(shù)器7.圖是利用74

HC1

92構成的2位十進制計數(shù)器,試分析電路為幾進制計數(shù)器?(192為同步十進制可逆計數(shù)器,具有異步清零、異步置數(shù)功能)61進制計數(shù)器8.某鉛筆廠為了統(tǒng)計需要,要求設計一個四十八進制計數(shù)器,試畫出利用集成計數(shù)器74

HC1

92構成的電路。(192為同步十進制可逆計數(shù)器,具有異步清零、異步置數(shù)功能)十位

個位Q3

Q2

Q1

Qo74HC192"1"Q3

Q2

Q1

QoR"1"&CPD

LDCO

74HC192CPD

LDCP

URCPU

CP

9.某藥品灌裝機械,灌裝藥片為60片一瓶和100片一瓶。試利用74

HC2

90為該機設計一個既適用于計60片的,也適合于計100片的藥片計數(shù)器。個位十位3

3290為異步二—五—十進制計數(shù)器,具有異步置位、復位功能當S擲到①時,為60進制計數(shù);當S擲到②時為100進制計數(shù)。CP74HC29074HC290SS

9

BR0

A

R0

BQ0

Q1

Q2

Q3S

9

A

S

9

BR0

A

R0

BQ0

Q1

Q2

Q3CP

1CP

0CP1CP0

S9

A121210.已知一天有24小時,試利用74

HC1

60設計一個二十四進制計數(shù)器。(160為同步十進制加計數(shù)器,具有異步清零、同步置數(shù)功能)個位十位ETEPR74HC160ETEP

R74HC160"1""1"CP&Q3

Q2

Q1

Q0Q3Q2

Q1

Q0CP

LDD3

D2

D1D0CPLDD3

D2

D1D0Co11.有一石英晶體,標稱振蕩頻率為32768

Hz,要用其產(chǎn)生穩(wěn)定的秒、分、小時脈沖信號輸出,試畫出電路框圖,并說明該電路的分頻過程。1

S1

分1

時晶體振蕩器32768Hz215分頻器60進制加計器60進制加計器12.某程序控制機床分9步循環(huán)工作,請用CD4

017為該機床設計一個9步循環(huán)控制器(即CD4

017的九個輸出端

Y0

~Y8

依此出現(xiàn)高電平)。脈沖振蕩器CPY0RCP

ECD4017Y9Y5Y6Y7Y8Y1Y2Y3Y44017

見下張幻燈片4017為扭環(huán)形十進制計數(shù)器(見康華光數(shù)字部分第5版301頁)。返回2

單穩(wěn)態(tài)觸發(fā)器在數(shù)字系統(tǒng)中應用很廣泛 通常用于脈第六章脈沖信號的產(chǎn)生與轉換一、填空題某單穩(wěn)態(tài)觸發(fā)器在無外觸發(fā)信號時輸出為0態(tài),在外加觸發(fā)信號時,輸出跳變?yōu)?態(tài),因此,其穩(wěn)態(tài)為

0

態(tài),暫穩(wěn)態(tài)為

1

態(tài),

暫穩(wěn)態(tài)所處時間的長短取決于電路本身

定時元件的參數(shù)。單穩(wěn)態(tài)觸發(fā)器在數(shù)字系統(tǒng)中應用很廣泛,通常用于脈沖信號的展寬、延時及整形。單穩(wěn)態(tài)觸發(fā)器有__1__個穩(wěn)定狀態(tài);多諧振蕩器有__0__個穩(wěn)定狀態(tài)。占空比q是指矩形波高電平持續(xù)時間與其 周期之比。CMOS

施密特

觸發(fā)器能將緩慢變化的非矩形脈沖變換成邊 沿陡峭的矩形脈沖。施密特觸發(fā)器有

2

個閥值電壓,分別稱作

上限閥值電壓

下限閥值電壓。555定時器型號的最后數(shù)碼為555的是

TTL

產(chǎn)品,為7555的是

CMOS

產(chǎn)品。

為了實現(xiàn)高的頻率穩(wěn)定度,常采用

石英晶體振蕩器單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時進入

暫穩(wěn)

態(tài)。二、判斷題正負尖脈沖的波形變換電路

(√)

當微分電路的時間常數(shù)τ=RC<<tW時,此RC電路會成為耦合電路。(×)積分電路是一種RC串聯(lián)電路,它是從電容兩 端上取出輸出電壓的。(√)微分電路是一種能夠將輸入的矩形脈沖變換為 正負尖脈沖的波形變換電路。(√)單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時間用tW表示,與電路 中RC成正比。(

√)單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時間與輸入觸發(fā)脈沖寬度成 正比。(×)施密特觸發(fā)器的正向閾值電壓一定大于負向閾值電壓。(√)石英晶體多諧振蕩器的振蕩頻率與電路中的

R、C成正比。(

×)多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。(

√)方波的占空比為0.5。(√)555定時器不僅可以組成多諧振蕩器,而且還可以組成單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器。(√)三、單項選擇題1、以下各電路中,

B

可以產(chǎn)生脈沖定時。

A.多諧振蕩器B.單穩(wěn)態(tài)觸發(fā)器

C.施密特觸發(fā)器D.石英晶體多諧振蕩器A.速度高C.振蕩頻率穩(wěn)定B.電路簡單D.輸出波形邊沿陡峭2.石英晶體多諧振蕩器的突出優(yōu)點是

C

。3.多諧振蕩器可產(chǎn)生

B

。A.正弦波

C.三角波B.矩形脈沖

D.鋸齒波A.多諧振蕩器

C.單穩(wěn)態(tài)觸發(fā)器B.施密特觸發(fā)器

D.二進制計數(shù)器4.能把2

kHz正弦波轉換成2

kHz矩形波的電路是(

B

)A.穩(wěn)態(tài)觸發(fā)器

C.多諧振蕩器B.雙穩(wěn)態(tài)觸發(fā)器

D.施密特觸發(fā)器5.用來鑒別脈沖信號幅度時,應采用(

D)6.輸入為2

kHz矩形脈沖信號時,欲得到500

Hz矩形脈沖信號輸出,應采用(

D)。A.多諧振蕩器

C.單穩(wěn)態(tài)觸發(fā)器B.施密特觸發(fā)器

D.二進制計數(shù)器7.用555定時器組成施密特觸發(fā)器,當輸入控制端C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論