《數(shù)字電子技術(shù)項目式教程》課件13 編碼器 組合電路小結(jié)_第1頁
《數(shù)字電子技術(shù)項目式教程》課件13 編碼器 組合電路小結(jié)_第2頁
《數(shù)字電子技術(shù)項目式教程》課件13 編碼器 組合電路小結(jié)_第3頁
《數(shù)字電子技術(shù)項目式教程》課件13 編碼器 組合電路小結(jié)_第4頁
《數(shù)字電子技術(shù)項目式教程》課件13 編碼器 組合電路小結(jié)_第5頁
已閱讀5頁,還剩24頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

內(nèi)容:1.(MSI)編碼器及應(yīng)用

2.組合邏輯電路小結(jié)

目的:

1.知道編碼器功能

2.歸納本章知識點以及作業(yè)中出現(xiàn)的疑難問題

重點:本章知識點小結(jié)生活中常用十進制數(shù)及文字、符號等表示事物。3.2.3編碼器數(shù)字電路只能以二進制信號工作。用二進制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼功能的邏輯電路,稱為編碼器。編碼譯碼編碼原則:N位二進制代碼可以表示2N個信號,則對M個信號編碼時,應(yīng)由2N≥M來確定位數(shù)N。例:對101鍵盤編碼時,采用了7位二進制代碼ASCⅡ碼。27=128>101。目前經(jīng)常使用的編碼器有普通編碼器和優(yōu)先編碼器兩種。1

二進制編碼器(普通編碼器)2優(yōu)先編碼器3.2.3編碼器1.二進制編碼器

定義:任何時刻只允許輸入一個有效編碼請求信號,否則輸出將發(fā)生混亂。

舉例:三位二進制普通編碼器輸入:八個信號(對象)

I0~I7

(二值量)八個同學(xué)請求編號輸出:三位二進制代碼

Y2Y1Y0稱八線—三線編碼器對同學(xué)編碼

I0

I1I2

I3I4

I5

I6

I7Y2Y1Y010000000000010000000010010000001000010000011000010001000000010010100000010110000000011118線-3線編碼器功能表任何時刻只允許輸入一個編碼請求2.優(yōu)先編碼器

在優(yōu)先編碼器中,允許同時輸入兩個以上的有效編碼請求信號。當(dāng)幾個輸入信號同時出現(xiàn)時,只對其中優(yōu)先權(quán)最高的一個進行編碼。

優(yōu)先級別的高低由設(shè)計者根據(jù)輸入信號的級別、輕重、緩急等情況而定。八線—三線優(yōu)先編碼器74LS148ST:使能輸入端YS:選通輸出端YEX:擴展輸出端八線—三線優(yōu)先編碼器74LS148I0~I7:編碼輸入端Y2~Y0:編碼輸出端ST:使能輸入端YS:選通輸出端YEX:擴展輸出端ST

74LS148的邏輯功能描述:

(1)編碼輸入端:邏輯符號輸入端上面均有“—”號,這表示編碼輸入低電平有效。I0~I7低電平有效無有效編碼請求優(yōu)先權(quán)最高

(2)編碼輸出端:從功能表可以看出,74LS148編碼器的編碼輸出是反碼。Y2

Y1、Y0

(3)選通輸入端:只有在=0時,編碼器才處于工作狀態(tài);而在=1時,編碼器處于禁止?fàn)顟B(tài),所有輸出端均被封鎖為高電平。SS禁止?fàn)顟B(tài)工作狀態(tài)型號名稱主要功能74LS14710線-4線優(yōu)先編碼器

74LS1488線-3線優(yōu)先編碼器

74LS1498線-3線優(yōu)先編碼器

74LS424線-10線譯碼器BCD輸入74LS1544線-16線譯碼器

74LS46七段顯示譯碼器BCD輸入、開路輸出74LS47七段顯示譯碼器BCD輸入、開路輸出74LS48七段顯示譯碼器BCD輸入、帶上拉電阻74LS49七段顯示譯碼器BCD輸入、OC輸出74LS15016選1數(shù)據(jù)選擇器反碼輸出74LS1518選1數(shù)據(jù)選擇器原、反碼輸出74LS153雙4選1數(shù)據(jù)選擇器

74LS2518選1數(shù)據(jù)選擇器原、反碼輸出,三態(tài)74LS854位數(shù)值比較器

74LS8668位數(shù)值比較器

型號名稱主要功能CC4014710線-4線優(yōu)先編碼器BCD輸出CC45328線-3線優(yōu)先編碼器

CC4555雙2線-4線譯碼器

CC45144線-16線譯碼器有地址鎖存CC4511七段顯示譯碼器鎖存輸出、BCD輸入CC4055七段顯示譯碼器BCD輸入、驅(qū)動液晶顯示器CC4056七段顯示譯碼器BCD輸入、有選通、鎖存CC4519四2選1數(shù)據(jù)選擇器

CC45128路數(shù)據(jù)選擇器

CC40634位數(shù)值比較器

3.1

組合電路的一般分析方法和設(shè)計方法3.2常用中規(guī)模集成組合邏輯模塊要求1、理解組合電路的分析方法,了解設(shè)計方法。2、掌握加法器、比較器、譯碼器、數(shù)選器的功能與基本應(yīng)用復(fù)習(xí)1組合電路特點、分析、設(shè)計2全加器74LS283功能、邏輯符號3比較器74LS85功能、邏輯符號。4譯碼器74LS138功能、邏輯符號、應(yīng)用分析。5數(shù)據(jù)選擇器74LS151、74LS153

功能、邏輯符號,應(yīng)用分析。本章知識點本章主要介紹組合電路的分析與設(shè)計方法。

1.組合電路的分析包括門電路構(gòu)成的組合電路、集成組合邏輯模塊構(gòu)成的組合電路兩部分。門電路構(gòu)成的組合電路的分析比較簡單,只要按照分析步驟進行,能較快的分析出結(jié)果。而集成組合邏輯模塊(加法器、譯碼器、數(shù)選器等)構(gòu)成的組合電路分析時,一定要弄清電路連接的特點,再根據(jù)器件的輸出特性寫出輸出函數(shù)表達(dá)式。

2.組合電路的設(shè)計包括用門電路和用集成組合邏輯模塊設(shè)計兩部分。組合電路設(shè)計時,一定要仔細(xì)閱讀設(shè)計要求,確定輸入、輸出變量,列出真值表,然后依據(jù)設(shè)計要求將函數(shù)化成適當(dāng)?shù)男问?。已知邏輯電路描述邏輯功能列真值表逐級寫出輸出函?shù)并化簡

組合邏輯電路的分析方法步驟:(1)確定輸入、輸出變量(個數(shù)、命名)

并對它們進行邏輯賦值(2)根據(jù)實際問題的邏輯功能列出真值表(3)根據(jù)真值表寫出相應(yīng)的邏輯表達(dá)式(4)對邏輯表達(dá)式進行化簡,或進行變換(5)畫邏輯電路圖組合邏輯電路的設(shè)計試分析電路的邏輯功能。Ai=1=1≥1&

BiCi+1FiCi

課堂練習(xí)

管腳編號

邏輯符號

課堂練習(xí)分析電路,寫出輸出結(jié)果1F12B13A14F05A06B07Ci08GND16VCC15B214A213F212A311B310F39C04A3

Σ

A2

A1F3A0F2B3F1B2F0B1B0C04Ci0101011110?????

管腳編號FA<BFA=BFA>B

A3A2A1A0

a<ba=ba>bB3B2B1B0COMP

課堂練習(xí)分析電路,寫出輸出結(jié)果FA<BFA=BFA>B

A3A2A1A0

a<ba=ba>bB3B2B1B0COMP11101001010

???74LS8574LS85

課堂練習(xí)分析電路,寫出輸出邏輯函數(shù)表達(dá)式。WXY100A2A1A0STASTBSTCY0Y

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論