常用電平及接口電平_第1頁
常用電平及接口電平_第2頁
常用電平及接口電平_第3頁
常用電平及接口電平_第4頁
常用電平及接口電平_第5頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

目錄一.常用邏輯電平標準 21.1COMS電平 31.2LVCOMS電平 32.1TTL電平 42.2LVTTL電平 43.1LVDS電平 54.1PECL(VCC=5V)/LVPECL(VCC=3.3V)電平 55.1CML電平 66.1VML電平 67.1HSTL電平 67.2SSTL電平 7二.常用接口電平標準 71.RS232、RS485、RS422 72DDR1,DDR2,DDR3 83PCIE2.0、PCIE3.0 84USB2.0,USB3.0 105SATA2.0,SATA3.0 106GTX高速接口 11一.常用邏輯電平標準附圖1:附圖2:附圖3:5.1CML電平最高速率:10+Gbps耦合方式:VCC相同時CML與CML之間采用直流耦合,VCC不同時CML與CML之間采用交流耦合6.1VML電平電平參數(shù)條件最大值典型值最小值單位備注電源電壓(VCC)V輸入高壓(VIH)V輸入低壓(VIL)V輸出高壓(VOH)1.65V輸出低壓(VOL)0.85V共模電壓(VT)1.25V最高速率耦合方式VML電平與LVDS電平兼容,TLK2711輸出是VML電平。7.1HSTL電平HSTL最主要的應(yīng)用是可以用于高速存儲器讀可。7.2SSTL電平該標準專門針對高速內(nèi)存(特別是SDRAM)接口,它可獲得高達200MHz的工作頻率,SSTL主要用于DDR存儲器。和HSTL基本相同。V¬¬CCIO=2.5V,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平1.25V,另一端接輸入信號。對參考電平要求比較高(1%精度),HSTL和SSTL大多用在300M以下.二.常用接口電平標準1.RS232、RS485、RS4222DDR1,DDR2,DDR3備注 DDR4:速率1.6~3.2Gbps;I/O接口SSTL_12;VDD1.2V;3PCIE2.0、PCIE3.0 參考時鐘直流規(guī)范輔助信號直流規(guī)范4USB2.0,USB3.0USB引腳定義接口型號引腳功能電線顏色USB2.01VBUS紅2D-白3D+綠4GND黑MicroUSB2.01VBUS紅2D-白3D+綠4IDB型懸空,A型接地5GND黑USB3.01VBUS紅2D-白3D+綠4GND黑5StdA_SSRX-藍6StdA_SSRX+黃7GND_Drain8StdA_SSTX-紫9StdA_SSTX+橙5SATA2.0,SATA3.0SATA規(guī)范最大帶寬理論速率SATA1.01.5Gbps1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論