EDA全加器實驗報告_第1頁
EDA全加器實驗報告_第2頁
EDA全加器實驗報告_第3頁
EDA全加器實驗報告_第4頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

PAGEPAGE3實驗一:1位全加器設計實驗目的:用原理圖輸入法完成半加器和全加器的設計,熟悉和練習Max+PlusⅡ的應用。實驗原理:1位全加器可以用兩個半加器及一個或門連接而成,因此需要首先完成半加器的設計。用最簡單的原理圖輸入法來完成半加器及全加器的設計。實驗內容:一:(1)、建立一個文件夾,設此文件夾為本項設計工程的工作庫。文件夾起名為Quanjiaqi。(2)、進入原理圖輸入系統(tǒng),在File/New下建立新的原理圖設計文件。(3)、在原理圖輸入窗口中右擊選擇輸入元件項EnterSymbol,在所彈出窗口中查找所需元件INPUT、OUTPUT、AND2、XNOR、NOT并放入當前窗口。完成半加器電路圖(如下圖)并起名為Banjiqi.gdf保存在Quanjiaqi工作庫內。(4)、選擇File/Project/SetProjecttoCurrentFile項,將當前設計項目設置成工程文件。然后在MAX+PLUSⅡ下拉菜單中選擇Compiler項對原理圖工程文件進行編譯。(5)、進入波形文件輸入系統(tǒng),在File/New下建立新的波形設計文件,文件名默認為Banjiaqi.scf。(6)、選擇Node/NodefromSNF項,在彈出的窗口首選List鍵,將節(jié)點信號添加到右欄。(7)、設置波形參量,設置File/Endtime項為34us,設半加器輸入信號a、b為高低電平,保存文件,用默認文件名及擴展名。(8)、運行時序仿真器:選擇MAX+plusⅡ/Simulateor項,并觀察分析輸出信號co、so。波形圖如下(9)、選擇File/open下Banjiaqi.gdf文件,并將其設置成當前工程文件,然后選擇File/CreateDefaultSymbol項將當前文件設置成包裝好的單一元件,留以備用。二、(1)、重復“一”中的步驟從第(2)開始,將調入元件改成INPU、TOUTPUT、OR2以及第一步中包裝入庫的Banjiaqi元件,輸入原理圖,起名為Quanjiaqi.gdf保存在Quanjiaqi工作庫中,并對其進行編譯。(2)、設置Quangjiaqi原理圖文件的波形文件,并對其進行時序仿真。步驟重復“一”,從第(5)步開始。文件默認為Quanjiaqi.scf輸入信號端為ain、bin、cin,輸出信號端為sum、cout,對其進行觀察分析。

三、(1)、選擇Assign/Device選擇EPF10K10LC84-4型號芯片,然后選擇Assign/Pin\Location\Chip選項,在彈出的窗口中NodeName欄中輸入全加器端口名ain、bin、cin并選擇芯片引腳號。從PinType選項中選擇Input型,Sum、cout選擇Output型。(2)、在引腳鎖定完成后,選擇MAX+plusⅡ/Compiler選項對文件從新進行編譯一次。(3)、選擇MAX+plusⅡ/Programmer選項,在彈出的窗口,然后選擇Option/HardwereSetup硬件選項,并在其下拉菜單中選

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論