《數(shù)字電子技術(shù)基礎(chǔ)》課件學(xué)習(xí)情境7習(xí)題匯編_第1頁(yè)
《數(shù)字電子技術(shù)基礎(chǔ)》課件學(xué)習(xí)情境7習(xí)題匯編_第2頁(yè)
《數(shù)字電子技術(shù)基礎(chǔ)》課件學(xué)習(xí)情境7習(xí)題匯編_第3頁(yè)
《數(shù)字電子技術(shù)基礎(chǔ)》課件學(xué)習(xí)情境7習(xí)題匯編_第4頁(yè)
《數(shù)字電子技術(shù)基礎(chǔ)》課件學(xué)習(xí)情境7習(xí)題匯編_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

學(xué)習(xí)情境7基于計(jì)數(shù)器的電路設(shè)計(jì)與實(shí)現(xiàn)一、判斷題(正確打√,錯(cuò)誤的打×)1.同步時(shí)序電路由組合電路和存儲(chǔ)器兩部分組成。(√)2.時(shí)序電路不含有記憶功能的器件。(×)3.同步時(shí)序電路具有統(tǒng)一的時(shí)鐘CP控制。(√)4.十進(jìn)制計(jì)數(shù)器,除了采用8421編碼或5421編碼形式外,也可采用2421碼、余3碼和5.用反饋清零法或反饋置數(shù)法實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)器必須采用二進(jìn)制計(jì)數(shù)器芯片,而不能采用十進(jìn)制計(jì)數(shù)器芯片。(×)二、選擇題1.同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,其顯著優(yōu)點(diǎn)是(A)。A.工作速度高B.觸發(fā)器利用率高C.電路簡(jiǎn)單D.不受時(shí)鐘CP控制2.N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(十進(jìn)制數(shù))為(D)的計(jì)數(shù)器。A.NB.2NC.D.3.同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者(B)。A.沒(méi)有觸發(fā)器B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制C.沒(méi)有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)4.一位8421BCD碼計(jì)數(shù)器至少需要(B)個(gè)觸發(fā)器。A.3B.4C.5D.105.具有記憶和存儲(chǔ)功能的電路屬于時(shí)序邏輯電路,故(ABD)電路是時(shí)序邏輯電路。A.觸發(fā)器B.寄存器C.多位加法器D計(jì)數(shù)器E.譯碼器F.數(shù)據(jù)選擇器6.一個(gè)觸發(fā)器可記錄一位二進(jìn)制代碼,它有(C)個(gè)穩(wěn)態(tài)。A.0B.1C.2D.3E.47.存儲(chǔ)8位二進(jìn)制信息要(D)個(gè)觸發(fā)器。A.2B.3C.4D.88.把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到(D)進(jìn)制計(jì)數(shù)器。A.4B.5C.9D.209.下列邏輯電路中為時(shí)序邏輯電路的是(C)。A.變量譯碼器B.加法器C.數(shù)碼寄存器D.數(shù)據(jù)選擇器10.5個(gè)D觸發(fā)器構(gòu)成環(huán)形計(jì)數(shù)器,其計(jì)數(shù)長(zhǎng)度為(A)。A.5B.10C.25D.3211.若要設(shè)計(jì)0,1,2,3,4,5,6,7這幾個(gè)數(shù)的計(jì)數(shù)器,如果采用同步二進(jìn)制計(jì)數(shù)器,則最少應(yīng)使用(B)級(jí)觸發(fā)器。A.2B.3C.4D.812.若用二進(jìn)制異步計(jì)數(shù)器從0做加法,計(jì)到十進(jìn)制數(shù)178,則最少需要(D)個(gè)觸發(fā)器。A.2B.6C.7D.8E.1013.下列說(shuō)法中,正確的是(A)。A.時(shí)序電路的輸出一定與狀態(tài)有關(guān)B.異步時(shí)序電路的工作速度比同步時(shí)序電路快C.觸發(fā)器的次態(tài)完全由激勵(lì)輸入確定D.扭環(huán)形計(jì)數(shù)器具有自啟動(dòng)特性三、填空題1.時(shí)序邏輯電路的特點(diǎn)是內(nèi)含存儲(chǔ)器件,存在輸出到輸入的反饋,電路具有記憶功能。2.描述時(shí)序邏輯電路的三組方程是輸出方程、激勵(lì)方程、狀態(tài)方程。3.構(gòu)成十三進(jìn)制計(jì)數(shù)器最少需要用4個(gè)觸發(fā)器,該計(jì)數(shù)器有3個(gè)無(wú)效狀態(tài);4.一個(gè)5位二進(jìn)制加法計(jì)數(shù)器,初始狀態(tài)為00000,經(jīng)過(guò)201個(gè)輸入脈沖后,計(jì)數(shù)器的狀態(tài)為01001。5.構(gòu)成七進(jìn)制變形扭環(huán)形計(jì)數(shù)器,需要用4級(jí)觸發(fā)器,該計(jì)數(shù)器有9個(gè)無(wú)效狀態(tài)。6.數(shù)字電路按照是否有記憶功能通??煞譃閮深悾航M合邏輯電路、時(shí)序邏輯電路7.時(shí)序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時(shí)鐘控制分為同步時(shí)序電路和異步時(shí)序電路。8.計(jì)數(shù)器按計(jì)數(shù)增減趨勢(shì)分,有加計(jì)數(shù)器、減計(jì)數(shù)器和可逆計(jì)數(shù)器。9.計(jì)數(shù)器按觸發(fā)器的翻轉(zhuǎn)順序分,有同步和異步計(jì)數(shù)器。10.一個(gè)五進(jìn)制計(jì)數(shù)器也是一個(gè)五分頻器。四、解答題1.根據(jù)圖7.36所示波形圖,寫出邏輯關(guān)系表達(dá)式Z=f(A,B,C),并將表達(dá)式簡(jiǎn)化成最簡(jiǎn)或非-或非表達(dá)式和最簡(jiǎn)與-或-非表達(dá)式。圖7.36解答題1圖解:根據(jù)波形圖列出真值表:ABCZ00000011010001111000101011011111利用卡諾圖化簡(jiǎn)得到: 或非-或非表達(dá)式 與或非表達(dá)式2.將圖7.37(b)所示輸入信號(hào)波形施加到圖7.37(a)所示電路上,并設(shè)初始狀態(tài)為0,試畫出Q和的波形圖。圖7.37解答題2圖解:電路為同步RS觸發(fā)器,CP=0時(shí),觸發(fā)器保持原狀態(tài)不變;CP=1時(shí),RS=00時(shí)Q保持,RS=01時(shí)Q=1,RS=10時(shí)Q=0。當(dāng)CP=1且RS=11時(shí),禁止輸入,此時(shí)Q==1。Q和的波形圖,如下圖所示。3.將JK觸發(fā)器改接成觸發(fā)器,如果不允許附加任何別的器件,可以有哪些方法?解:觸發(fā)器特征方程,而JK觸發(fā)器的特征方程,若將JK觸發(fā)器改接成觸發(fā)器且不加別的器件,則、,共四種方法。電路如下圖所示。4.設(shè)圖7.38所示各觸發(fā)器Q端的初態(tài)都為1,試畫出在4個(gè)CP脈沖作用下各觸發(fā)器的Q端波形。圖7.38解答題4圖解:各觸發(fā)器的Q端波形分別如下圖a、b、c所示。5.畫出用下降沿觸發(fā)的T觸發(fā)器構(gòu)成的八進(jìn)制同步減法計(jì)數(shù)器電路。解:8進(jìn)制同步減法計(jì)數(shù)器電路如下圖所示。6.已知D觸發(fā)器構(gòu)成如圖7.39(a)所示電路。試寫出激勵(lì)函數(shù)D的表達(dá)式和輸出函數(shù)F的表達(dá)式,并在圖7.39(b)中完成F的波形。圖7.39解答題6圖解:,,波形見(jiàn)上圖b。7.已知電路如圖7.40(a)所示,試寫出觸發(fā)器的次態(tài)方程和輸出表達(dá)式,根據(jù)下圖圖7.40(b)畫出狀態(tài)和輸出波形圖。圖7.40解答題7圖解:由電路可得、,因此,。異步端=0時(shí),觸發(fā)器異步清0,故電路中觸發(fā)器初態(tài)為0,波形圖如下圖所示。8.寫出圖7.41所示電路的激勵(lì)方程組和次態(tài)方程組,列出其狀態(tài)表,畫出其狀態(tài)圖及工作波形(設(shè)電路的初始狀態(tài)為Q1Q0=00),指出其邏輯功能。圖7.41解答題8圖解:XnQ1nXnQ1nQ0n01000111011000101101110010Q1n+1Q0n+1狀態(tài)表如下表所示,狀態(tài)圖及工作波形如下圖所示。邏輯功能:模4可逆同步計(jì)數(shù)器。當(dāng)X=0時(shí),為模4加法計(jì)數(shù)器;當(dāng)X=1時(shí),為模4減法計(jì)數(shù)器。9.分別用74161和74163構(gòu)成8421BCD加法計(jì)數(shù)器,要求具有進(jìn)位輸出,且每種計(jì)數(shù)器要求分別使用清0和置數(shù)方法變模,最后畫出全狀態(tài)圖。解:8421BCD加法計(jì)數(shù)器及全狀態(tài)圖如下圖所示。1174163C1174163COCLRCPPTQDQCQBQALDDCBACLK1&0000000100100011010010011000011101100101101010111100110111111110(c)74163清0方式11741613COCLRCPPTQDQCQBQALDDCBACLK1&00000001001000110100100110000111011001011010101111001101111101111010(a)74161清0方式0000000100100011010010011000011101100101101010111100110111111110(b)74161置數(shù)方式00001174161COCLRCPPTQDQCQBQALDDCBACLK1&0000000100100011010010011000011101100101101010111100110111111110(d)74163置數(shù)方式00001174163COCLRCPPTQDQCQBQALDDCBACLK1&解:215=1613+7。采用清0法變模,遇(11010111)2異步清0;采用置數(shù)歸0法變模,遇(11010110)2同步置0;電路分別如下圖a、b所示。(a)清0法(a)清0法1174163COCLRCPPTQDQCQBQALDDCBACLK74163COCLRCPPTQDQCQBQALDDCBA111&&(b)置數(shù)歸0法1174163COCLRCPPT(b)置數(shù)歸0法1174163COCLRCPPTQDQCQBQALDDCBACLK74163COCLRCPPTQDQCQBQALDDCBA111&&00000000圖7.42解答題11圖解:電路采用同步置數(shù)與同步復(fù)位進(jìn)行變模。計(jì)數(shù)器模為10,是5421BCD編碼,電路可以自啟動(dòng)。電路計(jì)數(shù)循環(huán)狀態(tài)圖以及多余狀態(tài)的轉(zhuǎn)換關(guān)系如下圖所示。12.圖7.43是74163采用異步級(jí)聯(lián)構(gòu)成的計(jì)數(shù)器,試說(shuō)明該電路芯片間進(jìn)位的原理,該計(jì)數(shù)器的模是多少?若要求模為100,則二進(jìn)制預(yù)置數(shù)應(yīng)該為什么值?圖7.43解答題12圖解:同步計(jì)數(shù)器74163芯片間的級(jí)聯(lián)通常采用同步級(jí)聯(lián),但74163芯片間也可以采用異步級(jí)聯(lián)方式,如本題電路所示:將電路中低位芯片74163(1)的進(jìn)位輸出CO端接高位芯片74163(2)的時(shí)鐘輸入CP端。需要注意進(jìn)位時(shí)刻,由于低位芯片在1110轉(zhuǎn)換為1111時(shí),CO端會(huì)出現(xiàn)上升沿(滿量出1),而74163芯片是上升沿觸發(fā),若直接將CO接高位芯片的CP,會(huì)出現(xiàn)提前進(jìn)位的現(xiàn)象,所以電路中將低位芯片CO取反后接高位CP,確保低位芯片從1111回到0000時(shí),高位芯片被觸發(fā)計(jì)數(shù)器值加1。當(dāng)兩片CO端均為1(即計(jì)數(shù)值為11111111)時(shí),與非識(shí)別門輸出0,下一個(gè)時(shí)鐘上升沿后,兩片74163狀態(tài)同步置Y,因此計(jì)數(shù)器模M=256-Y。若要求M=100,則預(yù)置數(shù)為Y=256-100=(156)10=(10011100)2。13.74160是異步復(fù)位、同步預(yù)置的8421碼加法計(jì)數(shù)器,邏輯符號(hào)與74163一樣。試用兩片74160同步級(jí)聯(lián)構(gòu)成模100計(jì)數(shù)器,并用異步復(fù)位法將其改造成可以用作鐘表里的分、秒計(jì)時(shí)的模60計(jì)數(shù)器,個(gè)位計(jì)數(shù)0~9,十位計(jì)數(shù)0~5,均用8421BCD解:采用異步復(fù)位法變模時(shí),應(yīng)選狀態(tài)M異步清零,本題M=(60)10=(01100000)8421BCD,采用部分譯碼選擇狀態(tài)可以簡(jiǎn)化譯碼電路,實(shí)際選擇高位芯片的狀態(tài),即,電路如下圖所示。圖中74160狀態(tài)輸出通過(guò)譯碼器7448在七段顯示器顯示,其中低位芯片74160(1)構(gòu)成模100計(jì)數(shù)器的個(gè)位,高位芯片74160(2)構(gòu)成模100計(jì)數(shù)器的十位。電路共有100個(gè)狀態(tài),其中有效的計(jì)數(shù)狀態(tài)(穩(wěn)態(tài))是60個(gè)(計(jì)數(shù)值為0~59);40個(gè)無(wú)效狀態(tài)中,符合復(fù)位條件的暫態(tài)有25個(gè)(100個(gè)狀態(tài)的1/4),穩(wěn)態(tài)15個(gè)。若電路處于有效計(jì)數(shù)循環(huán)中,在時(shí)鐘作用下正常加法計(jì)數(shù),當(dāng)計(jì)數(shù)值為60時(shí),立即(異步)復(fù)位。若電路處于無(wú)效狀態(tài)中的暫態(tài),立即(異步)復(fù)位,回到全0狀態(tài),電路進(jìn)入有效計(jì)數(shù)循環(huán)。若電路處于無(wú)效狀態(tài)中的穩(wěn)態(tài)(如(10000000)8421BCD=(80)10),電路按照模100加法計(jì)數(shù),直到高位芯片時(shí)異步復(fù)位,所以該電路能夠自啟動(dòng)。14.試用74163構(gòu)造一個(gè)10分頻電路,要求分頻輸出為方波(占空比50%),畫出電路圖,畫出10個(gè)以上脈沖輸入和分頻輸出信號(hào)波形圖。解:構(gòu)造10分頻電路,要使用模10計(jì)數(shù)器。要使分頻信號(hào)的占空比為50%,應(yīng)采用5421BCD或余3碼計(jì)數(shù)器。使用74163構(gòu)成余3碼計(jì)數(shù)器更方便,電路圖、波形圖分別如下圖a、b所示。由波形圖可見(jiàn),最高位輸出fQD為輸入脈沖fCLK的10分頻,且QD的占空比為50%15.試用74163設(shè)計(jì)一個(gè)“11101”解:計(jì)數(shù)器用于序列發(fā)生器的典型方法是,首先根據(jù)序列長(zhǎng)度n構(gòu)造M=n的計(jì)數(shù)器,再用n個(gè)計(jì)數(shù)狀態(tài)依次選擇序列碼輸出(常用MUX實(shí)現(xiàn)選擇)。74163同步復(fù)位法變模為M=5,選狀態(tài)(M-1)=(4)10=(100)2,電路采用部分譯碼即。74151以計(jì)數(shù)值000~100為地址,選取D0~D4依次輸出,所以D0D1D2D3D4=11101,D5~D7取值隨意,可取D5D6D7=000,電路如下圖a所示。列出74151實(shí)現(xiàn)函數(shù)Z邏輯功能的真值表,如下表所示。通過(guò)下圖b所示卡諾圖化簡(jiǎn)得到最簡(jiǎn)表達(dá)式,因此也可用與非門取代74151來(lái)實(shí)現(xiàn)輸出序列信號(hào)Z,電路如下圖c所示。16.圖7.44是74161和4位二進(jìn)制數(shù)據(jù)比較器7485組成的計(jì)數(shù)分頻電路。(1)畫出其全狀態(tài)圖,指出該計(jì)數(shù)器的模值。(2)若將非門輸出改接,電路為多少分頻?圖7.44解答題16圖解:(1)如圖,當(dāng)74161狀態(tài)值為1101時(shí),比較器7485的A=B端輸出1。此信號(hào)經(jīng)過(guò)反向器送74161的同步置數(shù)端,到下一個(gè)時(shí)鐘到來(lái)時(shí)將的數(shù)據(jù)0100置入計(jì)數(shù)器,由此繼續(xù)計(jì)數(shù)。因此,該計(jì)數(shù)器穩(wěn)定工作后,計(jì)數(shù)器狀態(tài)為0100~1101,計(jì)數(shù)器模數(shù)為10,其狀態(tài)圖如下圖所示。(2)若將非門輸出改接,74161狀態(tài)值為1101時(shí),74161的異步清零端為零,74161立即異步清零(1101是暫態(tài))。計(jì)數(shù)器穩(wěn)定工作后,計(jì)數(shù)器狀態(tài)為0000~1100,計(jì)數(shù)器模數(shù)為13。17.鐘控SR鎖存器符號(hào)如圖7.45(a)所示,設(shè)初始狀態(tài)為0,如果給定CP、S、R的波形如圖7.45(b)所示,試畫出相應(yīng)的輸出Q波形。(b)圖7.45解答題17圖解:18.由或非門構(gòu)成的基本SR鎖存器如圖7.46(a)所示,已知輸入端S、R的電壓波形,試畫出與之對(duì)應(yīng)的Q和的波形。(b)圖7.46解答題18圖解:19.由與非門構(gòu)成的基本SR鎖存器如圖7.47(a)所示,已知輸入端、的電壓波形,試畫出與之對(duì)應(yīng)的Q和的波形。(b)圖7.47解答題19圖解:20.已知雙門鎖存器如圖7.48(a)和圖7.48(b)所示,試寫出該鎖存器的特性方程。(b)圖7.48解答題20圖解:先寫出電路特性表,如下表所示:ABQnQn+1ABQnQn+100011001001110110100110101111111卡諾圖如下圖所示:特性方程如下式所示:21.有一上升沿觸發(fā)的JK觸發(fā)器如圖7.49(a)所示,已知CP、J、K信號(hào)波形如下圖圖7.49(b)所示,畫出Q端的波形。(設(shè)觸發(fā)器的初始態(tài)為0)(b)圖7.49解答題21圖解:22.試畫出題圖7.50所示時(shí)序電路在一系列CP信號(hào)作用下,Q0、Q1、Q2的輸出電壓波形。設(shè)觸發(fā)器的初始狀態(tài)為Q=0。圖7.50解答題22圖解:先畫Q0波形,再畫Q1波形,最后畫Q2波形,如下圖所示:23.有一簡(jiǎn)單時(shí)序邏輯電路圖如圖7.51所示,試寫出當(dāng)C=0和C=1時(shí),電路的狀態(tài)方程Qn+1,并說(shuō)出各自實(shí)現(xiàn)的功能。圖7.51解答題23圖解:當(dāng)C=0時(shí),J=X,K=X為T觸發(fā)器當(dāng)C=1時(shí),J=X為D觸發(fā)器24.由JK觸發(fā)器和D觸發(fā)器構(gòu)成的電路如下圖7.52(a)所示,各輸入端波形如圖7.52(b)所示,當(dāng)各個(gè)觸發(fā)器的初態(tài)為0時(shí),試畫出Q0和Q1端的波形,并說(shuō)明此電路的功能。(b)圖7.52解答題24圖解:根據(jù)電路波形,它是一個(gè)單發(fā)脈沖發(fā)生器,A可以為隨機(jī)信號(hào),每一個(gè)A信號(hào)的下降沿后;Q1端輸出一個(gè)脈寬周期的脈沖。25.時(shí)序電路如圖7.

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論