數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)_第1頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)_第2頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)_第3頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)_第4頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)_第5頁
已閱讀5頁,還剩17頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋哈爾濱工程大學(xué)緒論單元測試

數(shù)字電子技術(shù)應(yīng)用范圍()

A:通信技術(shù)

B:計(jì)算機(jī)、自動(dòng)控制

C:雷達(dá)技術(shù)

D:航空航天

E:電視技術(shù)

答案:通信技術(shù)

;計(jì)算機(jī)、自動(dòng)控制

;雷達(dá)技術(shù)

;航空航天

;電視技術(shù)

第一章單元測試

和二進(jìn)制數(shù)(1100110111.001)2等值的十六進(jìn)制數(shù)是()。

A:(337.2)16

B:(C37.4)16

C:(1467.1)16

D:(637.1)16

答案:(337.2)16

和(23.25)10等值的數(shù)是()。

A:(17.8)16

B:(10111.00100101)2

C:(10111.010)2

D:(27.010101)8

答案:(10111.010)2

和(8191.875)10等值的數(shù)是()。

A:(1011111111111.0111)2

B:(1111111111110.111)2

C:(1000000110010001.111)2

D:(1111111111111.111)2

答案:(1111111111111.111)2

和八進(jìn)制數(shù)(166)8等值的數(shù)有()。

A:230D

B:E6H

C:76H

D:142D

E:118D

答案:76H

;118D

和(01001001)余3碼編碼相同的是()。

A:(00011001)5421

B:(00010110)8421

C:(01101101)余3循環(huán)碼

D:(00011001)5211

E:(01001011)2421

答案:(00010110)8421

;(01101101)余3循環(huán)碼

;(00011001)5211

(-25)10可以表示為()。

A:(1010101)原碼

B:(1111001)原碼

C:(100111)補(bǔ)碼

D:(1001110)補(bǔ)碼

E:(111001)原碼

答案:(1010101)原碼

;(1111001)原碼

;(100111)補(bǔ)碼

在二進(jìn)制運(yùn)算中,減去某個(gè)數(shù)可以用加上它的補(bǔ)碼來代替()。

A:錯(cuò)B:對

答案:錯(cuò)與普通二進(jìn)制代碼相比,格雷碼在代碼轉(zhuǎn)換過程中不會(huì)產(chǎn)生過度“噪聲”()。

A:對B:錯(cuò)

答案:對二進(jìn)制的加、減、乘、除運(yùn)算全部可以用“移位”和“相加”兩種操作實(shí)現(xiàn)()。

A:對B:錯(cuò)

答案:對下列數(shù)中最大的是(

)。

A:(10010111)8421BCDB:

(100101110)2C:

(12F)16D:(301)10

答案:

(12F)16

第二章單元測試

一個(gè)四輸入或非門,使其輸出為1的輸入變量取值組合有()種。

A:8

B:1

C:7

D:15

答案:1

與邏輯式ABC+A’相等的式子是()。

A:ABC

B:BC+A’

C:1+BC

D:A

答案:A

下列類型的邏輯門中,可以用()實(shí)現(xiàn)與、或、非三種基本運(yùn)算。

A:與非門

B:與門

C:或門

D:異或門

E:或非門

答案:與非門

;或非門

下列邏輯代數(shù)式中值為0的是()。

A:A⊕0

B:A⊕A

C:A⊕1

D:A⊕1⊕A’

E:A⊕1⊕0⊕1⊕A

答案:A⊕A

;A⊕1⊕A’

;A⊕1⊕0⊕1⊕A

已知判斷成立的依據(jù)是()。

A:代入定理

B:摩根律

C:結(jié)合律

D:對偶定理

答案:對偶定理

的對偶式為()。

A:

B:

C:

D:

答案:

邏輯函數(shù)F=AB+BC’的對偶式FD=。()

A:錯(cuò)B:對

答案:錯(cuò)一個(gè)邏輯函數(shù)全部最小項(xiàng)之和恒等于1。()

A:對B:錯(cuò)

答案:對邏輯函數(shù)的最簡與非-與非式為。()

A:錯(cuò)B:對

答案:對F=A′+B+CD′的反函數(shù)為(

)。

A:AB′(C′+D)B:

AB′+C′DC:

AB′C′DD:

A+B′+C′D

答案:AB′(C′+D)

第三章單元測試

組合邏輯電路中的冒險(xiǎn)是由于()引起的。

A:電路有多個(gè)輸出

B:電路中的時(shí)延

C:電路未達(dá)到最簡

D:邏輯門類型不同

答案:電路中的時(shí)延

比較兩位二進(jìn)制數(shù)和,當(dāng)時(shí)輸出,則F表達(dá)式是()。

A:

B:

C:

D:

答案:

3線-8線譯碼器74HC138處于譯碼狀態(tài)時(shí),當(dāng)輸入A2A1A0為101時(shí),輸出為()。

A:11111011

B:11011111

C:00100000

D:00000101

答案:11011111

數(shù)據(jù)分配器和()有著相同的基本電路結(jié)構(gòu)形式。

A:譯碼器

B:數(shù)據(jù)選擇器

C:編碼器

D:加法器

答案:譯碼器

集成4位數(shù)值比較器74HC85級(jí)聯(lián)輸入IAB為分別接001時(shí),當(dāng)輸入兩個(gè)相等的4位數(shù)據(jù)時(shí),輸出分別為()。

A:110

B:111

C:000

D:001

答案:001

多位加法器采用超前進(jìn)位的目的是()。

A:提高運(yùn)算速度

B:提高運(yùn)算精確度

C:降低電路復(fù)雜度

D:其他選項(xiàng)都對

答案:提高運(yùn)算速度

若兩個(gè)最小項(xiàng)只有一個(gè)因子不同,則稱這兩個(gè)最小項(xiàng)具有()。

A:相關(guān)性

B:對偶性

C:相鄰性

D:互補(bǔ)性

答案:相鄰性

組合邏輯電路任何時(shí)刻的輸出信號(hào),與該時(shí)刻的輸入信號(hào)有關(guān),與以前的輸入信號(hào)無關(guān)。()

A:錯(cuò)B:對

答案:對能完成兩個(gè)一位二進(jìn)制數(shù)相加的器件稱為全加器。()

A:對B:錯(cuò)

答案:錯(cuò)門電路兩個(gè)輸入信號(hào)同時(shí)向相反的邏輯電平跳變的一定會(huì)產(chǎn)生尖峰脈沖。()

A:錯(cuò)B:對

答案:錯(cuò)

第四章單元測試

由門電路組成的SR觸發(fā)器,輸入S、R的約束條件是()。

A:SR=1

B:S+R=1

C:S+R=0

D:SR=0

答案:SR=0

當(dāng)JK觸發(fā)器兩輸入端接入相反的信號(hào)時(shí),相當(dāng)于是()。

A:SR觸發(fā)器

B:施密特觸發(fā)器

C:T觸發(fā)器

D:D觸發(fā)器

答案:D觸發(fā)器

當(dāng)JK觸發(fā)器兩輸入端接入相同的信號(hào)時(shí),相當(dāng)于是()。

A:SR觸發(fā)器

B:T觸發(fā)器

C:施密特觸發(fā)器

D:D觸發(fā)器

答案:T觸發(fā)器

電平觸發(fā)的觸發(fā)器又稱為()。

A:主從觸發(fā)器

B:鎖存器

C:同步觸發(fā)器

D:脈沖觸發(fā)的觸發(fā)器

答案:同步觸發(fā)器

觸發(fā)器異步輸入端的作用是()。

A:置1

B:清0

C:清0或置1

D:接受時(shí)鐘脈沖

答案:清0或置1

以下哪種觸發(fā)器不具備翻轉(zhuǎn)功能()。

A:T’觸發(fā)器

B:JK觸發(fā)器

C:T觸發(fā)器

D:SR觸發(fā)器

答案:SR觸發(fā)器

假設(shè)JK觸發(fā)器的現(xiàn)態(tài)Qn=0,要求Qn+1=1,則應(yīng)使()。

A:J=X,K=1

B:J=1,K=0

C:J=1,K=X

D:J=1,K=1

答案:J=1,K=X

有一T觸發(fā)器,當(dāng)T=1時(shí),在加上時(shí)鐘脈沖,則觸發(fā)器()。

A:保持

B:翻轉(zhuǎn)

C:清0

D:置1

答案:翻轉(zhuǎn)

電平觸發(fā)的SR觸發(fā)器與脈沖觸發(fā)的SR觸發(fā)器邏輯功能完全相同。()

A:對B:錯(cuò)

答案:對除了SR鎖存器,其它所有的觸發(fā)器均受時(shí)鐘邊沿的控制。()

A:錯(cuò)B:對

答案:錯(cuò)如果要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求模擬信號(hào)每變化20mV能使數(shù)字信號(hào)最低位發(fā)生變化,那么應(yīng)選用()位的A/D轉(zhuǎn)換器。

A:9

B:20

C:10

D:8

答案:9

下列關(guān)于雙積分型A/D轉(zhuǎn)換器的說法錯(cuò)誤的是()。

A:抗干擾能力強(qiáng)

B:轉(zhuǎn)換速度快

C:電路結(jié)構(gòu)簡單

D:性能可靠穩(wěn)定

答案:轉(zhuǎn)換速度快

和權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器相比,倒T型D/A轉(zhuǎn)換器的優(yōu)點(diǎn)是()。

A:電阻精度難以得到保證

B:電流建立時(shí)間短

C:電路結(jié)構(gòu)簡單

D:不會(huì)產(chǎn)生非線性誤差

答案:電流建立時(shí)間短

影響權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器轉(zhuǎn)換精度的是()。

A:電阻精度難以得到保證

B:模擬開關(guān)導(dǎo)通內(nèi)阻

C:運(yùn)放溫度漂移

D:電路結(jié)構(gòu)復(fù)雜

E:電源穩(wěn)定性差

答案:電阻精度難以得到保證

;模擬開關(guān)導(dǎo)通內(nèi)阻

;運(yùn)放溫度漂移

;電源穩(wěn)定性差

第五章單元測試

一個(gè)5位的二進(jìn)制加法計(jì)數(shù)器,由00000狀態(tài)開始,經(jīng)過75個(gè)時(shí)鐘脈沖后,此計(jì)數(shù)器的狀態(tài)為()。

A:01010

B:01100

C:00111

D:01011

答案:01011

為了把串行輸入的數(shù)據(jù)轉(zhuǎn)換為并行輸出的數(shù)據(jù),可以使用()。

A:累加器

B:移位寄存器

C:超前進(jìn)位加法器

D:循環(huán)碼計(jì)數(shù)器

答案:移位寄存器

用N個(gè)觸發(fā)器構(gòu)成的環(huán)形計(jì)數(shù)器,無效狀態(tài)有()個(gè)。

A:2N-N

B:2N-2N

C:N

D:2N

答案:2N-N

以下哪種觸發(fā)器不具備構(gòu)成移位寄存器的功能()。

A:T觸發(fā)器

B:T’觸發(fā)器

C:JK觸發(fā)器

D:D觸發(fā)器

E:SR觸發(fā)器

答案:T觸發(fā)器

;T’觸發(fā)器

4位移位寄存器,現(xiàn)態(tài)Q0Q1Q2Q3為1100,經(jīng)過左移1位后其次態(tài)為()。

A:0101

B:1000

C:1001

D:0110

E:1101

答案:1000

;1001

一個(gè)4位串行數(shù)據(jù),輸入4位移位寄存器,時(shí)鐘脈沖頻率為1kHz,經(jīng)過()可轉(zhuǎn)換為4位并行數(shù)據(jù)輸出。

A:8ms

B:4μm

C:8μm

D:4ms

答案:4ms

表示時(shí)序邏輯電路信號(hào)之間的邏輯關(guān)系方程組,不包含下列哪項(xiàng)()。

A:狀態(tài)方程

B:特性方程

C:驅(qū)動(dòng)方程

D:輸出方程

答案:輸出方程

電路如圖所示,同步計(jì)數(shù)器74161接成了()進(jìn)制的計(jì)數(shù)器。

A:10

B:8

C:13

D:12

答案:10

電路如圖所示,當(dāng)M=0時(shí)構(gòu)成(A)進(jìn)制的計(jì)數(shù)器,當(dāng)M=1時(shí)構(gòu)成()進(jìn)制計(jì)數(shù)器。

A:5

B:6

C:8

D:7

答案:7

異步計(jì)數(shù)器74290接成的電路如圖所示,若輸入時(shí)鐘信號(hào)CLK的頻率是50MHz,則輸出Z的頻率為()。

A:2.5MHz

B:100kHz

C:1MHz

D:500kHz

答案:1MHz

第六章單元測試

尋址容量為16K×8bit的RAM需要()根地址線。

A:216

B:14

C:16

D:8

答案:14

一個(gè)ROM共有10根地址線,8根數(shù)據(jù)輸出線,則其存儲(chǔ)容量為()。

A:102×8bit

B:10×8bit

C:210×8bit

D:10×82bit

答案:210×8bit

一個(gè)ROM共有8根地址線,8根數(shù)據(jù)輸出線,則其存儲(chǔ)容量為()。

A:256×8bit

B:8×82bit

C:28×28bit

D:64bit

答案:256×8bit

哪種器件中存儲(chǔ)的信息在掉電以后丟失()。

A:SRA

B:PAL

C:E2PROM

D:UVEPROM

答案:SRA

有一存儲(chǔ)系統(tǒng)容量為32K×8bit。設(shè)存儲(chǔ)器的起始地址為全0,則最高地址的十六進(jìn)制地址碼為()。

A:7FFF

B:FF

C:3FFFF

D:其他選項(xiàng)都不對

答案:3FFFF

用4×4位RAM擴(kuò)展成8X8位RAM時(shí),需要()片4×4位RAM。

A:4

B:2

C:16

D:8

答案:4

關(guān)于半導(dǎo)體存儲(chǔ)器的描述,下列哪種說法是錯(cuò)誤的()。

A:動(dòng)態(tài)RAM不必定時(shí)刷新

B:ROM掉電以后數(shù)據(jù)不會(huì)丟失

C:RAM可分為靜態(tài)RAM和動(dòng)態(tài)RAM

D:RAM讀寫方便,但一旦掉電,所存儲(chǔ)的內(nèi)容就會(huì)全部丟失

答案:動(dòng)態(tài)RAM不必定時(shí)刷新

用2片容量為16K×8的RAM構(gòu)成容量為32K×8的RAM是字?jǐn)U展。()

A:錯(cuò)B:對

答案:對與SRAM相比,閃爍存儲(chǔ)器的主要優(yōu)點(diǎn)是容量大,掉電后數(shù)據(jù)不會(huì)丟失。()

A:錯(cuò)B:對

答案:對用ROM實(shí)現(xiàn)兩個(gè)4位二進(jìn)制數(shù)相乘,該ROM需要有8根地址線和9根數(shù)據(jù)線。()

A:錯(cuò)B:對

答案:錯(cuò)

第七章單元測試

單穩(wěn)態(tài)觸發(fā)器的主要用途是()。

A:延時(shí)、定時(shí)、存儲(chǔ)

B:延時(shí)、定時(shí)、整形

C:整形、鑒幅、定時(shí)

D:整形、延時(shí)、鑒幅

答案:延時(shí)、定時(shí)、整形

為了將正弦信號(hào)轉(zhuǎn)換成與之頻率相同的脈沖信號(hào),可采用()。

A:單穩(wěn)態(tài)觸發(fā)器

B:移位寄存器

C:施密特觸發(fā)器

D:多諧振蕩器

答案:施密特觸發(fā)器

將三角波變換為矩形波,需選用()。

A:單穩(wěn)態(tài)電路

B:多諧振蕩器

C:施密特觸發(fā)電路

D:雙穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)電路

由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,其輸出脈沖寬度取決于()。

A:觸發(fā)信號(hào)的寬度

B:電源電壓

C:觸發(fā)信號(hào)幅度

D:外接RC的數(shù)值

答案:外接RC的數(shù)值

已知某電路的輸入輸出波形如圖所示,則該電路可能為()。

A:單穩(wěn)態(tài)電路

B:施密特觸發(fā)電路

C:多諧振蕩器

D:雙穩(wěn)態(tài)觸發(fā)器

答案:單穩(wěn)態(tài)電路

滯后性是()的基本特性。

A:單穩(wěn)態(tài)電路

B:多諧振蕩器

C:施密特觸發(fā)電路

D:T觸發(fā)器

答案:施密特觸發(fā)電路

上面的圖用555定時(shí)器組成的脈沖電路是下面的哪一個(gè)()。

A:壓控振蕩器

B:單穩(wěn)態(tài)電路

C:多諧振蕩器

D:施密特觸發(fā)電路

答案:多諧振蕩器

如圖用555定時(shí)器組成的脈沖電路是()。

A:多諧振蕩器

B:施密特觸發(fā)電路

C:單穩(wěn)態(tài)電路

D:壓控振蕩器

答案:單穩(wěn)態(tài)電路

施密特觸發(fā)電路有兩個(gè)能自行保持的穩(wěn)定狀態(tài)。()

A:錯(cuò)B:對

答案:錯(cuò)穩(wěn)定多諧振蕩電路振蕩頻率的最有效的方法是提高電源的穩(wěn)定度。()

A:錯(cuò)B:對

答案:錯(cuò)

第八章單元測試

一個(gè)8位D/A轉(zhuǎn)換器,其參考電壓為5V,則1LSB大約等于()。

A:200mV

B:100mV

C:40mV

D:20mV

答案:20mV

某數(shù)據(jù)采集系統(tǒng)要求模數(shù)轉(zhuǎn)換精度為千分之二,需要選擇()位的A/D轉(zhuǎn)換器。

A:9

B:10

C:8

D:20

答案:9

8位D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量只有最低位為1時(shí),輸出電壓為0.02V,若輸入數(shù)字量只有最高位為1時(shí),則輸出電壓為()。

A:5.11V

B:1.28V

C:0.039V

D:2.56V

答案:2.56V

各種A/D轉(zhuǎn)換器電路類型中轉(zhuǎn)換速度最快的是()。

A:V-F變換型

B:并聯(lián)比較型

C:逐次漸進(jìn)型

D:雙積分型

答案:并聯(lián)比較型

A/D轉(zhuǎn)換器兩個(gè)最重要的指標(biāo)是分辨率和轉(zhuǎn)換誤差。()

A:錯(cuò)B:對

答案:錯(cuò)A/D轉(zhuǎn)換的過程可分為采樣、保持、量化、編碼4個(gè)步驟制。()

A:對B:錯(cuò)

答案:對

第九章單元測試

在VerilogHDL語言中,下列標(biāo)識(shí)符不合法的是()。

A:Not_Ack_0

B:State0

C:Signall

D:9moon

答案:9moon

在VerilogHDL語言中,下列的表達(dá)式或數(shù)字是格式正確的是()。

A:&4’b1101=1’b0

B:11%4=1

C:4’b1011&&4’b0100=4’b1111

D:~4’b1100=1’b1

答案:&4’b1101=1’b0

在VerilogHDL語言中,下列的表達(dá)式或數(shù)字是格式錯(cuò)誤的是()。

A:5’b11001&5’b10101=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論