計(jì)算機(jī)組成原理知到智慧樹章節(jié)測試課后答案2024年秋西安理工大學(xué)_第1頁
計(jì)算機(jī)組成原理知到智慧樹章節(jié)測試課后答案2024年秋西安理工大學(xué)_第2頁
計(jì)算機(jī)組成原理知到智慧樹章節(jié)測試課后答案2024年秋西安理工大學(xué)_第3頁
免費(fèi)預(yù)覽已結(jié)束,剩余4頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

計(jì)算機(jī)組成原理知到智慧樹章節(jié)測試課后答案2024年秋西安理工大學(xué)第一章單元測試

馮?諾依曼機(jī)工作的基本方式的特點(diǎn)是()。

A:堆棧操作B:按地址訪問并順序執(zhí)行指令C:多指令流單數(shù)據(jù)流D:存貯器按內(nèi)容選擇地址

答案:按地址訪問并順序執(zhí)行指令計(jì)算機(jī)硬件能直接執(zhí)行的語言有()。

A:符號語言B:機(jī)器語言與匯編語言C:機(jī)器語言D:匯編語言

答案:機(jī)器語言完整的計(jì)算機(jī)系統(tǒng)由()組成。

A:硬件系統(tǒng)和軟件系統(tǒng)B:主機(jī)和外部設(shè)備C:運(yùn)算器、存儲(chǔ)器和控制器D:系統(tǒng)程序和應(yīng)用程序

答案:運(yùn)算器、存儲(chǔ)器和控制器通常劃分計(jì)算機(jī)發(fā)展時(shí)代是以()為標(biāo)準(zhǔn)的?

A:計(jì)算機(jī)結(jié)構(gòu)B:運(yùn)算速度C:所用電子器件D:電子管

答案:所用電子器件馮?諾依曼結(jié)構(gòu)計(jì)算機(jī)中數(shù)據(jù)采用二進(jìn)制編碼表示,其主要原因是()

A:僅I、ⅡB:僅I、IIC:二進(jìn)制的運(yùn)算規(guī)則簡單Ⅱ.制造兩個(gè)穩(wěn)態(tài)的物理器件較容易Ⅲ.便于用邏輯門電路實(shí)現(xiàn)算術(shù)運(yùn)算D:I、Ⅱ和ⅢE:僅I、I

答案:I、Ⅱ和Ⅲ在計(jì)算機(jī)中進(jìn)行加減運(yùn)算時(shí)常采用()。

A:ASCIIB:原碼C:補(bǔ)碼D:反碼

答案:補(bǔ)碼

第二章單元測試

在機(jī)器數(shù)中,()的零的表示形式是唯一的。

A:反碼B:原碼C:原碼和反碼D:補(bǔ)碼

答案:補(bǔ)碼運(yùn)算器的核心部件是()。

A:數(shù)據(jù)選擇器累加寄存器B:數(shù)據(jù)總線C:累加寄存器D:算術(shù)邏輯運(yùn)算部件

答案:算術(shù)邏輯運(yùn)算部件機(jī)器運(yùn)算發(fā)生溢出的根本原因是()。

A:數(shù)據(jù)位的位數(shù)有限B:運(yùn)算中將符號位的進(jìn)位丟棄C:數(shù)據(jù)運(yùn)算中的錯(cuò)誤D:運(yùn)算中將符號位的借位丟棄

答案:數(shù)據(jù)位的位數(shù)有限在定點(diǎn)運(yùn)算器中,無論是采用雙符號位還是采用單符號位,必須有()。

A:譯碼電路,它一般用“與非”門來實(shí)現(xiàn)B:編碼電路,它一般用“或非”門來實(shí)現(xiàn)C:溢出判斷電路,它一般用“異或”門來實(shí)現(xiàn)D:移位電路,它一般用“與或非”門來實(shí)現(xiàn)

答案:溢出判斷電路,它一般用“異或”門來實(shí)現(xiàn)存儲(chǔ)器主要用來()。

A:存放數(shù)據(jù)B:存放程序和數(shù)據(jù)序C:存放微程序D:存放程序

答案:存放程序和數(shù)據(jù)序

第三章單元測試

計(jì)算機(jī)的存儲(chǔ)器采用分級存儲(chǔ)體系的主要目的是()。

A:減小機(jī)箱的體積B:解決存儲(chǔ)容量、價(jià)格和存取速度之間的矛盾C:便于讀寫數(shù)據(jù)D:便于系統(tǒng)升級

答案:解決存儲(chǔ)容量、價(jià)格和存取速度之間的矛盾某SRAM芯片,其存儲(chǔ)容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為().

A:64,8B:64,16C:16,16D:16,64

答案:16,16主存儲(chǔ)器和CPU之間增加cache的目的是()。

A:解決CPU和主存之間的速度匹配問題B:既擴(kuò)大主存容量又?jǐn)U大CPU通用寄存器數(shù)量C:擴(kuò)大主存儲(chǔ)器的容量D:擴(kuò)大CPU中通用寄存器的數(shù)量

答案:解決CPU和主存之間的速度匹配問題采用虛擬存儲(chǔ)器的主要目的是()。

A:擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間B:擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間C:提高外存儲(chǔ)器的存取速度D:提高主存儲(chǔ)器的存取速度

答案:擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間對某個(gè)寄存器中操作數(shù)的尋址方式稱為()尋址。

A:寄存器B:直接C:寄存器間接D:間接

答案:寄存器

第四章單元測試

指令系統(tǒng)中采用不同尋址方式的目的主要是()。

A:可以直接訪問外存B:提供擴(kuò)展操作碼的可能并降低指令譯碼難度C:縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性D:實(shí)現(xiàn)存儲(chǔ)程序和程序控制

答案:縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性某指令系統(tǒng)有200條指令,對操作碼采用固定長度二進(jìn)制編碼,操作碼最少需要的二進(jìn)制位數(shù)為()。

A:32B:16C:8D:4

答案:8基址尋址方式中,操作數(shù)的有效地址是()。

A:程序計(jì)數(shù)器內(nèi)容加上形式地址B:形式地址C:基址寄存器內(nèi)容加上形式地址(位移量)D:變址寄存器內(nèi)容加上形式地址

答案:基址寄存器內(nèi)容加上形式地址(位移量)直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排序是()。

A:直接、立即、間接B:立即、間接、直接C:直接、間接、立即D:立即、直接、間接

答案:立即、直接、間接CPU中保存當(dāng)前正在執(zhí)行指令的寄存器是()。

A:地址寄存器B:指令寄存器C:指令譯碼器D:數(shù)據(jù)寄存器

答案:指令寄存器

第五章單元測試

計(jì)算機(jī)工作的最小時(shí)間周期是()。

A:時(shí)鐘周期B:CPU周期C:工作脈沖D:指令周期

答案:時(shí)鐘周期微程序控制器中,形成微程序入口地址的是()。

A:機(jī)器指令的地址碼字段B:機(jī)器指令的操作碼字段C:微指令的微地址碼字段D:微指令的微操作碼字段

答案:機(jī)器指令的操作碼字段現(xiàn)有四級指令流水線,分別完成取指、取數(shù)、運(yùn)算、傳送結(jié)果4步操作。若完成上述操作的時(shí)間依次為9ns,10ns,6ns,8ns,則流水線的操作周期應(yīng)設(shè)計(jì)為()。

A:10nsB:9nsC:6nsD:8ns

答案:10ns在一條無條件跳轉(zhuǎn)指令的指令周期內(nèi),PC的值被修改()次。

A:3B:1C:2D:無法確定

答案:2計(jì)算機(jī)系統(tǒng)的輸入輸出接口是()之間的交接界面。

A:CPU與系統(tǒng)總線B:存儲(chǔ)器與外圍設(shè)備C:主機(jī)與外圍設(shè)備D:CPU與存儲(chǔ)器

答案:主機(jī)與外圍設(shè)備

第六章單元測試

某總線有104根信號線,其中數(shù)據(jù)線(DB)32根,若總線工作頻率為33MHz,則其理論最大傳輸率為()。

A:33MB/sB:164MB/sC:64MB/sD:132MB/s

答案:132MB/s系統(tǒng)總線中地址線的功用是()。

A:用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備B:用于指定主存單元和I/O設(shè)備接口電路的地址C:用于傳送主存物理地址和邏輯地址D:用于選擇主存單元

答案:用于指定主存單元和I/O設(shè)備接口電路的地址次總線事務(wù)中,主設(shè)備只需給出一個(gè)首地址,從設(shè)備就能從首地址開始的若干連續(xù)單元讀出或?qū)懭攵鄠€(gè)數(shù)據(jù)。這種總線事務(wù)方式稱為()。

A:串行傳輸B:同步C:并行傳輸D:突發(fā)傳輸

答案:突發(fā)傳輸以RS232為接口,進(jìn)行7位ASCIⅡ碼字符傳送,帶有一位奇校驗(yàn)位和兩位停止位,當(dāng)波特率為9600波特時(shí),字符傳送率為()。

A:1371B:873C:960D:480

答案:960CRT的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長是()。

A:256位B:8位C:16位D:7位

答案:8位

第七章單元測試

活動(dòng)頭磁盤存儲(chǔ)器的平均尋道時(shí)間是指()。

A:最大找道時(shí)間加上最小找道時(shí)間B:平均找道時(shí)間加上平均等待時(shí)間C:平均找道時(shí)間D:平均等待時(shí)間

答案:平均等待時(shí)間活動(dòng)頭磁盤存儲(chǔ)器的尋道時(shí)間通常是指()。

A:最小尋道時(shí)間和最大尋道時(shí)間的平均值B:最小尋道時(shí)間和最大尋道時(shí)間之和C:最小尋道時(shí)間D:最大尋道時(shí)間

答案:最小尋道時(shí)間和最大尋道時(shí)間的平均值磁盤驅(qū)動(dòng)器向盤片磁道記錄數(shù)據(jù)時(shí)采用()方式寫入。

A:串行一并行方式B:串行方式C:并行方式D:并行一串行方式

答案:并行一串行方式計(jì)算機(jī)的外圍設(shè)備是指()。

A:外存設(shè)備B:輸入/輸出設(shè)備C:除了CPU和內(nèi)存以外的其他設(shè)備D:遠(yuǎn)程通信設(shè)備

答案:除了CPU和內(nèi)存以外的其他設(shè)備在中斷響應(yīng)周期中,CPU主要完成的工作是()。

A:關(guān)中斷,執(zhí)行中斷服務(wù)程序B:關(guān)中斷,保護(hù)斷點(diǎn),發(fā)中斷響應(yīng)信號并形成向量地址C:開中斷,保護(hù)斷點(diǎn),發(fā)中斷響應(yīng)信號并形成向量地址D:開中斷,執(zhí)行中斷服務(wù)程序

答案:關(guān)中斷,保護(hù)斷點(diǎn),發(fā)中斷響應(yīng)信號并形成向量地址

第八章單元測試

DMA方式將建立一條直接數(shù)據(jù)通路,它位于()。

A:IO設(shè)備和主存之間B:兩個(gè)IO設(shè)備之間C:CPU和主存之間D:IO設(shè)備和CPU之間

答案:IO設(shè)備和主存之間在CPU響應(yīng)中斷時(shí),保護(hù)兩個(gè)關(guān)鍵的硬件狀態(tài)是(

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論