protel課程設(shè)計(jì)報告(20210331120905)_第1頁
protel課程設(shè)計(jì)報告(20210331120905)_第2頁
protel課程設(shè)計(jì)報告(20210331120905)_第3頁
protel課程設(shè)計(jì)報告(20210331120905)_第4頁
protel課程設(shè)計(jì)報告(20210331120905)_第5頁
已閱讀5頁,還剩21頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、DOC可編輯修改為你整理各種最新最全辦公范文雙擊可以刪除protel課程設(shè)計(jì)報告課程設(shè)計(jì)任務(wù)書學(xué)生姓名: SunSoft專業(yè)班級:DX1005指導(dǎo)教師: 胡君萍工作單位:信息工程學(xué)院題 目:PR0TEL應(yīng)用一一ISA總線及地址譯碼電路設(shè)計(jì) 初始條件:ISA總線及地址譯碼電路參考圖一份,Protel99 SE電 路圖輔助設(shè)計(jì)與繪制軟件。要求完成的主要任務(wù):1、用PR0TEL軟件繪制電路的原理圖,并給岀相應(yīng)的原 理圖網(wǎng)絡(luò)表和原理圖元件表。2、建4個元件的原理圖元件 庫以及相應(yīng)的封裝元件庫。3、用自動和手動相結(jié)合的方法設(shè)計(jì)出印制版電路圖, 除了給出完整的印制電路板圖,還應(yīng)給出分層圖。4、完成 課程設(shè)

2、計(jì)報告。課程設(shè)計(jì)報告按章節(jié)書寫,三項(xiàng)任務(wù)形成課程設(shè)計(jì)的三 章內(nèi)容,前面可以加PR0TEL介紹,最后一章為總結(jié)。要求 手寫報告,PR0TEL生成的圖表須打印出來,以附件的形式放 在報告的后面。時間安排:整個設(shè)計(jì)分散到學(xué)期中進(jìn)行,期末上交報告,答辯。愛心用心恒心參考書目:1柳春峰.Protel 99 SE實(shí)用教程高等教育出版社2 顧濱.Protel 99 SE實(shí)用教程第二版人民郵電出版社3 江思敏等.Protel電路設(shè)計(jì)教程清華大學(xué)出版社指導(dǎo)教師簽名:年 月 日系主任簽名:年 月 日武漢理工大學(xué)PR0TEL應(yīng)用課程設(shè)計(jì)說明書目錄述lAltiumDesigner概2介SE簡2介AltiumDesig

3、ner簡.32設(shè)計(jì)題目:Matlab運(yùn)算與應(yīng)用設(shè)計(jì)套題二4原理圖繪制過程4建立原理圖庫4建立PCB庫6愛心用心.一恒心DOC可編輯修改為你整理各種最新最全辦公范文雙擊可以刪除建立PCB庫與原理圖庫元件之間的關(guān)聯(lián)8繪制原理圖10選擇合適的庫文件10繪制原理圖12繪制PCB圖13特殊情況說明16原理圖網(wǎng)絡(luò)表和元件表173總結(jié)254.附錄265 本科生課程設(shè)計(jì)成績評定表 282武漢理工大學(xué)PR0TEL應(yīng)用課程設(shè)計(jì)說明書1 Altium Designer 概述Protel99 SE 簡介Protel99SE是應(yīng)用于Windows9X/20XX/NT操作系統(tǒng)下的EDA設(shè)計(jì)軟件,采用設(shè)計(jì)庫管理模式,可以進(jìn)

4、行聯(lián)網(wǎng)設(shè)計(jì), 具有很強(qiáng)的數(shù)據(jù)交換能力和開放性及3D模擬功能,是一個 32位的設(shè)計(jì)軟件,可以完成電路原理圖設(shè)計(jì),印制電路板設(shè) 計(jì)和可編程邏輯器件設(shè)計(jì)等工作,可以設(shè)計(jì)32個信號層, 16個電源-地層和16個機(jī)加工層。Altium Designer 簡介20XX年年底,Protel軟件的原廠商Altium公 司推出 Protel 系列的最新高端版本 Altium Designer。Altium Designer ,它是完全一體化電子產(chǎn)品開發(fā)系統(tǒng)的一個新版 本,也是業(yè)界第一款也是唯一一種完整的板級設(shè)計(jì)解決方 案。Altium Designer是業(yè)界首例將設(shè)計(jì)流程、集成化PCB 設(shè)計(jì)、可編程器件設(shè)計(jì)和基

5、于處理器設(shè)計(jì)的嵌入式軟件開發(fā) 功能整合在一起的產(chǎn)品,一種同時進(jìn)行PCB和FPGA設(shè)計(jì)以 及嵌入式設(shè)計(jì)的解決方案,具有將設(shè)計(jì)方案從概念轉(zhuǎn)變?yōu)樽?終成品所需的全部功能。這款最新高端版本Altium Designer 6除了全面繼承包 括99SE, Protel20XX在內(nèi)的先前一系列版本的功能和優(yōu)點(diǎn) 以外,還增加了許多改進(jìn)和很多高端功能。AltiumDesigner 拓寬了板級設(shè)計(jì)的傳統(tǒng)界限,全面集成了 FPGA設(shè)計(jì)功能和 SOPC設(shè)計(jì)實(shí)現(xiàn)功能,從而允許工程師能將系統(tǒng)設(shè)計(jì)中的FPGA 與PCB設(shè)計(jì)以及嵌入式設(shè)計(jì)集成在一起。首先:在PCB部分,除了 Protel20XX中的多通道復(fù)制; 實(shí)時的、阻抗

6、控制布線功能;SitusTM自動布線器等新功能 以外,Altium Designer還著重在:差分對布線,F(xiàn)PGA器件 差分對管腳的動態(tài)分配,PCB和FPGA之間的全面集成,從 而實(shí)現(xiàn)了自動引腳優(yōu)化和非凡的布線效果。還有PCB文件切 片,PCB多個器件集體操作,在PCB文件中支持多國語言, 任意字體和大小的漢字字符輸入,光標(biāo)跟隨在線信息顯示功 能,光標(biāo)點(diǎn)可選器件列表,復(fù)雜BGA器件的多層自動扇出, 提供了對高密度封裝的交互布線功能,總線布線功能,器 件精確移動,快速鋪銅等功能。交互式XX、岀錯查詢、布線和可視化功能,從而能更快 地實(shí)現(xiàn)電路板布局,支持高速電路設(shè)計(jì),具有成熟的布線后 信號完整性分

7、析工具.Altium Designer對差分信號提供 系統(tǒng)范圍內(nèi)的支持,可對高速內(nèi)連的差分信號對進(jìn)行充分定 義、管理和交互式布線。支持包括對在FPGA項(xiàng)目內(nèi)部定義 的LVDS信號的物理設(shè)計(jì) 進(jìn)行自動映射。LVDS是差分3武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書信號最通用的標(biāo)準(zhǔn),廣泛應(yīng)用于可編程器件。Altium Designer可充分利用當(dāng)今FPGA器件上的擴(kuò)展I/O管腳。其次,在原理圖部分,新增加“靈巧粘帖”可以將一些 不同的對象拷貝到原理圖當(dāng)中,比如一些網(wǎng)絡(luò)標(biāo)號,一頁 圖紙的B0M表,都可以拷貝粘帖到原理圖當(dāng)中。原理圖文件 切片,多個器件集體操作,文本筐的直接xx,箭頭的添加, 器件精確

8、移動,總線走線,自動網(wǎng)標(biāo)選擇等!強(qiáng)大的前端 將多層次、多通道的原理圖輸入、VHDL開發(fā)和功能仿真、布 線前后的信號完整性分析功能。在信號仿真部分,提供完善 的混合信號仿真,在對XSPICE標(biāo)準(zhǔn)的支持之外,還支持對 Pspice模型和電路的仿真。對FPGA設(shè)計(jì)提供了豐富的IP內(nèi) 核,包括各種處理器、存儲器、外設(shè)、接口、以及虛擬儀器。第三 在嵌入式設(shè)計(jì)部分,增強(qiáng)了 JTAG器件的實(shí)時顯示 功能,增強(qiáng)型基于FPGA的邏輯分析儀,可以支持32位或64 位的信號輸入。除了現(xiàn)有的多種處理器內(nèi)核夕卜,還增強(qiáng)了 對更多的32位微處理器的支持,可以使嵌入式軟件設(shè)計(jì)在 軟處理器,F(xiàn)PGA內(nèi)部嵌入的硬處理器,分立處

9、理器之間無縫 的遷移。使用了 Wishbone開放總線連接器允許在FPGA上 實(shí)現(xiàn)的邏輯模塊可以透明的連接到各種處理器上。Altium Designer 支持 Xi.linx MicroBlaze, TSK3000 等 32 位軟處 理器,PowerPC 405硬核,并且支持AMCC 405和Sharp BlueStreak ARM7系列分立的處理器。對每一種處理器都提 供完備的開發(fā)調(diào)試工具。后文中,Altium Designer均簡稱AD。2設(shè)計(jì)內(nèi)容原理圖繪制過程建立原理圖庫建立一個新的原理圖,在AD并不含有我們需要的元件 的時候,就需要自己建立原理圖庫和對應(yīng)的PCB封裝庫,這 里探討原理圖

10、庫的繪制。第一步,通過“文件-新建-庫-原理圖庫”建立一個空 的原理圖庫。然后,在“SCH Library中點(diǎn)擊“添加”, 新建一個元件,如圖。給它命名“元件1”。4武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖元件列表第二步,在AD的繪圖區(qū),使用如圖所示的工具繪制圖 形。圖在繪制區(qū)域后,開始繪制引腳的時候,我們注意到很多 的引腳都是編號順序的,所以,因?yàn)樵贏D中,安放含有數(shù) 字標(biāo)記的引腳的時候,我們通常在選定元件但尚未放置的時 候先按“Tab”鍵,在出現(xiàn)的如圖所示的圖中修改初始的元 件的設(shè)定值。5武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖Pin屬性設(shè)置修改顯示名稱,和標(biāo)識為需要的內(nèi)容,在“符

11、號”區(qū)域愛心用心恒心DOC可編輯修改為你整理各種最新最全辦公范文雙擊可以刪除選擇需要讓Pin顯示的樣子,然后確定。再需要做的就是在已經(jīng)繪制好的器件外圍通過單擊安 放對應(yīng)的Pino在一個器件四周安放的時候,通過輕敲空格 鍵可以將Pin進(jìn)行方向調(diào)整,使得文字方向始終是正確的。有的引腳的內(nèi)部需要有如圖的上劃線。這個可以通過在 “顯示名稱”的每個需要上劃線的字符后加上一個“”即 可。效果如圖。6武漢理工大學(xué)PR0TEL應(yīng)用課程設(shè)計(jì)說明書圖原理圖庫元件效果建立PCB庫同樣的,通過“文件-新建-庫-PCB庫”建立一個空的 PCB庫。然后,通過“工具-新的空元件”建立一個PCB元件 圖。然后通過畫線工具畫出

12、元件的輪廓,然后放置焊盤。輪 廓如圖圖元件PCB輪廓再放置焊盤。放置焊盤和放置Pin類型,因?yàn)楹副P主要 是圓形,橢圓,方形等形狀。而且焊盤中心標(biāo)號和中心圓都需要設(shè)置。而且放的焊盤對應(yīng)的引腳是連續(xù)的。所以,7愛心用心恒心DOC可編輯修改為你整理各種最新最全辦公范文雙擊可以刪除武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書點(diǎn)擊焊盤后,在放置焊盤前,需要使用“Tab”鍵,調(diào)愛心用心恒心出調(diào)整對話框,如圖所示。圖需要調(diào)整的有“通孔信息”,“尺寸和外形”。因?yàn)樗?們影響了將來打印出的PCB做腐銅板后的可以設(shè)計(jì)的孔徑和 方向。調(diào)整“X-Size”可以調(diào)整橫向的,“Y-Size”可以調(diào)整 縱向的。如果X二Y可以

13、使得外形是圓形。X不等于Y時候, 就像體育場的環(huán)形跑道形狀。如果調(diào)整“外形”可以使得外 形變成方形,接著調(diào)整“X-Size” “Y-Size”可以使得它外 形變成長方形。在放置焊盤的時候,也是有學(xué)問的。如果調(diào)整的網(wǎng)格不合適,就會出項(xiàng)無法保證焊盤之間等 間距。這個時候,有一個很好的方法。在放置焊盤之前,根 據(jù)焊盤的大小和你需要的間距設(shè)定一個大概的間距,然后在 設(shè)計(jì)界面上按鍵盤上鍵,出現(xiàn)設(shè)置網(wǎng)格間距的選項(xiàng), 如圖。8武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖設(shè)置網(wǎng)格間距把網(wǎng)格間距設(shè)定好,把焊盤大小、形狀設(shè)定好,就可以 直接放置焊盤了。這樣既不會出現(xiàn)對不齊,的問題,也不會 出現(xiàn)焊盤間距難以確定的問

14、題。放置時,只需要將中心對準(zhǔn)網(wǎng)格的中心,就可以確保不 出問題。這是好幾次失敗后總結(jié)的經(jīng)驗(yàn)十分好用。如圖圖焊盤中心對準(zhǔn)網(wǎng)格建立PCB庫與原理圖庫元件之間的關(guān)聯(lián)建立PCB庫與原理圖庫之間的關(guān)聯(lián)很重要。因?yàn)锳D支 持的原理圖自動生成PCB圖依靠的就是PCB庫與原理圖庫之 間的關(guān)聯(lián)關(guān)系。前提當(dāng)然是PCB庫與原理圖庫已經(jīng)建立起來。第一步, 在原理圖庫和PCB庫中選擇編譯后,在原理圖庫設(shè)計(jì)頁面的“SCH Libraryv中的“模型”處點(diǎn)擊“添加”。如圖。圖管理元件出現(xiàn)如圖所示窗口。9武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書點(diǎn)擊“Browse”按鈕,岀現(xiàn)“瀏覽庫界面”,如圖。圖設(shè)置PCB原理圖綁定圖選擇對

15、應(yīng)的PCB封裝10武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書在圖中,通過選擇“庫”來設(shè)定原理圖庫原件對應(yīng)的PCB 庫文件。然后在列表中選擇。如果“庫”中沒有先前自作的 PCB庫,通過點(diǎn)擊“發(fā)現(xiàn)”按鈕左邊的“”按鈕來裝載庫文 件。這樣設(shè)置關(guān)聯(lián)的一個基礎(chǔ)是:每一個原件的PCB庫和原 理圖庫都是相對應(yīng)的,最重要的是,他們的引腳的標(biāo)號需要 和PCB庫中的焊盤標(biāo)號相對應(yīng)。這是使得AD可以正常自動 生成PCB圖的基礎(chǔ)。繪制原理圖選擇合適的庫文件選擇一個庫同樣很重要。因?yàn)槿绻x擇的庫不正確不僅 耽擱時間,而且找起元件容易岀錯。選擇庫的方法是,在Ad右邊側(cè),將鼠標(biāo)移到“庫”的 文字上方單擊或懸浮一會,庫窗口就

16、會彈岀來。如圖所示圖庫界面通過點(diǎn)擊“庫”按鈕可以打開庫加載界面,從文件 加載自己需要的庫。默認(rèn)的庫主要有含有常見電阻電容等等 的PCB庫和元件。點(diǎn)擊庫后,岀現(xiàn)如圖的窗口11武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖安裝庫界面點(diǎn)擊“安裝”后,選定一個或幾個元件。然后確定,退 回庫選擇界面。在“元件名”列表中,選擇一個元件,然后單擊“Place +元件名”放置元件。比如選擇的元件是“P12V10”則點(diǎn)擊 Place P12V10”即可。放置時,和放置Pin樣,通過按 “Tab”按鍵,調(diào)出屬性設(shè)置界面,設(shè)置元件的名字。如圖 前面介紹的,元件的名字最后的數(shù)字,在每放置一個后,都 會自動加lo繪制原理

17、圖有了前面的所有的堅(jiān)實(shí)的基礎(chǔ),繪制原理圖就很簡單 To作為我這個題目,需要的元件除了集成元件外,有置 線,放置總線)。接下來要做的就是認(rèn)認(rèn)真真的將元件從原理圖庫中拖 出來,然后安裝參考樣圖連線即可。即如圖所示工具來將白色的聯(lián)系線變成PCB圖上的元件間的電線連接。如圖所示15武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖布線進(jìn)行中效果按照此方法,加上自動布線功能,就可以將PCB板圖xx 完成。達(dá)到可以腐印的要求。特殊情況說明自動布線在這臺電腦上導(dǎo)致AD卡死,且我有一個很復(fù) 雜的元件不知如何正確封裝,所以幾乎無法完成。1 元件 如圖16武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖2. 元件對應(yīng)的PC

18、B庫封裝如圖圖3. 原理圖的部件如圖圖這個PCB中的14個引腳對應(yīng)的是原理圖上的一個元件 的分立的部件的形式,所以我不能像普通封裝那樣給一個元 件綁定一個PCB封裝。這個問題我暫時還沒有解決,所以無 法給岀完整的PCB圖。希望老師諒解。雖然如此,我還是較 熟練的掌握了 AD的應(yīng)用。相信后來解決這個問題后,就會 更加得心應(yīng)手。因?yàn)檫@總比抄襲要好。原理圖網(wǎng)絡(luò)表和元件表* RP RES Pack3 CU 普通電容C12 CD4 ECAP C15 /. 2 EC 17武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書C16 /. 2 EC C17 /. 2 EC DI DO-41 Diode 1N4004 D

19、2 DO-41 Diode 1N4004 Pl CON AT62B Undefined PIO P22V10 P22V10 SI DIP_SW_8WAY_SMD SW DIP-8 S2 S08 SW DIP-4 U11A 74HC32 74HC32 U11B 74HC32 U11C 74HC32 U11D 74HC32 (Cll-2 C12-2 C15-2 ) (+12V C16-1 D22 ) (-12V C17-2 Dl-1 )(GND C16-2 C17-1 Sl-9 Sl-10 Sl-11 Sl-12 Sl-13 Sl-14Sl-15 S1-16UUA-1 U11A-2 )(Net*

20、2 *-2 P10-18 ) (Net* 3*一3 P10-17 )(Net* 4 *-4P10-16Sl-1 )(Net* 5 *一5P10-15 Sl-2 )(Net* 6 *-6P10-14Sl-3 )(Net* 7 *-7P10-13 Sl-4 )(Net* 8 *-8P10-USl-5 )(Net* 9 *一9P10-10 Sl-6 ) (NetDl 2 Dl-2 P1-B7 )(NetD21 D2-1 P1-B9 )(NetPl_All Pl-All P10-1 ) (NetPl_A21 P1-A21 P10-2 ) (NetPl_A22 P1-A22 Pl0-3 ) (NetPl

21、_A23 P1-A23 Pl0-4 )18武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書(NetPl A24 P1-A24 P10-5 ) (NetPl A25 P1-A25 P10-6 )(NetPl A26P1-A26P10-7 )(NetPl_A27P1-A27 P10-8(NetPl A28P1-A28P10-9 )(NetPl_B21P1-B21 S2-8(NetPl B23P1-B23S2-7 )(NetPl_B24P1-B24 S2-6(NetPl B25P1-B25S2-5 )DOC可編輯修改為你整理各種最新最全辦公范文雙擊可以刪除(NetS2_l S2-1 S2-2 S2-3 S

22、2-4 U11B-6 ) (NetUUB_4U11B-4 U11C-8 ) (NetUllB_5 U11B-5 U11D-11 )(VCC *-1 Cll-1 C12-1 C15-1 P1-B3 P1-B29 )元件列表如圖圖元件清單原理圖庫和PCB元件封裝RP元件的原理圖庫封裝如圖19武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖PR元件原理圖封裝PR元件PCB庫封裝如圖20武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖PR的PCB封裝P22V10原理圖庫封裝如圖所示21武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖P22V10原理圖庫P22V10PCB庫封裝如圖圖庫封裝武漢理工大學(xué)PROTEL應(yīng)

23、用課程設(shè)計(jì)說明書CON AT62B原理圖庫元件如圖圖CON AT62B原理圖庫元件CON AT62BPCB庫元件如圖23武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖CON AT62BPCB庫元件如74HC32原理圖庫元件如圖圖74HC32原理圖庫元件如74HC32PCB庫封裝如圖所示圖74HC32PCB庫封裝24武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書3.總結(jié)報告經(jīng)過一個星期的間斷的學(xué)習(xí)和努力,雖然不算完全成功 的做完這個課程設(shè)計(jì)報告,但是也不是失敗的。就學(xué)習(xí)技術(shù) 來講,這次的課程設(shè)計(jì)是很成功的。在這次的自主學(xué)習(xí)中, 我掌握了 AD的使用方法,了解了從設(shè)計(jì)元件原理圖庫到PCB 制版的整個流程

24、。即使中間有小問題,有個別封裝出現(xiàn)了差 錯,也不能否定這次學(xué)習(xí)性課程設(shè)計(jì)的成功性。從這個錯誤的發(fā)現(xiàn)到這篇報告的截稿前2個小時,我才發(fā)現(xiàn)自己糊 涂的地方所在。那個出問題的元件封裝到底是如何出問題 的?怎樣是對的?我現(xiàn)在都有種豁然開朗的感覺一一重新 建一個空的工程,重新創(chuàng)建一個元件庫和對應(yīng)的PCB封裝, 然后調(diào)試應(yīng)該可以在短時間內(nèi)解決。這是因?yàn)樾陆ǖ墓こ堂?離了其他的干擾因素,不會因?yàn)槠渌膯栴}而影響這個 元件的處理。之所以這么長時間都沒有解決這個問題,其實(shí) 很大的原因是自己一直處于忙于解決封裝無法正常導(dǎo)入的 混合問題,而不是及早的將二者分開思考,避免可能存在的 其它元件的干擾。在使用AD的過

25、程中,我逐漸發(fā)現(xiàn)了對一些技巧的掌握 會大大的提高xx效率,尤其是快捷鍵。在使用的過程中, 我逐漸發(fā)現(xiàn)了一些潛藏于AD中的小技巧,比如在PCB布線 的時候,使用“Ctrl” +鼠標(biāo)單擊可以選擇一條線高亮,而 其它連線都會被忽略呈灰色。這樣可以幫助我在雜亂的線中 找到需要連接的兩點(diǎn),而不至于望線興嘆。這次的設(shè)計(jì)僅僅是個開始,是一個小的開始,相信我會 用的更加熟練,更加專業(yè)!25武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書附錄頂層如圖圖底層如圖圖絲印層如圖26武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書圖27武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書本科生課程設(shè)計(jì)成績評定表姓 名專業(yè)、班級孫瑞信息工程學(xué)

26、院電子信息工 程1005班 性 別 男 課程設(shè)計(jì)題目:PROTEL應(yīng)用ISA 總線及地址譯碼電路設(shè)計(jì) 課程設(shè)計(jì)答辯或質(zhì)疑記錄: 成績評定依據(jù): 最終評定成績指導(dǎo)教師簽字:28武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書年 月 日29課程設(shè)計(jì)任務(wù)書學(xué)生姓名:SunSoft專業(yè)班級: DX1005指導(dǎo)教師: 胡君萍工作單位:信息工程學(xué)院題 目:PROTEL應(yīng)用一一ISA總線及地址譯碼電路設(shè)計(jì) 初始條件:ISA總線及地址譯碼電路參考圖一份,Protel99 SE電 路圖輔助設(shè)計(jì)與繪制軟件。要求完成的主要任務(wù):1、用PROTEL軟件繪制電路的原理圖,并給出相應(yīng)的原 理圖網(wǎng)絡(luò)表和原理圖元件表。2、建4個元

27、件的原理圖元件 庫以及相應(yīng)的封裝元件庫。3、用自動和手動相結(jié)合的方法設(shè)計(jì)出印制版電路圖, 除了給岀完整的印制電路板圖,還應(yīng)給出分層圖。4、完成 課程設(shè)計(jì)報告。課程設(shè)計(jì)報告按章節(jié)書寫,三項(xiàng)任務(wù)形成課程設(shè)計(jì)的三 章內(nèi)容,前面可以加PROTEL介紹,最后一章為總結(jié)。要求 手寫報告,PROTEL生成的圖表須打印岀來,以附件的形式放 在報告的后面。時間安排:整個設(shè)計(jì)分散到學(xué)期中進(jìn)行,期末上交報告,答辯。參考書冃:1柳春峰.Protel 99 SE實(shí)用教程高等教育出版社2 顧濱.Protel 99 SE實(shí)用教程第二版人民郵電岀版社3 江思敏等.Protel電路設(shè)計(jì)教程清華大學(xué)出版社指導(dǎo)教師簽名: 年 月

28、日系主任簽名: 年 月 日武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書目錄lAltiumDesigner概.2SE簡Altium2Designer簡介32設(shè)計(jì)題目:Mat lab運(yùn)算與應(yīng)用設(shè)計(jì) 套題二4原理圖繪制過程4建立原理圖庫4建立PCB庫6建立PCB庫與原理圖庫元件之間的關(guān)聯(lián)8繪制原理圖10選擇合適的庫文件10繪制原理圖12繪制PCB圖13特殊情況說明16原理圖網(wǎng)絡(luò)表和元件表173總結(jié)25 4. 附錄 265 本科生課程設(shè)計(jì)成績評定 表 282武漢理工大學(xué)PROTEL應(yīng)用課程設(shè)計(jì)說明書1 Altium Designer 概述Protel99 SE 簡介Protel99SE是應(yīng)用于Windo

29、ws9X/20XX/NT操作系統(tǒng)下的 EDA設(shè)計(jì)軟件,采用設(shè)計(jì)庫管理模式,可以進(jìn)行聯(lián)網(wǎng)設(shè)計(jì), 具有很強(qiáng)的數(shù)據(jù)交換能力和開放性及3D模擬功能,是一個 32位的設(shè)計(jì)軟件,可以完成電路原理圖設(shè)計(jì),印制電路板設(shè) 計(jì)和可編程邏輯器件設(shè)計(jì)等工作,可以設(shè)計(jì)32個信號層, 16個電源-地層和16個機(jī)加工層。Altium Designer 簡介20XX年年底,Protel軟件的原廠商Altium公 司推出 Protel 系列的最新高端版本 Altium Designer。Altium Designer ,它是完全一體化電子產(chǎn)品開發(fā)系統(tǒng)的一個新版 本,也是業(yè)界第一款也是唯一一種完整的板級設(shè)計(jì)解決方 案。Altiu

30、m Designer是業(yè)界首例將設(shè)計(jì)流程、集成化PCB 設(shè)計(jì)、可編程器件設(shè)計(jì)和基于處理器設(shè)計(jì)的嵌入式軟件開發(fā) 功能整合在一起的產(chǎn)品,一種同時進(jìn)行PCB和FPGA設(shè)計(jì)以 及嵌入式設(shè)計(jì)的解決方案,具有將設(shè)計(jì)方案從概念轉(zhuǎn)變?yōu)樽?終成品所需的全部功能。這款最新高端版本Altium Designer 6除了全面繼承包 括99SE, Protel20XX在內(nèi)的先前一系列版本的功能和優(yōu)點(diǎn) 以外,還增加了許多改進(jìn)和很多高端功能。AltiumDesigner 拓寬了板級設(shè)計(jì)的傳統(tǒng)界限,全面集成了 FPGA設(shè)計(jì)功能和 SOPC設(shè)計(jì)實(shí)現(xiàn)功能,從而允許工程師能將系統(tǒng)設(shè)計(jì)中的FPGA 與PCB設(shè)計(jì)以及嵌入式設(shè)計(jì)集成在一

31、起。首先:在PCB部分,除了 Protel20XX中的多通道復(fù)制; 實(shí)時的、阻抗控制布線功能;SitusTM自動布線器等新功能 以外,Altium Designer還著重在:差分對布線,F(xiàn)PGA器件 差分對管腳的動態(tài)分配,PCB和FPGA之間的全面集成,從 而實(shí)現(xiàn)了自動引腳優(yōu)化和非凡的布線效果。還有PCB文件切 片,PCB多個器件集體操作,在PCB文件中支持多國語言, 任意字體和大小的漢字字符輸入,光標(biāo)跟隨在線信息顯示功 能,光標(biāo)點(diǎn)可選器件列表,復(fù)雜BGA器件的多層自動扇出, 提供了對高密度封裝的交互布線功能,總線布線功能,器 件精確移動,快速鋪銅等功能。交互式XX、岀錯查詢、布線和可視化功能,從而能更快 地實(shí)現(xiàn)電路板布局,支持高速電路設(shè)計(jì),具有成熟的布線后 信號完整性分析工具.Altium Designer對差分信號提供 系統(tǒng)范圍內(nèi)的支持,可對高速內(nèi)連的差分信號對進(jìn)行充分定 義、管理和交互式布線。支持包括對在FPGA項(xiàng)目內(nèi)部定義 的LVDS信號的物理設(shè)計(jì) 進(jìn)行自動映射。LVDS是差分

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論